Cortex <sup>™</sup> -M3

テクニカルリファレンス マニュアル



## Cortex-M3 テクニカルリファレンス マニュアル

Copyright © 2005-2008 ARM Limited. All rights reserved.

#### リリース情報

本書には次の変更が加えられています。

#### 改訂履歴

| 日付          | 発行 | 公開の有無 | 改訂内容                |
|-------------|----|-------|---------------------|
| 2005年12月15日 | A  | 非公開   | 初版                  |
| 2006年1月13日  | В  | 公開    | 非公開から公開に変更          |
| 2006年5月10日  | С  | 公開    | rlp0 の最初のリリース       |
| 2006年9月27日  | D  | 公開    | rlpl の最初のリリース       |
| 2007年6月13日  | Е  | 公開    | 技術面での変更を伴わない細部の更新   |
| 2008年4月11日  | F  | 非公開   | SC300 r0p0 用の限定リリース |
| 2008年6月26日  | G  | 公開    | r2p0 の最初のリリース       |

#### 著作権表記

®または™の付いた用語とロゴは、本著作権条項で特に明記されていない限り、EU および他諸国 における ARM Limited の登録商標または商標です。本書に記載されている他の商標その他の名前 は、対応する所有者の商標の場合があります。

本書に記載されている情報の全部または一部、ならびに本書で紹介する製品は、著作権所有者の文書による事前の許可を得ない限り、転用・複製することを禁じます。

本書に説明されている製品は、継続的に開発と改良が行われています。本書に含まれている製品およびその利用方法についての情報は、ARM Limited が利用者の利益のために提供するものです。したがって当社では、製品の商品性または目的への適合性を含め、暗黙的・明示的に関係なく一切の保証を行いません。

本書は、本製品の利用者をサポートすることだけを目的としています。本書に記載されている情報の使用、情報の誤りまたは省略、あるいは本製品の誤使用によって発生したいかなる損失や損害についても、ARM Limited は一切責任を負いません。

本書における ARM という用語は、「ARM、または該当する場合にはその子会社を含む」という意味で使用されています。

#### 守秘義務

このドキュメントは公開文書です。本書を使用、複製、公開する権利には、ARM と ARM が本書を配布した当事者との間で締結された契約の条項に従って、ライセンス制約が適用されることがあります。

ARM 社内での分類は無制限アクセスです。

## 製品ステータス

本書には最終情報(完成製品に関する情報)が記載されています。

#### ARM ホームページ

http://www.arm.com

# 目次

# Cortex-M3 テクニカルリファレンス マニュアル

|     | 序章  |                                         |       |
|-----|-----|-----------------------------------------|-------|
|     |     | 本書について<br>ご意見・ご質問                       | xx    |
|     |     | ご意見・ご質問                                 | XX\   |
| 1章  | はじょ | <b>かに</b>                               |       |
|     | 1.1 | プロセッサについて                               | 1-2   |
|     | 1.2 |                                         | 1-4   |
|     | 1.3 | 実行パイプラインステージ                            | 1- 12 |
|     | 1.4 | プリフェッチユニット                              | 1- 14 |
|     | 1.5 | 分岐ターゲットのフォワーディングストアバッファ                 | 1- 15 |
|     | 1.6 | ストアバッファ                                 | 1- 18 |
|     | 1.7 | 製品リビジョン                                 | 1-19  |
| 2 章 | プログ | <b>グラマモデル</b>                           |       |
|     | 2.1 | / / マモナル<br>プログラマモデルについて                | 2-2   |
|     | 2.2 | 特権アクセスおよびユーザアクセス                        | 2-3   |
|     | 2.3 | レジスタ                                    | 2-4   |
|     | 2.4 | データタイプ                                  | 2- 10 |
|     | 2.5 | メモリフォーマット                               | 2-11  |
|     | 2.6 | 命令セットの概要                                | 2- 13 |
|     |     | · · · = · · · · · · · · · · · · · · · · |       |

| 3 章 | システム制御                 |       |
|-----|------------------------|-------|
|     | 3.1 プロセッサレジスタの概要       | 3-2   |
| 4 章 | メモリマップ                 |       |
| •   | 4.1 メモリマップについて         | 4- 2  |
|     | 4.2 ビットバンド             | 4- 5  |
|     | 4.3 ROM メモリテーブル        |       |
| 5 章 | 例外                     |       |
|     | 5.1 例外モデルについて          | 5- 2  |
|     | 5.2 例外のタイプ             | 5- 4  |
|     | 5.3 例外の優先度             | 5- 6  |
|     | 5.4 特権とスタック            | 5- 9  |
|     | 5.5 横取り                | 5- 11 |
|     | 5.6 テールチェイン            | 5- 15 |
|     | 5.7 後着                 | 5- 17 |
|     | 5.8 退出                 | 5- 19 |
|     | 5.9 リセット               |       |
|     | 5.10 例外制御の移行           | 5- 27 |
|     | 5.11 複数のスタックの設定        | 5- 28 |
|     | 5.12 アボートモデル           | 5- 30 |
|     | 5.13 起動レベル             | 5- 35 |
|     | 5.14 フローチャート           | 5-37  |
| 6 章 | クロックとリセット              |       |
|     | 6.1 クロック               | 6- 2  |
|     | 6.2 リセット               | 6- 4  |
|     | 6.3 Cortex-M3 のリセットモード | 6-5   |
| 7 章 | 電力管理                   |       |
|     | 7.1 電力管理について           | 7-2   |
|     | 7.2 システム電力管理           | 7-3   |
| 8 章 | ネスト型ベクタ割り込みコントローラ      |       |
|     | 8.1 NVIC について          | 8- 2  |
|     | 8.2 NVIC のプログラマモデル     | 8-3   |
|     | 8.3 レベル割り込みとパルス割り込みの比較 | 8- 48 |
| 9 章 | メモリ保護ユニット              |       |
|     | 9.1 MPU について           | 9- 2  |
|     | 9.2 MPU のプログラマモデル      | 9-3   |
|     | 9.3 MPU のアクセス許可        | 9- 14 |
|     | 9.4 MPU アボート           | 9- 17 |
|     | 9.5 MPU 領域の更新          | 9- 18 |
|     | 9.6 割り込みと MPU の更新      | 9-21  |
|     |                        |       |

| 10 章            | コアデ   | バッグ                                          |        |
|-----------------|-------|----------------------------------------------|--------|
| ·               | 10.1  | コアデバッグについて                                   | 10-2   |
|                 | 10.2  | コアデバッグ レジスタ                                  |        |
|                 | 10.3  | コア デバッグアクセスの例                                | 10- 15 |
|                 | 10.4  | コアデバッグでのアプリケーションレジスタの使用法                     |        |
| 11 章            | システ   | ムデバッグ                                        |        |
| —               |       | <b>一・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・</b> | 11-2   |
|                 | 11.2  | システムデバッグ アクセス                                |        |
|                 | 11.3  | システムデバッグのプログラマモデル                            |        |
|                 |       | FPB                                          |        |
|                 | 11.5  | DWT                                          |        |
|                 |       | ITM                                          |        |
|                 |       | AHB-AP                                       |        |
| 12 章            | バスイ   | ンタフェース                                       |        |
| 12 —            |       | バスインタフェースについて                                | 12-2   |
|                 |       | AMBA 3 への準拠                                  |        |
|                 |       | ICode バスインタフェース                              |        |
|                 |       | DCode バスインタフェース                              |        |
|                 | 12.5  | システムインタフェース                                  |        |
|                 | 12.6  | コードバスの統合                                     |        |
|                 | 12.7  | 外部専用ペリフェラル インタフェース                           |        |
|                 | 12.8  | アクセスのアライメント                                  |        |
|                 |       | 領域にまたがるアンアラインドアクセス                           |        |
|                 |       | ビットバンドアクセス                                   |        |
|                 | 12.11 | ライトバッファ                                      |        |
|                 |       | メモリ属性                                        |        |
|                 |       | ・ こ / 周日<br>AHB のタイミング特性                     |        |
| 13 章            | デバッ   | グポート                                         |        |
|                 |       | DP について                                      | 13-2   |
| 14 章            | エンベ   | デッドトレース マクロセル                                |        |
| •••             |       | ETM について                                     | 14-2   |
|                 |       | データトレース                                      |        |
|                 |       | ETM リソース                                     |        |
|                 | 14.4  | トレース出力                                       |        |
|                 |       | ETM のアーキテクチャ                                 |        |
|                 |       | ETM のプログラマモデル                                |        |
| 15 章            | エンベ   | デッドトレース マクロセルの                               |        |
| · • <del></del> | インタ   | フェース                                         |        |
|                 |       | ETM インタフェースについて                              |        |
|                 |       | CPU の ETM インタフェースポートの説明                      |        |
|                 | 15.3  | 分岐ステータスインタフェース                               | 15-6   |
|                 |       |                                              |        |

| 16 章 |              | <b>くマクロセル インタフェース</b><br>レースマクロセル インタフェースについて | 16- 2 |
|------|--------------|-----------------------------------------------|-------|
|      |              | B トレースマクロセル インタフェースのポートの説明                    |       |
| 17 章 | トレースポー       | -ト インタフェースユニット                                |       |
|      | 17.1 TPIU (3 | ついて                                           | 17-2  |
|      | 17.2 TPIU レ  | ·ジスタ                                          | 17-9  |
|      | 17.3 シリア.    | ルワイヤ出カ接続                                      | 17-24 |
| 18 章 | 命令のタイミ       | ング                                            |       |
| •    | 18.1 命令の     | タイミングについて                                     | 18-2  |
|      | 18.2 プロセ     | ッサ命令のタイミング                                    | 18-3  |
|      |              | / ストアのタイミング                                   |       |
| 19 章 | AC 特性        |                                               |       |
|      |              | ッサのタイミングパラメータ                                 | 19-2  |
| 付録 A | 信号の説明        |                                               |       |
|      |              | ク                                             | A- 2  |
|      |              | ·<br>-                                        |       |
|      | A.3 その他(     | の命令                                           | A-4   |
|      | A.4 割り込      | みインタフェース                                      | A-6   |
|      | A.5 低電力      | インタフェース                                       | A-7   |
|      | A.6 ICode ~  | インタフェース                                       | A-8   |
|      | A.7 DCode    | インタフェース                                       | A-9   |
|      | A.8 システ.     | ムバス インタフェース                                   | A- 10 |
|      | A.9 専用ペ      | リフェラルバス インタフェース                               | A-11  |
|      | A.10 ITM イン  | ンタフェース                                        | A-12  |
|      | A.11 AHB-AI  | P インタフェース                                     | A- 13 |
|      |              | ンタフェース                                        |       |
|      | A.13 AHB ►   | レースマクロセル インタフェース                              | A- 16 |
|      | A.14 テスト     | インタフェース                                       | A- 17 |
|      | A.15 WIC イン  | ンタフェース                                        | A- 18 |
| 付録 B | リビジョン        |                                               |       |
|      | 用語集          |                                               |       |
|      | / 13 HH /T   |                                               |       |

# テーブルリスト Cortex-M3 テクニカルリファレンス マニュアル

|              | 改訂履歴                                     | ii    |
|--------------|------------------------------------------|-------|
| テーブル 2-1     | APSR のビット割り当て                            | 2-6   |
| テーブル 2-2     | IPSR のビット割り当て                            | 2-7   |
| テーブル 2-3     | EPSR のビットの機能                             | 2-8   |
| テーブル 2-4     | Cortex-M3 の 16 ビット命令の概要                  | 2- 13 |
| テーブル 2-5     | Cortex-M3 の 32 ビット命令の概要                  |       |
| テーブル 3-1     | NVIC レジスタ                                | 3-2   |
| テーブル 3-2     | コアデバッグ レジスタ                              |       |
| テーブル 3-3     | フラッシュパッチ レジスタの概要                         |       |
| テーブル 3-4     | DWT レジスタの概要                              |       |
| テーブル 3-5     | ITM レジスタの概要                              |       |
| テーブル 3-6     | AHB-AP レジスタの概要                           | 3- 12 |
| テーブル 3-7     | デバッグインタフェースポート レジスタの概要                   | 3- 13 |
| テーブル 3-8     | MPU レジスタ                                 |       |
| テーブル 3-9     | TPIU レジスタ                                |       |
| テーブル 3-10    | ETM レジスタ                                 |       |
| テーブル 4-1     | メモリインタフェース                               |       |
| テーブル 4-2     | メモリ領域のアクセス許可                             |       |
| テーブル 4-3     | ROM テーブル                                 | 4- 8  |
| テーブル 5-1     | 例外のタイプ                                   |       |
| テーブル 5-2     | 優先度に応じた例外の動作                             |       |
| テーブル 5-3     | 優先度のグループ化                                |       |
| テーブル 5-3     | 優先度のテルーラ に                               |       |
| J — J JV 3-4 | 717 (77) (77) (77) (77) (77) (77) (77) ( | J-12  |

| テーブル 5-5  | 例外の退出手順                           | 5- 19 |
|-----------|-----------------------------------|-------|
| テーブル 5-6  | 例外からの復帰動作                         | 5- 21 |
| テーブル 5-7  | リセット時の動作                          | 5- 22 |
| テーブル 5-8  | リセット時のブートアップ動作                    | 5- 24 |
| テーブル 5-9  | 例外処理への移行                          | 5- 27 |
| テーブル 5-10 | フォールト                             |       |
| テーブル 5-11 | デバッグフォールト                         | 5- 33 |
| テーブル 5-12 | フォールトステータス レジスタとフォールトアドレス レジスタ    | 5- 34 |
| テーブル 5-13 | 各起動レベルでの特権とスタック                   | 5- 35 |
| テーブル 5-14 | 例外の遷移                             | 5- 35 |
| テーブル 5-15 | 例外のサブタイプの遷移                       | 5- 36 |
| テーブル 6-1  | Cortex-M3 プロセッサのクロック              | 6-2   |
| テーブル 6-2  | Cortex-M3 マクロセルのクロック              | 6-2   |
| テーブル 6-3  | リセット入力                            |       |
| テーブル 6-4  | リセットモード                           | 6-5   |
| テーブル 7-1  | サポートされているスリープモード                  | 7-3   |
| テーブル 8-1  | NVIC レジスタ                         | 8-3   |
| テーブル 8-2  | 割り込みコントローラタイプ レジスタのビット割り当て        |       |
| テーブル 8-3  | 補助制御レジスタのビット割り当て                  | 8-9   |
| テーブル 8-4  | SysTick 制御およびステータスレジスタのビット割り当て    |       |
| テーブル 8-5  | SysTick リロード値レジスタのビット割り当て         | 8-11  |
| テーブル 8-6  | SysTick 現在値レジスタのビット割り当て           |       |
| テーブル 8-7  | SysTick 較正値レジスタのビット割り当て           | 8- 13 |
| テーブル 8-8  | 割り込みイネーブルセットレジスタのビット割り当て          | 8- 14 |
| テーブル 8-9  | 割り込みイネーブルクリアレジスタのビット割り当て          |       |
| テーブル 8-10 | 割り込み保留セットレジスタのビット割り当て             |       |
| テーブル 8-11 | 割り込み保留クリアレジスタのビット割り当て             |       |
| テーブル 8-12 | アクティブビット レジスタのビット割り当て             | 8- 17 |
| テーブル 8-13 | 割り込み優先度レジスタの0~31ビットの割り当て          | 8- 19 |
| テーブル 8-14 | CPUID ベースレジスタのビット割り当て             | 8- 19 |
| テーブル 8-15 | 割り込み制御状態レジスタのビット割り当て              | 8-21  |
| テーブル 8-16 | ベクタテーブル オフセットレジスタのビット割り当て         | 8- 23 |
| テーブル 8-17 | アプリケーション割り込みおよびリセット制御レジスタのビット割り当て | 8- 25 |
| テーブル 8-18 | システム制御レジスタのビット割り当て                |       |
| テーブル 8-19 | 構成制御レジスタのビット割り当て                  |       |
| テーブル 8-20 | システムハンドラ優先度レジスタのビット割り当て           |       |
| テーブル 8-21 | システムハンドラ制御および状態レジスタのビット割り当て       |       |
| テーブル 8-22 | メモリ管理フォールトステータス レジスタのビット割り当て      |       |
| テーブル 8-23 | バスフォールトステータス レジスタのビット割り当て         |       |
| テーブル 8-24 | 用法フォールトステータス レジスタのビット割り当て         | 8- 40 |
| テーブル 8-25 | ハードフォールトステータス レジスタのビット割り当て        | 8- 42 |
| テーブル 8-26 | デバッグフォールトステータス レジスタのビット割り当て       | 8- 44 |
| テーブル 8-27 | メモリ管理フォールトアドレス レジスタのビット割り当て       |       |
| テーブル 8-28 | バスフォールトアドレス レジスタのビット割り当て          |       |
| テーブル 8-29 | 補助フォールトステータス レジスタのビット割り当て         |       |
| テーブル 8-30 | ソフトウェアトリガ割り込みレジスタのビット割り当て         |       |
| テーブル 9-1  | MPU レジスタ                          | 9-3   |

| テーブル 9-2   | MPU タイプレジスタのビット割り当て                   | 9- 4   |
|------------|---------------------------------------|--------|
| テーブル 9-3   | MPU 制御レジスタのビット割り当て                    | 9-6    |
| テーブル 9-4   | MPU 領域番号レジスタのビット割り当て                  | 9-7    |
| テーブル 9-5   | MPU 領域ベースアドレス レジスタのビット割り当て            |        |
| テーブル 9-6   | MPU 領域属性およびサイズレジスタのビット割り当て            | 9-9    |
| テーブル 9-7   | MPU 保護領域サイズフィールド                      | 9- 11  |
| テーブル 9-8   | TEX、C、B のエンコード                        | 9- 14  |
| テーブル 9-9   | メモリ属性エンコードのキャッシュポリシー                  |        |
| テーブル 9-10  | AP のエンコード                             | 9- 15  |
| テーブル 9-11  | XN のエンコード                             |        |
| テーブル 10-1  | コアデバッグ レジスタ                           | 10-2   |
| テーブル 10-2  | デバッグホールト制御およびステータスレジスタ                |        |
| テーブル 10-3  | デバッグコアレジスタ セレクタレジスタ                   |        |
| テーブル 10-4  | デバッグ例外およびモニタ制御レジスタ                    | 10- 11 |
| テーブル 10-5  | コアデバッグで使用されるアプリケーションレジスタ              | 10- 16 |
| テーブル 11-1  | FPB レジスタの概要                           | 11-7   |
| テーブル 11-2  | フラッシュパッチ制御レジスタのビット割り当て                | 11-9   |
| テーブル 11-3  | COMP マッピングフラッシュパッチ リマップレジスタのビット割り当て   | 11- 10 |
| テーブル 11-4  | フラッシュパッチ リマップレジスタのビット割り当て             | 11-11  |
| テーブル 11-5  | フラッシュパッチ コンパレータレジスタのビット割り当て           |        |
| テーブル 11-6  | DWT レジスタの概要                           | 11- 14 |
| テーブル 11-7  | DWT 制御レジスタのビット割り当て                    | 11- 17 |
| テーブル 11-8  | DWT カレント PC サンプラサイクル カウントレジスタのビット割り当て |        |
| テーブル 11-9  | DWT CPI カウントレジスタのビット割り当て              |        |
| テーブル 11-10 | DWT 例外オーバヘッドカウント レジスタのビット割り当て         |        |
| テーブル 11-11 | DWT スリープカウント レジスタのビット割り当て             |        |
| テーブル 11-12 | DWT LSU カウントレジスタのビット割り当て              | 11-25  |
| テーブル 11-13 | DWT フォールドカウント レジスタのビット割り当て            | 11-26  |
| テーブル 11-14 | DWT プログラムカウンタ サンプルレジスタのビット割り当て        |        |
| テーブル 11-15 | DWT コンパレータレジスタ 0 ~ 3 のビット割り当て         |        |
| テーブル 11-16 | DWT マスクレジスタ 0 ~ 3 のビット割り当て            |        |
| テーブル 11-17 | DWT 機能レジスタ 0 ~ 3 のビット機能               | 11- 29 |
| テーブル 11-18 | DWT 機能レジスタの設定                         | 11-30  |
| テーブル 11-19 | ITM レジスタの概要                           |        |
| テーブル 11-20 | ITMトレースイネーブル レジスタのビット割り当て             | 11-36  |
| テーブル 11-21 | ITM トレース特権レジスタのビット割り当て                | 11-38  |
| テーブル 11-22 | ITMトレース制御レジスタのビット割り当て                 |        |
| テーブル 11-23 | ITM 統合書き込みレジスタのビット割り当て                |        |
| テーブル 11-24 | ITM 統合読み出しレジスタのビット割り当て                |        |
| テーブル 11-25 | ITM 統合モード制御レジスタのビット割り当て               |        |
| テーブル 11-26 | ITM ロックアクセス レジスタのビット割り当て              | 11-42  |
| テーブル 11-27 | ITM ロックステータス レジスタのビット割り当て             | 11-43  |
| テーブル 11-28 | AHB-AP レジスタの概要                        | 11-45  |
| テーブル 11-29 | AHB-AP 制御およびステータスワード レジスタのビット割り当て     |        |
| テーブル 11-30 | AHB-AP 転送アドレスレジスタのビット割り当て             | 11-48  |
| テーブル 11-31 | AHB-AP データ読み出し / 書き込みレジスタのビット割り当て     |        |
| テーブル 11-32 | AHB-AP バンクデータ レジスタのビット割り当て            | 11- 49 |

| テーブル 11-33 | AHB-AP デバッグ ROM アドレスレジスタのビット割り当て | 11-49  |
|------------|----------------------------------|--------|
| テーブル 11-34 | AHB-AP ID レジスタのビット割り当て           | 11-50  |
| テーブル 12-1  | 命令フェッチ                           | 12-4   |
| テーブル 12-2  | バスマッパーのアンアラインドアクセス               |        |
| テーブル 12-3  | メモリ属性                            | 12-16  |
| テーブル 12-4  | インタフェースのタイミング特性                  | 12-17  |
| テーブル 14-1  | ETM コアインタフェースの入力と出力              | 14-4   |
| テーブル 14-3  | トレースポート信号                        | 14-5   |
| テーブル 14-2  | その他のコンフィギュレーション入力                |        |
| テーブル 14-4  | その他の信号                           | 14-6   |
| テーブル 14-5  | クロックとリセット                        | 14-6   |
| テーブル 14-6  | APB インタフェース信号                    | 14-6   |
| テーブル 14-7  | Cortex-M3 リソース                   | 14-8   |
| テーブル 14-8  | 例外トレースのマッピング                     | 14- 13 |
| テーブル 14-9  | ETM レジスタ                         | 14- 16 |
| テーブル 14-10 | イベントのブール関数エンコード                  | 14-23  |
| テーブル 14-11 | リソース ID のエンコード                   | 14-24  |
| テーブル 14-12 | 入力接続                             | 14- 24 |
| テーブル 14-13 | トリガ出力接続                          | 14- 25 |
| テーブル 15-1  | ETM インタフェースポート                   | 15-3   |
| テーブル 15-2  | 分岐ステータス信号の機能                     | 15-6   |
| テーブル 15-3  | 分岐とプロセッサによって評価されるステージ            |        |
| テーブル 15-4  | オペコードシーケンスの例                     | 15-11  |
| テーブル 16-1  | AHB インタフェースのポート                  | 16-3   |
| テーブル 17-1  | トレース出力ポートの信号                     |        |
| テーブル 17-2  | ATB ポートの信号                       |        |
| テーブル 17-3  | その他の構成入力                         |        |
| テーブル 17-4  | APB インタフェース                      | 17-8   |
| テーブル 17-5  | TPIU レジスタ                        | 17-9   |
| テーブル 17-6  | 非同期クロックプリスケーラ レジスタのビット割り当て       | 17-12  |
| テーブル 17-7  | 選択ピンプロトコル レジスタのビット割り当て           | 17-13  |
| テーブル 17-8  | フォーマッタおよびフラッシュステータス レジスタのビット割り当て |        |
| テーブル 17-9  | フォーマッタおよびフラッシュ制御レジスタのビット割り当て     |        |
| テーブル 17-10 | 統合テストレジスタ‐ITATBCTR2のビット割り当て      |        |
| テーブル 17-11 | 統合テストレジスタ‐ITATBCTR0 のビット割り当て     |        |
| テーブル 17-12 | 統合モード制御レジスタのビット割り当て              | 17-19  |
| テーブル 17-13 | 統合レジスタ: TRIGGER のビット割り当て         | 17-20  |
| テーブル 17-14 | 統合レジスタ: FIFO データ 0 のビット割り当て      | 17-21  |
| テーブル 17-15 | 統合レジスタ: FIFO データ 1 のビット割り当て      |        |
| テーブル 18-1  | 命令のタイミング                         | 18-3   |
| テーブル 19-1  | その他の入力ポートのタイミングパラメータ             |        |
| テーブル 19-2  | 低電力入力ポートのタイミングパラメータ              | 19-2   |
| テーブル 19-3  | 割り込み入力ポートのタイミングパラメータ             | 19-3   |
| テーブル 19-4  | AHB 入力ポートのタイミングパラメータ             | 19-3   |
| テーブル 19-5  | PPB 入力ポートのタイミングパラメータ             | 19-4   |
| テーブル 19-6  | デバッグ入力ポートのタイミングパラメータ             |        |
| テーブル 19-7  | テスト入力ポートのタイミングパラメータ              | 19- 5  |

| テーブル 19-8  | ETM 入力ポートのタイミングパラメータ        |        |
|------------|-----------------------------|--------|
| テーブル 19-9  | その他の出力ポートのタイミングパラメータ        | 19-5   |
| テーブル 19-10 | 低電力出力ポートのタイミングパラメータ         | 19-6   |
| テーブル 19-11 | AHB 出力ポートのタイミングパラメータ        | 19-6   |
| テーブル 19-12 | PPB 出力ポートのタイミングパラメータ        | 19-8   |
| テーブル 19-13 | デバッグインタフェース出力ポートのタイミングパラメータ | 19-8   |
| テーブル 19-14 | ETM インタフェース出力ポートのタイミングパラメータ | 19-9   |
| テーブル 19-15 | HTM インタフェース出力ポートのタイミングパラメータ | 19- 10 |
| テーブル 19-16 | テスト出力ポートのタイミングパラメータ         |        |
| テーブル A-1   | クロック信号                      | A- 2   |
| テーブル A-2   | リセット信号                      | A-3    |
| テーブル A-3   | その他の信号                      | A- 4   |
| テーブル A-4   | 割り込みインタフェースの信号              |        |
| テーブル A-5   | 低電カインタフェースの信号               | A-7    |
| テーブル A-6   | ICode インタフェース               |        |
| テーブル A-7   | DCode インタフェース               |        |
| テーブル A-8   | システムバス インタフェース              |        |
| テーブル A-9   | 専用ペリフェラルバス インタフェース          |        |
| テーブル A- 10 | ITM インタフェース                 |        |
| テーブル A-11  | AHB-AP インタフェース              | A-13   |
| テーブル A-12  | ETM インタフェース                 |        |
| テーブル A-13  | HTM インタフェース                 |        |
| テーブル A-14  | テストインタフェース                  |        |
| テーブル A-15  | WIC インタフェースの信号              |        |
| テーブル B-1   | E版とF版の相違点                   | B- 1   |
| テーブル B- 2  | F 版 と G 版の相違占               | R-5    |

# 図リスト

# Cortex-M3 テクニカルリファレンス マニュアル

|       | タイミング図の規則を表す記号                  | . xxiii |
|-------|---------------------------------|---------|
| 図 1-1 | Cortex-M3 のブロック図                | . 1-5   |
| 図 1-2 | Cortex-M3 のパイプラインステージ           | 1-12    |
| 図 2-1 | プロセッサのレジスタセット                   | . 2-4   |
| 図 2-2 | APSR のビット割り当て                   |         |
| 図 2-3 | IPSR のビット割り当て                   | . 2-7   |
| 図 2-4 | 実行プログラム ステータスレジスタ               | . 2-8   |
| 図 2-5 | リトルエンディアンおよびビッグエンディアンのメモリフォーマット | 2-12    |
| 図 4-1 | プロセッサのメモリマップ                    | . 4-2   |
| 図 4-2 | ビットバンドのマッピング                    |         |
| 図 5-1 | 横取り後のスタックの内容                    | 5-11    |
| 図 5-2 | 例外開始のタイミング                      | 5-13    |
| 図 5-3 | テールチェインのタイミング                   | 5-15    |
| 図 5-4 | 後着例外のタイミング                      |         |
| 図 5-5 | 例外退出のタイミング                      |         |
| 図 5-6 | 割り込み処理のフローチャート                  | 5-37    |
| 図 5-7 | 横取りのフローチャート                     | 5-38    |
| 図 5-8 | 割り込みからの復帰のフローチャート               | 5-39    |
| 図 6-1 | リセット信号                          |         |
| 図 6-2 | パワーオンリセット                       |         |
| 図 6-3 | 内部リセットの同期                       |         |
| 図 7-1 | SLEEPING 電力制御の例                 |         |
| 図 7-2 | SLEEPDEEP 電力制御の例                |         |

| 図 7-3   | WIC モードの許可シーケンス                   | 7-7   |
|---------|-----------------------------------|-------|
| 図 7-4   | 電力オフのタイミングシーケンス                   | 7-9   |
| 図 7-5   | PMU、WIC、および Cortex-M3 の相互接続       |       |
| 図 8-1   | 割り込みコントローラタイプ レジスタのビット割り当て        |       |
| 図 8-2   | 補助制御レジスタのビット割り当て                  |       |
| 図 8-3   | SysTick 制御およびステータスレジスタのビット割り当て    |       |
| 図 8-4   | SysTick リロード値レジスタのビット割り当て         |       |
| 図 8-5   | SysTick 現在値レジスタのビット割り当て           |       |
| 図 8-6   | - SysTick 較正値レジスタのビット割り当て         |       |
| 図 8-7   | 割り込み優先度レジスタの0~31ビットの割り当て          |       |
| 図 8-8   | CPUID ベースレジスタのビット割り当て             | 8- 19 |
| 図 8-9   | 割り込み制御状態レジスタのビット割り当て              |       |
| 図 8-10  | ベクタテーブル オフセットレジスタのビット割り当て         |       |
| 図 8-11  | アプリケーション割り込みおよびリセット制御レジスタのビット割り当て |       |
| 図 8-12  | システム制御レジスタのビット割り当て                |       |
| 図 8-13  | 構成制御レジスタのビット割り当て                  |       |
| 図 8-14  | システムハンドラ優先度レジスタのビット割り当て           |       |
| 図 8-15  | システムハンドラ制御および状態レジスタのビット割り当て       |       |
| 図 8-16  | 構成可能フォールトステータス レジスタのビット割り当て       |       |
| 図 8-17  | メモリ管理フォールトステータス レジスタのビット割り当て      |       |
| 図 8-18  | バスフォールトステータス レジスタのビット割り当て         |       |
| 図 8-19  | 用法フォールトステータス レジスタのビット割り当て         |       |
| 図 8-20  | ハードフォールトステータス レジスタのビット割り当て        |       |
| 図 8-21  | デバッグフォールトステータス レジスタのビット割り当て       |       |
| 図 8-22  | ソフトウェアトリガ割り込みレジスタのビット割り当て         |       |
| 図 9-1   | MPU タイプレジスタのビット割り当て               |       |
| 図 9-2   | MPU 制御レジスタのビット割り当て                |       |
| 図 9-3   | MPU 領域番号レジスタのビット割り当て              |       |
| 図 9-4   | MPU 領域ベースアドレス レジスタのビット割り当て        |       |
| 図 9-5   | MPU 領域属性およびサイズレジスタのビット割り当て        |       |
| 図 10-1  | デバッグホールト制御およびステータスレジスタのビット割り当て    |       |
| 図 10-2  | デバッグコアレジスタ セレクタレジスタのビット割り当て       |       |
| 図 10-3  | デバッグ例外およびモニタ制御レジスタのビット割り当て        |       |
| 図 11-1  | システムデバッグ アクセスのブロック図               |       |
| 図 11-2  | フラッシュパッチ制御レジスタのビット割り当て            |       |
| 図 11-3  | フラッシュパッチ リマップレジスタのビット割り当て         |       |
| 図 11-4  | フラッシュパッチ コンパレータレジスタのビット割り当て       | 11-12 |
| 図 11-5  | DWT 制御レジスタのビット割り当て                |       |
| 図 11-6  | DWT CPI カウントレジスタのビット割り当て          |       |
| 図 11-7  | DWT 例外オーバヘッドカウント レジスタのビット割り当て     |       |
| 図 11-8  | DWT スリープカウント レジスタのビット割り当て         |       |
| 図 11-9  | DWT LSU カウントレジスタのビット割り当て          |       |
| 図 11-10 | DWT フォールドカウント レジスタのビット割り当て        |       |
| 図 11-11 | DWT マスクレジスタ 0 ~ 3 のビット割り当て        |       |
| 図 11-12 | DWT 機能レジスタ 0 ~ 3 のビット割り当て         |       |
| 図 11-13 | ITM トレース特権レジスタのビット割り当て            |       |
| 図 11-14 | ITM トレース制御レジスタのビット割り当て            |       |
|         |                                   |       |

| 図 11-15 | ITM 統合書き込みレジスタのビット割り当て           |        |
|---------|----------------------------------|--------|
| 図 11-16 | ITM 統合読み出しレジスタのビット割り当て           | 11-41  |
| 図 11-17 | ITM 統合モード制御レジスタのビット割り当て          |        |
| 図 11-18 | ITM ロックステータス レジスタのビット割り当て        | 11-43  |
| 図 11-19 | AHB-AP 制御およびステータスワード レジスタ        | 11-46  |
| 図 11-20 | AHB-AP ID レジスタ                   | 11-50  |
| 図 12-1  | ICode/DCode マルチプレクサ              | 12-9   |
| 図 14-1  | ETM のブロック図                       | 14-3   |
| 図 14-2  | 例外からの復帰を示すパケットのエンコード             | 14- 12 |
| 図 14-3  | 分岐パケットの例外のエンコード                  |        |
| 図 15-1  | 条件付き後方分岐が行われなかった場合               | 15-8   |
| 図 15-2  | 条件付き後方分岐が行われた場合                  | 15-9   |
| 図 15-3  | 条件付き前方分岐が行われなかった場合               | 15-9   |
| 図 15-4  | 条件付き前方分岐が行われた場合                  | 15-9   |
| 図 15-5  | パイプラインがストールしない場合の無条件分岐           | 15- 10 |
| 図 15-6  | パイプラインがストールした場合の無条件分岐            |        |
| 図 15-7  | 実行段での無条件分岐、飛び先がアラインドな命令          | 15- 11 |
| 図 15-8  | 実行段での無条件分岐、飛び先がアンアラインドな命令        | 15- 11 |
| 図 15-9  | オペコードシーケンスの例                     | 15- 13 |
| 図 17-1  | TPUI のブロック図(ETM をサポートしない構成)      | 17-3   |
| 図 17-2  | TPUI のブロック図(ETM をサポートする構成)       |        |
| 図 17-3  | サポートされる同期化ポートサイズ レジスタのビット割り当て    |        |
| 図 17-4  | 非同期クロックプリスケーラ レジスタのビット割り当て       | 17- 12 |
| 図 17-5  | 選択ピンプロトコル レジスタのビット割り当て           | 17- 13 |
| 図 17-6  | フォーマッタおよびフラッシュステータス レジスタのビット割り当て | 17- 14 |
| 図 17-7  | フォーマッタおよびフラッシュ制御レジスタのビット割り当て     | 17- 15 |
| 図 17-8  | 統合テストレジスタ‐ITATBCTR2 のビット割り当て     |        |
| 図 17-9  | 統合テストレジスタ‐ITATBCTR0 のビット割り当て     | 17- 18 |
| 図 17-10 | 統合モード制御レジスタのビット割り当て              | 17- 19 |
| 図 17-11 | 統合レジスタ: TRIGGER のビット割り当て         |        |
| 図 17-12 | 統合レジスタ: FIFO データ 0 のビット割り当て      |        |
| 図 17-13 | 統合レジスタ : FIFO データ 1 のビット割り当て     | 17-21  |
| 図 17-14 | TRACESWO 専用ピン                    | 17-24  |
| 図 17-15 | TRACEPORT と SWO の共用              | 17- 25 |
| 図 17-16 | JTAG-TDO と SWO の共用               | 17- 25 |

# 序章

本章では、*Cortex-M3 テクニカルリファレンス マニュアル*(TRM) について説明します。本章は以下のセクションから構成されています。

- · 本書についてp. xx
- · *ご意見・ご質問* p. xxv

## 本書について

本書は、Cortex-M3プロセッサ用のテクニカルリファレンスマニュアルです。

## 製品リビジョンステータス

rmpn 識別子は、本書に記載されている製品のリビジョンステータスを示しています。各識別子の意味は次のとおりです。

m 製品が大幅に修正されたことを示しています。

pn 製品に小さな修正または変更が加えられていることを示しています。

## 対象読者

本書は、Cortex-M3プロセッサをベースとしたシステムオンチップ(SoC)デバイスの実装を計画しているシステム設計者、システムインテグレータ、および検証技術者を対象としています。

## 本書の使用法

本書は以下の章に分かれています。

## 1章 Introduction

プロセッサのコンポーネントおよび命令セットについて説明します。

## 2 章 Programmer's Model

プロセッサのレジスタセットや動作モード、そしてプロセッサのプログラミングに関するその他の情報について説明します。

## 3 章 System Control

システム制御用のレジスタおよびプログラマモデルについて説明します。

## 4 章 Memory Map

プロセッサのメモリマップおよびビットバンド機能について説明します。

## 5 章 Exceptions

プロセッサの例外モデルについて説明します。

## 6 章 Clocking and Resets

プロセッサのクロックおよびリセットについて説明します。

## 7 章 Power Management

プロセッサの電力管理および省電力について説明します。

## 8 章 Nested Vectored Interrupt Controller

プロセッサの割り込み処理およびその制御について説明します。

## 9 章 Memory Protection Unit

プロセッサのメモリ保護ユニット(MPU)について説明します。

## 10 章 Core Debug

プロセッサコアのデバッグおよびテストについて説明します。

## 11 章 System Debug

プロセッサのシステムデバッグ コンポーネントについて説明します。

### 12 章 Bus Interface

プロセッサのバスインタフェースについて説明します。

## 13 章 Debug Port

プロセッサのデバッグポート、シリアルワイヤ *JTAG* デバッグ ポート (SWJ-DP)、シリアルワイヤ デバッグポート (SW-DP) につ いて説明します。

#### 14 章 Embedded Trace Macrocell

プロセッサの*エンベデッドトレース マクロセル* (ETM) について 説明します。

#### 15 章 Embedded Trace Macrocell Interface

プロセッサの ETM インタフェースについて説明します。

#### 16 章 AHB Trace Macrocell Interface

プロセッサの*アドバンスト ハイパフォーマンス バス*(AHB)トレースマクロセル インタフェースについて説明します。

## 17 章 Trace Port Interface Unit

プロセッサの *トレースポート インタフェースユニット* (TPIU) について説明します。

#### 18 章 Instruction Timing

プロセッサの命令のタイミングおよびクロックサイクルについて説明します。

### 19 章 AC Characteristics

プロセッサの AC 特性について説明します。

## 付録 A Signal Descriptions

プロセッサの信号の概要について説明します。

#### 付録 B Revisions

本書の各リリースにおける技術的な変更点について説明します。

**用語集** 本書で使用されている用語の定義について説明します。

## 表記規則

本書では次の表記規則が採用されています。

- ・ 書体の一般的な規則
- タイミング図 p. xxiii
- · 信号 p. xxiii

## 書体の一般的な規則

本書で使用されている書体の一般的な規則は次のとおりです。

**斜体** 重要な注釈の強調、特別な用語の初出時、本書内での相互

参照と引用に使用されます。

**太字** メニュー名などのインタフェース要素を強調するために太

字が使用されます。信号名を示すためにも使用されていま す。また、必要に応じて説明表の項目名にも太字が使用さ

れています。

monospace コマンド、ファイル名、プログラム名、ソースコードなど

の、キーボードから入力可能なテキストを示しています。

monospace コマンドまたはオプションに使用可能な略語を示していま

す。コマンドやオプションの名前を全部入力する代わり に、下線部分のテキストだけを入力してこれらを指定でき

ます。

monospace *italic* 特定の値で置き換え可能な引数を示しています。

monospace サンプルコード以外で使用されている場合、言語のキー

ワードを示しています。

(と)

コードまたはコード片の中で不等号の括弧で囲まれた言葉 は、アセンブラ構文内で置き換え可能なことを示していま す。例えば、次のとおりです。

MRC p15, 0 <Rd>, <CRn>, <CRm>, <Opcode 2>

## タイミング図

タイミング図の規則を表す記号は、タイミング図で使用される構成要素を示しています。この図と異なる意味で使用されている場合は、その都度明記されています。タイミング図に明示されていないタイミング情報については、推測で判断しないで下さい。

影が付いたバスと信号の部分は定義されていないため、バスと信号は、その 時点で影付きの領域内の任意の値を取り得ます。実際のレベルは重要ではな く、通常の動作には影響しません。



タイミング図の規則を表す記号

### 信号

信号の表記規則は次のとおりです。

信号レベル

アサートされる信号レベルは、その信号がアクティブ HIGH かアクティブ LOW かに依存します。「アサートされた (asserted)」とは、次の状態を意味します。

- · アクティブ HIGH の信号に対しては HIGH
- · アクティブ LOW の信号に対しては LOW

小文字の n

アクティブ LOW 信号の信号名の最初または最後に付加されます。

接頭文字 A グローバルな アドバンスト エクステンシブル インタ

フェース(AXI)信号を表します。

接頭文字 AR AXI の読み出しアドレスチャネル信号を表します。

接頭文字 AW AXI の書き込みアドレスチャネル信号を表します。

接頭文字 B AXI の書き込み応答チャネル信号を表します。

接頭文字 C AXI の低電力インタフェース信号を表します。

接頭文字 H アドバンスト ハイパフォーマンスバス (AHB) 信号を表し

ます。

**接頭文字 P** アドバンスト ペリフェラルバス (APB) 信号を表します。

接頭文字 R AXI の読み出しデータチャネル信号を表します。

接頭文字 W AXI の書き込みデータチャネル信号を表します。

## 参考資料

このセクションでは、ARM Limited やサードパーティが発行している出版物を紹介します。

ARM の出版物は http://infocenter.arm.com で参照できます。

## ARM の刊行物

本書には、この製品に固有の情報が記載されています。他の関連情報については、以下の出版物を参照して下さい。

- · ARMv7-M Architecture Reference Manual (ARM DDI 0403)
- · ARM AMBA® 3 AHB-Lite Protocol (v1.0) (ARM IHI 0033)
- · ARM CoreSight ™ Components Technical Reference Manual (ARM DDI 0314)
- ARM Debug Interface v5, Architecture Specification (ARM IHI 0031)
- · ARM Embedded Trace Macrocell Architecture Specification (ARM IHI 0014)

## その他の刊行物

このセクションでは、サードパーティが発行している関連する出版物を紹介 します。

 IEEE Standard, Test Access Port and Boundary-Scan Architecture specification 1149.1–2001 (JTAG)

## ご意見・ご質問

ARMでは、Cortex-M3製品と本書に関するご意見等をお待ちしております。

## 製品に関するご意見

本製品に関するご意見・ご質問等がございましたら、次の情報とともに製品 購入元までご連絡下さい。

- · 製品名
- ・ 製品のリビジョンまたはバージョン
- ・ できるだけ詳細な説明。該当する場合には、現象もご記載下さい。

## 本書に関するご意見

本書に関するご意見等がございましたら、電子メールに次の情報をご記入の上、errata@arm.com までお寄せ下さい。

- · 題名
- 資料番号
- ご意見のあるページ番号
- ・ ご意見についての簡潔な説明

補足または改善すべき点についての一般的なご意見もお待ちしております。

# 1章 はじめに

本章では、プロセッサおよび命令セットについて説明します。本章は以下の セクションから構成されています。

- · プロセッサについて p. 1-2
- · コンポーネント、階層、実装 p. 1-4
- · *実行パイプラインステージ* p. 1-12
- · プリフェッチユニット p. 1-14
- · 分岐ターゲットのフォワーディング p. 1-15
- .  $Z \land P / N / D / P p. 1-18$
- · *製品リビジョン* p. 1-19

## 1.1 プロセッサについて

このプロセッサは、少ないゲート数、短い割り込みレイテンシ、および低コストのデバッグを特徴とする低電力プロセッサです。高速な割り込み応答機能を要求する組み込み用途に向いています。プロセッサには、ARMv7-Mアーキテクチャが実装されています。

このプロセッサには次の機能が組み込まれています。

- ・ プロセッサコア。ゲート数が少ないコアであり、短いレイテンシで割り 込みを処理します。プロセッサコアには次の特徴があります。
  - 『ARMv7-M アーキテクチャ リファレンスマニュアル』で定義された Thumb 命令セットのサブセット
  - レジスタのうち、*スタックポインタ*(SP) のみがバンク切替え
  - ハードウェア除算命令の SDIV および UDIV(Thumb 32 ビット命令)
  - ハンドラモードとスレッドモード
  - Thumb 状態とデバッグ状態
  - 短い割り込みレイテンシのために、中断可能で中断後から継続可能な複数転送(LDM/STM)、PUSH/POP
  - 短いレイテンシでの*割り込み処理ルーチン* (ISR)(Interrupt Service Routine) への入退出のために、自動的にプロセッサ状態を保存/復元
  - ARMv6 BE8 アクセスまたは LE アクセスのサポート
  - ARMv6 アンアラインドアクセスのサポート
- ・ *ネスト型ベクタ割り込みコントローラ*(NVIC)。NVIC が密接にプロセッサコアに統合されているので、短いレイテンシの割り込み処理を実現しています。これには、次の機能が含まれています。
  - 外部割り込みは、1~240の間でサイズを構成可能
  - 優先度は、3~8ビットの間でサイズを構成可能
  - 割り込みの優先度を動的に再設定
  - 優先度のグループ化。これにより、横取りする割り込みレベルと 横取りしない割り込みのレベルを選択できるようになります。
  - 割り込みで、テールチェイン (Tail-Chaining) と後着 (Late Arrival) をサポート。これにより、割り込みと割り込みの間における状態の保存と復元のオーバヘッドなしで、連続して割り込み処理が可能になります。
  - プロセッサ状態は割り込み開始時に自動的に保存され、割り込み からの復帰時には自動的に復元され、命令のオーバーヘッドがあ りません。

- メモリ保護ユニット (MPU)。メモリ保護に使用されるオプションの MPUで、次の特徴があります。
  - 8つのメモリ領域
  - サブ領域無効化(SRD)(Sub Region Disable) によるメモリ領域の効率 的な利用
  - バックグラウンド領域の許可により、デフォルトでのメモリマップ属性を与えることが可能

#### バスインタフェース

- アドバンスト ハイパフォーマンスバス ライト(AHB-Lite)。ICode バス、Dcode バスおよびシステムバス インタフェース
- アドバンスト ペリフェラルバス (APB) インタフェースに基づく*専用ペリフェラルバス* (PPB)(Private Peripheral Bus)
- 不可分なビットバンド書き込みと読み出しを備えたビットバンド のサポート
- メモリアクセスのアライメント
- 書き込みデータをバッファするためのライトバッファ
- マルチプロセッサシステム用の排他アクセス転送
- 低コストのデバッグソリューション。次の機能が含まれています。
  - メモリマップド デバイスへのアクセス、コアがホールトしたとき の内部コアレジスタへのアクセス、および SYSRESETn がアサート 中のデバッグ制御レジスタへのアクセスを含む、システム内のす べてのメモリおよびレジスタに対するデバッグアクセス
  - シリアルワイヤ デバッグポート (SW-DP)(Serial Wire Debug Port) および、シリアルワイヤ JTAG デバッグポート (SWJ-DP)(Serial Wire JTAG Debug Port) の、一方または両方によるデバッグアクセス
  - フラッシュパッチおよびブレークポイント (FPB)(Flash Patch and Breakpoint) ユニットにより、ブレークポイントおよびコードへのパッチを実現
  - データウォッチポイントおよびトレース (DWT) (Data Watchpoint and Trace) ユニットにより、ウォッチポイント、データトレース、およびシステムプロファイリングを実現
  - 計装トレース マクロセル (ITM) (Instrumentation Trace Macrocell) により、printf 方式のデバッグをサポート
  - トレースポート インタフェースユニット (TPIU) が、トレースポート アナライザ (TPA)(Trace Port Analyzer) へのブリッジとなります。
  - オプションの*エンベデッドトレース マクロセル* (ETM) による命令 トレース

## 1.2 コンポーネント、階層、実装

このセクションでは、プロセッサのコンポーネント、階層、実装について説明します。また、構成可能なオプションについても説明します。このセクションは以下の項目から構成されています。

- $\mathcal{T}_{D}$   $\mathcal{T}_{D}$   $\mathcal{T}_{D}$   $\mathcal{T}_{D}$   $\mathcal{T}_{D}$   $\mathcal{T}_{D}$   $\mathcal{T}_{D}$
- · *NVIC* p. 1-7
- · バスマトリックス p. 1-7
- FPB p. 1-8
- · DWT p. 1-9
- · ITM p. 1-9
- · MPU p. 1-9
- ETM p. 1-9
- · AHB-AP p. 1-10
- · AHB トレースマクロセル インタフェース p. 1-10
- · *TPIU* p. 1-10
- · WIC p. 1-10
- · SW/SWJ-DP p. 1-11
- · 割り込み p. 1-11
- · *監視* p. 1-11
- ・ *ROM* テーブル p. 1-11

プロセッサの構造を、図 1-1 p. 1-5 に示します。



図 1-1 Cortex-M3 のブロック図

## 1.2.1 プロセッサコア

プロセッサコアには、ARMv7-M アーキテクチャが実装されています。主な機能を次に示します。

- ・ 16 ビットと 32 ビットのすべての基本 Thumb 命令で構成された Thumb 命令セットのサブセット。詳細については、『ARMv7-M アーキテクチャリファレンスマニュアル』を参照して下さい。
- ハーバードプロセッサアーキテクチャにより、命令フェッチと、データのロード/ストアが同時に実行できます。
- · 3ステージのパイプライン
- ・ 単一サイクルでの32ビット乗算

- ハードウェア除算
- Thumb 状態とデバッグ状態
- ハンドラモードとスレッドモード
- 短いレイテンシの ISR 入退出
  - プロセッサ状態の保存と復元は、命令フェッチのオーバーヘッド がありません。例外ベクタは、状態保存と同時にメモリから フェッチされるため、ISR エントリが高速になります。
  - 後着割り込みのサポート
  - 割り込みコントローラと密接に結合されたインタフェースにより、 後着割り込みの効率的な処理が可能
  - 割り込みのテールチェインにより、割り込み間での状態の保存と 復元のオーバーヘッドなしで、連続して割り込み処理が可能になります。
- ・ 中断可能で中断後から継続可能な複数転送(LDM/STM)、PUSH/POP
- · ARMv6 互換の BE8 および LE アクセスのサポート
- · ARMv6 互換のアンアラインドアクセスのサポート

## レジスタ

プロセッサには次のレジスタがあります。

- 13 個の汎用 32 ビットレジスタ、R0 ~ R12
- リンクレジスタ(LR)
- ・ プログラムカウンタ(PC)
- · プログラムステータス レジスタ、xPSR
- · 2 つのバンクを持つ SP レジスタ

#### メモリインタフェース

このプロセッサはハーバードインタフェースを採用しているため、命令フェッチと、データのロード/ストアが同時に可能です。メモリアクセスは次のユニットにより制御されます。

独立したロードストア ユニット (LSU)(Load Store Unit) があり、ロードおよびストア動作が算術論理演算ユニット (ALU)(Arithmetic and Logic Unit) から分離されています。

・ 3エントリのプリフェッチユニット (PFU)(Prefetch Unit)。1回につき1 ワードがフェッチされます。この1ワードというのは、Thumb命令が2 つか、ワードアラインドの Thumb 32 ビット命令が1つか、ハーフワー ドアラインドの Thumb 32 ビット命令の上位か下位半分のハーフワード が1つに加えて Thumb命令1つか、あるいは(加えるのが Thumb命令 ではなくて)ハーフワードにアラインされた別の Thumb 32 ビット命令 の下位か上位半分のハーフワードが1つかのいずれかです。コアからの すべてのフェッチアドレスはワードアラインドです。Thumb 32 ビット 命令がハーフワードアラインの場合、その Thumb 32 ビット命令を フェッチするには2回のフェッチが必要になります。しかし、3 エント リのプリフェッチバッファにより、最初にフェッチする Thumb 32 ビット命令のハーフワードのみにストールサイクルが必要なことが保証され ます。

#### 1.2.2 NVIC

NVIC はプロセッサ コアに密接に結合されています。これにより、低レイテンシの例外処理を容易に行うことができます。主な機能を次に示します。

- · 1~240の間で外部割込みの数を構成可能
- ・ 3~8ビットの間で優先度のビット数を構成可能
- レベルによる割り込みとパルスによる割り込みをサポート
- ・ 割り込みの動的な優先度再設定
- ・ 優先度のグループ化
- ・ 割り込みのテールチェインをサポート
- ・ プロセッサ状態は割り込み開始時に自動的に保存され、割り込みからの 復帰時には自動的に復元され、命令のオーバーヘッドがありません。

NVIC については8章 Nested Vectored Interrupt Controllerで詳しく説明します。

#### 1.2.3 パスマトリックス

バスマトリックスは、プロセッサおよびデバッグインタフェースを外部バス に接続します。バスマトリックスは以下の外部バスへのインタフェースにな ります。

- · ICode バス。このバスはコード空間からの、命令およびベクタのフェッチに使用されます。これは、32 ビット AHB-Lite バスです。
- DCode バス。このバスはデータのロード / ストアおよび、コード空間へのデバッグアクセスに使用されます。これは、32 ビット AHB-Lite バスです。

- ・ システムバス。このバスはシステム空間への、命令およびベクタの フェッチ、データのロード / ストア、デバッグアクセスに使用されま す。これは、32 ビット AHB-Lite バスです。
- ・ PPB。このバスは PPB 空間への、データのロード / ストアおよびデバッグアクセスに使用されます。これは、32 ビット APB (v3.0) バスです。

バスマトリックスには次の制御機能も含まれています。

- アンアラインドアクセス。バスマトリックスはアラインされていないプロセッサアクセスを、アラインドアクセスに変換します。
- ビットバンディング。バスマトリックスは、ビットバンドエイリアスへのアクセスを、ビットバンド領域へのアクセスに変換します。この際、次の処理が行われます。
  - ビットバンドロード用のビットフィールド抽出
  - ビットバンドストアに対する不可分な読み出し-変更-書き込み (atomic read-modify-write)
- ライトバッファ。バスマトリックスには、バスのストールをプロセッサコアから切り離すため、1エントリの書き込みバッファが含まれています。

バスインタフェースについては、12章 Bus Interface で説明します。

#### 1.2.4 FPB

FPB を含めるように実装を構成することができます。FPB はハードウェアブレークポイントを実装し、コード空間からのアクセスをシステム空間にパッチします。存在する場合は、FPB を次のように構成することができます。

- フラッシュパッチに加えて、命令とリテラルのマッチング用の6つの命令コンパレータを含む。これらのコンパレータは、命令フェッチをコード空間からシステム空間にリマップしたり、ハードウェアブレークポイントを実行します。
- ブレークポイントにしか使用できない2つのコンパレータを含む。これらのコンパレータは、リテラルアクセスをコード空間からシステム空間にリマップすることができます。

FPB については、11 章 System Debug で説明します。

#### 1.2.5 DWT

DWT を含めるように実装を構成することができます。存在する場合は、次のデバッグ機能を組み込むように DWT を構成することができます。

- ハードウェアウォッチポイント、ETMトリガ、PCサンプラのイベントトリガ、またはデータアドレスサンプラのイベントトリガとして構成することができる4つのコンパレータ
- ・ 複数のカウンタまたは性能測定用のデーター致イベントトリガ
- ・ 定義された間隔で PC サンプルを送信したり、割り込みイベント情報を 送信するように構成可能

DWT については、11章 System Debugで説明します。

### 1.2.6 ITM

ITM を含めるように実装を構成することができます。ITM は、アプリケーションのイベントトレースや printf 方式のデバッグをサポートする、アプリケーション駆動型のトレースソースです。

ITM では、次のトレース情報ソースが提供されます。

- ソフトウェアトレース。ソフトウェアはITM スティムラスレジスタに 直接書き込むことができます。これにより、パケットが送信されます。
- ・ ハードウェアトレース。パケットは DWT により生成され、ITM により 送信されます。
- ・タイムスタンプ。タイムスタンプはパケットを基準として送信されます。

ITM については、11 章 System Debug で説明します。

#### 1.2.7 MPU

MPU を含むように実装を構成してメモリ保護を行うことができます。MPU はアクセス許可およびメモリ属性をチェックします。8 つの領域が含まれおり、これに加えてバックグラウンド領域を設定すると、デフォルトのメモリマップ属性を設定できます。

MPU については、9 章 *Memory Protection Unit* で説明します。

#### 1.2.8 ETM

実装時に、ETM を含めるようにシステムを構成することができます。これは、命令トレースのみをサポートする低コストのトレースマクロセルです。

ETM については、14 章 Embedded Trace Macrocell で説明します。

## 1.2.9 AHB-AP

AHB-AP を含めるように実装を構成することができます。

AHB-AP については、*AHB-AP* p. 11-44 で説明します。

## 1.2.10 AHB トレースマクロセル インタフェース

実装時に、*AHBトレース マクロセル*(HTM)(AHB Trace Macrocell) インタフェースを含めるようにシステムを構成することができます。実装時にこのオプションを有効にしないと、必要な回路が含まれないため、HTM インタフェースは動作しません。

#### 1.2.11 TPIU

実装時に、TPIU を含めるようにシステムを構成することができます。TPIU は、ITM(と、存在する場合は ETM)からの Cortex-M3トレースデータと、チップ外のトレースポートアナライザとの間でブリッジとして動作します。

TPIU の実装オプションは次のとおりです。

- ・ ETM がシステムに存在する場合、TPIU への二つの入力ポートはともに存在します。ETM が存在せず ITM が存在する場合は、1 つのポートのみが使用され、1 つの入力用 FIFO のゲートコストが節約されます。
- ・ ARM TPIU ブロックは、パートナー独自の CoreSight ™に準拠した TPIU と置き換えることができます。
- ・ 製品版のデバイスでは、TPIUが取り除かれていることがあります。

| ——— Note ————             |                        |
|---------------------------|------------------------|
| TPIU が取り除かれている場合、<br>ません。 | Cortex-M3 のトレース機能は使用でき |

TPIU については、17 章 Trace Port Interface Unit で説明します。

### 1.2.12 WIC

ウェークアップ割り込みコントローラ(WIC)(Wake-up Interrupt Controller) を含めるように実装を構成することができます。

WIC の機能については、システム電力管理 p. 7-3 で説明します。

#### 1.2.13 SW/SWJ-DP

プロセッサを構成して、SW-DP または SWJ-DP のデバッグポート インタフェースをプロセッサに持たせることができます。デバッグポートは、プロセッサのレジスタを含む、システム中のすべてのレジスタおよびメモリに対するデバッグアクセスを提供します。

SW/SWJ-DP の実装オプションを以下に示します。

- 実装は SW-DP または SWI-DP のどちらかが含まれます。
- ・ ARM SW-DP は、パートナー独自の CoreSight に準拠した SW-DP と置き 換えることができます。
- ・ ARM SWJ-DP は、パートナー独自の CoreSight に準拠した SWJ-DP と置き換えることができます。
- パートナー独自のテストインタフェースを、SW-DP または SWJ-DP と同時に使用することができます。

デバッグ機能が実装されていない場合は、製品版のデバイス内に SW/SWJ-DP が存在しない可能性があります。

SW/SWJ-DP については、13 章 Debug Port で説明します。

#### 1.2.14 割り込み

実装時に、外部割り込みの本数を  $1 \sim 240$  の間で構成することができます。また、割り込み優先度のビット数を  $3 \sim 8$  ビットの間で構成することができます。

#### 1.2.15 監視

実装時に、一部の内部信号を監視できるようにシステムを構成することができます。監視対象には、レジスタバンク ポートやパイプラインの実行ステージ内の命令が含まれます。

### 1.2.16 ROM テーブル

ROM テーブルは次の場合に、ROM メモリテーブル p. 4-8 に記載されたもの から変更されます。

- システムにデバッグコンポーネントが追加された場合
- 実装からすべてのデバッグ機能が削除された場合

# 1.3 実行パイプラインステージ

パイプラインは次のステージにより構成されます。

- · フェッチステージ
- ・デコードステージ
- · 実行ステージ

プロセッサのパイプラインステージ、および各ステージで実行されるパイプライン処理について、図 1-2 に示します。

# LSU分岐結果 Fe De Ex データ アドレス フェーズ フェーズ アドレス生成 ロード/ストア ユニット ۲ ライトバック 分岐 乗算 WR ٢ 命令デコード フェッチ レジスタ読み出し ALU シント ۲ 分岐 分岐 --分岐フォワーディングと投機-----フォワード/ 投機できないALU分岐---LSU分岐結果-

図 1-2 Cortex-M3 のパイプラインステージ

パイプラインステージの名前と機能は、次のとおりです。

Fe 命令フェッチで、命令メモリからデータが入ってきます。

De 命令デコードで、フォワードされたレジスタポートを使用した LSU アドレスの生成、および即値のオフセットやリンクレジス タ (LR) での分岐によるフォワーディング

Ex 命令実行で、複数サイクルのストールがある単一パイプライン、 AHB インタフェースへの LSU アドレス / データのパイプライン 処理、乗算 / 除算、および分岐結果付き ALU

ALU 使用ペナルティの無いパイプライン化された 2 サイクルのメモリアクセス、および間接ポインタ用のアドレス生成フォワーディングがパイプラインの構造により提供されます。

# 1.4 プリフェッチユニット

プリフェッチユニット(PFU)は、次の目的に使用されます。

- ・ あらかじめ命令をフェッチし、PC 相対分岐命令をフォワードします。 条件分岐の場合、フェッチは投機的になります。
- ・ Thumb 32 ビット命令を検出し、単一命令ワードとして出力します。
- ベクタロードを実行します。

PFU は、サイクル毎に1ワードを供給可能なメモリシステムから命令をフェッチします。PFU は3ワードまでのフェッチを FIFO にバッファすることができます。つまり、最大3つの Thumb 32 ビット命令または6つの Thumb 命令をバッファすることができます。

PC + 即値の ALU 加算として生成される分岐の大部分は、実際には、分岐オペコードのデコードフェーズより後に生成されることはありません。条件付きで実行される分岐の場合、アドレスは(バスのフェッチスロットを消費して)投機的に出力されます。そして、(ALU から) フォワードされた結果に基づき、その分岐パスがフェッチキューをフラッシュするか、保存するかが決定されます。

短いサブルーチン復帰は、BX LR の場合におけるフォワーディングの動作を有効に利用するように最適化されています。

# 1.5 分岐ターゲットのフォワーディング

オペコードが実行ステージに到達するよりも少なくとも1サイクル前に、分岐のメモリトランザクションを出力することで、プロセッサはある種の分岐タイプを前もって出力します。分岐は組み込みコントローラのアプリケーションにおいてかなりの部分を占めるので、分岐フォワーディングによってコアのパフォーマンスが向上します。影響がある分岐は、即値をオフセットとするPC相対分岐、またはLRをターゲットレジスタとして使用する分岐です。オペコード定義またはITブロック内にあることで、フォワードされる条件分岐については、条件評価が内部クリティカルパスのため、アドレスが投機的に出力される必要があります。

条件付きのオペコードにおいて投機フェッチをした場合、分岐フォワーディングは、1回のフェッチの機会を失います。しかし、3 エントリのフェッチキュー、16 ビットと 32 ビットオペコードの混在、および 1 サイクルの ALUによって、これを軽減することができます。追加のペナルティは、パイプラインストールの 1 サイクルです。最悪のケースは、3 つの 32 ビットの単ーロード/ストアオペコードで、その命令がワードアラインドでなく、データウェイトステートのない場合です。BRCHSTAT インタフェースが提供する情報は、条件実行に対するフォワードされた分岐、条件分岐の場合は分岐方向、および先行する条件付きオペコードがその後成功した場合には判定が立ち下がりにレジスタ出力されます。BRCHSTAT の詳細については、分岐ステータスインタフェース p. 15-6 を参照して下さい。

プリフェッチでレジスタ出力される ICODE を使ったコアの性能は、10% ほど遅いだけで、分岐フォワーディングインタフェースを持たないコアと事実上同じです。分岐フォワーディングは、アドレスインタフェースでレジスタ出力される前の内部アドレス生成回路と見なすことができます。1 サイクル早めの情報を利用できるタイミング余裕があれば、メモリコントローラに対する柔軟性が向上します。例えば、 $0.13\,\mu$ mプロセスからさらに 65nm プロセスの、より低い MHz で消費電力を抑えなければならないターゲット。ほかには、この早い時期のアドレスへのアクセスで、システムヘレジスタ出力される前に、メモリコントローラがルックアップできるという柔軟性も得られます。

予測の失敗が発生するので、分岐の投機はウェイトステートがあるようなメモリに対してはコストが掛かります。このオーバヘッドを避けるには、コントローラにおける規則として、条件分岐は投機的にフェッチせずレジスタ出力をするようにすれば、サブルーチンのコールや復帰は予測失敗のペナルティなしで分岐フォワーディングの利点を得ることができます。改良できる点は、後方へ戻る条件分岐のみを予測して、ループを高速化することです。もう1つの選択肢として、ARMコンパイラでは、ループの底部では後方へ無条件分岐して、ループの脱出の判定で前方への条件分岐を行なうようになっているので、ループの開始でコアがフェッチのキューを進めておくと、動作が良くなります。

BRCHSTATには、次に実行段階に達するオペコードについての、他の情報も含まれています。BRCHSTATがそのトランザクションに対応しているフォワードされた分岐と違って、BRCHSTATはオペコードの実行という点ではどのトランザクションとも関連のないひとつのヒントであり、複数サイクルの間アサートされる可能性があります。コントローラは分岐がすぐに発生することを知っているので、この情報を使用して、追加のプリフェッチを抑制することができます。これにより、分岐先のターゲットが実行段階で生成されても。

以下のシナリオでは、分岐フォワーディングと BRCHSTAT 制御を使って、自分のメモリシステムで最高の性能を実現するための方法が示されています。シナリオでは、理想的なハーバードアーキテクチャの構成を前提としているので、命令が ICODE から実行され、リテラルが(ICODE に統合された)DCODE から実行され、そしてスタック / ヒープ / アプリケーションのデータが SYSTEM から実行されます。

- ・ 0ウェイトステート
- ・ 0 ウェイトステート、レジスタ出力のフェッチインタフェース (ICODE)
- · 1ウェイトステートのフラッシュメモリ
- ・ 1ウェイトステートのフラッシュメモリ、レジスタ出力されるフェッチ インタフェース (ICODE)
- · 2ウェイトステートのフラッシュメモリ p. 1-17

#### 1.5.1 0 ウェイトステート

分岐予測により、それががない場合と比べて約10%の向上が得られます。そして、極端な場合を除いて、プロセッサは100%分岐予測のすべての恩恵を受けますが、分岐の投機によるペナルティはありません。

### 1.5.2 0 ウェイトステート、レジスタ出力のフェッチインタフェース (ICODE)

分岐フォワーディングは、ICODE インタフェースでのタイミングがより厳しくなります。もしこのバスがシステムのクリティカルパスの場合、ICODE インタフェースがレジスタ出力されているかもしれません。1 ウェイトステートが追加されることによる約 25% のペナルティを避けるには、単一エントリのプリフェッチャとして機能する回路を追加することができます。

### 1.5.3 1 ウェイトステートのフラッシュメモリ

フラッシュメモリへのウェイトステートの追加は、どんなコアでもパフォーマンスに影響します。キャッシュを使用して、このペナルティを軽減することもできますが、リアルタイム性の保証およびシリコン面積に大きな影響を及ぼします。2ラインのエントリを持つキャッシュラインのプリフェッチャにより、少ないゲートを使用して、キャッシュに匹敵するパフォーマンスを

提供することができます。例えば ARM7 ターゲットの場合には、32 ビット命令セットが使用されているので、128 ビットが一般的なプリフェッチ幅です。プロセッサは、16 ビットと 32 ビットの混在命令セットである Thumb 32 ビット命令の恩恵を受けます。つまり、64 ビットのプリフェッチ幅により、128 ビットインタフェースとほぼ同等の恩恵を受けることができます。

# 1.5.4 1 ウェイトステートのフラッシュメモリ、レジスタ出力されるフェッチインタフェース (ICODE)

ICODE インタフェースをレジスタ出力にする必要がある場合、予測ミスのコストをプリフェッチコントローラのスレーブ側のみに軽減することができます。この場合も 0 ウェイトステートの場合と同様に、コアは ICODE インタフェースでのフェッチキュー要求の機会を失います。しかし、後に続く条件付き実行のレジスタ出力された BRCHSTAT[3] ステータスにより、コントローラのレジスタ出力されたシステムインタフェースでアイドルサイクルのように見せて、外部の予測ミスをマスクすることができます。

### 1.5.5 2 ウェイトステートのフラッシュメモリ

これは1ウェイトステートの場合と同じですが、分岐に対するペナルティが大きくなります。コンパイラツールが分岐のオーバヘッドを減らし、条件ループをハードウェアの都合の良いほうにする度合いに応じて、コアとメモリシステムの速度のミスマッチの影響は減ります。128 ビットのインタフェースはこれらの点において優れています。

### 1.6 ストアバッファ

プロセッサには、2つのストアバッファが組み込まれています。

- ・ 即値オフセットを持つオペコード用の、Cortex-M3 コア LSU のストア バッファ
- ウェイトステートおよびアンアラインドのトランザクション用の、バスマトリックスのストアバッファ

コアのストアバッファにより、コンパイルされたコードによくある STR rx,[ry,#mm] の場合が最適化されます。つまり、次のオペコードがストアのデー タフェーズと重なることが可能なので、パイプラインの観点から見ると、オペコードを 1 サイクルにすることができます。

プロセッサ内のバスマトリックス相互接続により、コアのアンアラインド動作とビットバンドが管理されます。バスマトリックスのストアバッファは、システムのウェイトステートの解消および複数のトランザクションに分かれたアンアラインドアクセスに有用です。

バッファ可としてマークされたトランザクションのみがストアバッファを使用します。スタック操作は本質的にバッファ不可なので、どちらのバッファも使用しません。

# 1.7 製品リビジョン

このセクションでは、プロセッサのリリースごとの機能の違いについて、概要を説明します。

- · r0p0 と r1p0 の間の機能面での相違点
- · r1p0 と r1p1 の間の機能面での相違点 p. 1-20
- · r1p1 と r2p0 の機能面の相違点 p. 1-21

#### 1.7.1 r0p0 と r1p0 の間の機能面での相違点

機能面の相違点の概要は、次のとおりです。

- 構成可能なデータ値比較を DWT モジュールに追加。 DWT p. 11-13 を参照して下さい。
- DWT\_FUNCTION へ MATCHED ビットを追加。DWT p. 11-13 を参照して下さい。
- Cortex-M3 への入力として ETMFIFOFULL を追加。 ETM インタフェース p. A-14 を参照して下さい。
- Cortex-M3 への出力として ETMISTALL を追加。 ETM インタフェース
   p. A-14 を参照して下さい。
- ・ ITM に SWVMode を追加。SWVMode をサポートするために、**TPIUACTV** と **TPIUBAUD** を TPIU からの出力およびプロセッサの入力として追加。 *ITM* p. 11-33 を参照して下さい。
- ・ CPUID ベースレジスタのバリアント (VARIANT) フィールドが Rev1 を示すよう変更。*NVIC レジスタの説明* p. 8-7 を参照して下さい。
- Cortex-M3 Rev0 のビットバンドアクセスは、BE8 モードでは、アクセス サイズがバイトの必要がありました。Cortex-M3 Rev1 では、BE8 のビットバンドアクセスがどのアクセスサイズでも機能するように変更されました。
- ・ すべての例外が 8 バイトのスタックアライメントを持つように、 STKALIGN と呼ばれる構成ビットを追加。*NVIC レジスタの説明* p. 8-7 を参照して下さい。
- ・ 補助フォールトステータス レジスタをアドレス 0xE000ED3C に追加。この レジスタを設定するために、AUXFAULT と呼ばれる 32 ビットバスが追 加されました。*NVIC レジスタの説明* p. 8-7 を参照して下さい。
- ・ HTM サポートの追加。16 章 AHB Trace Macrocell Interface を参照して下さい。

- ・ ICode と DCode のキャッシュ可とバッファ可の HPROT 値が、恒久的に ライトスルーに接続されました。ICode バスインタフェース p. 12-4 と DCode バスインタフェース p. 12-6 を参照して下さい。
- ・ **IFLUSH** という名前の新しい入力が追加されました。 *その他の命令* p. A-4 を参照して下さい。
- ・ SWJ-DP の追加。これは、JTAG-DP と SW-DP を結合させる標準的な CoreSight ™デバッグポートです。*DP について* p. 13-2 を参照して下さい。
- アドレス 0xE000101C に、DWT\_PCSR レジスタを追加。DWT p. 11-13 を参照して下さい。
- ・ **DNOTITRANS** と呼ばれる新しい入力を追加。  $\neg F / Z / O$  統合 p. 12-9 を参照して下さい。
- · r0p0 リリースまでのエラーを修正。

### 1.7.2 r1p0 と r1p1 の間の機能面での相違点

機能面の相違点の概要は、次のとおりです。

- ・ ウォッチポイントの生成用のデータ値一致が実装時に構成になりました。*DWT* p. 11-13 を参照して下さい。
- ETM にアーキテクチャクロックゲーティングをオプションで実装する ための定義を追加。以前のリリースでは、ETM にはアーキテクチャク ロックゲーティングが常に存在していました。
- r0p0 および r1p0 では、**DAPCLKEN** は静的な信号の必要がありました。 この要件は r1p1 では取り除かれています。
- ・ 現在の未完了の命令フェッチが完了するまでは、SLEEPING 信号が抑制 されるようになりました。
- · rlp0 リリースまでのエラーを修正。

#### 1.7.3 r1p1 と r2p0 の機能面の相違点

機能面の相違点の概要は、次のとおりです。

- ・ さまざまなレベルのデバッグサポートとトレースサポートを選択するための実装時オプションが追加されました。これによって、以前のTIEOFF\_FPBEN オプションと TIEOFF\_TRCENA オプションが置き換えられました。
- プロセッサ内部のすべてのレジスタをリセット可能な新しい実装オプション。
- アーキテクチャクロックゲート機能の有無が、1つの実装オプションで制御できるようになりました。
- ・ マルチコア システムのデバッグで使用するための DBGRESTART 入力と DBGRESTARTED 出力が追加されました。詳細については、 $\mathbb{Z}^{ARMv7-M}$  アーキテクチャ リファレンスマニュアル $\mathbb{Z}^{ARMv7-M}$  を参照して下さい。
- SLEEPING の拡張を可能にするための SLEEPHOLDREQn 入力と SLEEPHOLDACKn が追加されました。スリープの延長 p. 7-5 を参照して下さい。
- ・ APB インタフェースが v2.0 から v3.0 にアップグレードされました。 *外 部専用ペリフェラル インタフェース* p. 12-10 を参照して下さい。
- · OBSERVATION 実装オプションが使用されている場合にコア内部の一部 の状態の監視を可能にする INTERNALSTATE という名前の新しい出力 信号が追加されました。
- ・ 以下の目的のために新機能を無効にするビットを含む補助制御レジスタ が追加されました。
  - 複数ロード/ストア、除算、および乗算の割り込みの禁止
  - IT フォールディングの禁止
  - デフォルトのメモリマップ アクセスのための Cortex-M3 内のライトバッファの無効化

補助制御レジスタの詳細については、補助制御レジスタ p. 8-8 を参照して下さい。

・ アドレスの 0xE000ED14 における構成制御レジスタ内の STKALIGN ビット のリセット値が反転されました。現在のリセット値は1で、スタックフレームがデフォルトで8バイトにアラインされることを意味します。構成制御レジスタp. 8-28

- ・ スリープ中も常にクロックが供給される領域内の回路を最小化するため にウェークアップ割り込みコントローラが追加されました。詳細につい ては、ウェークアップ割り込みコントローラの使用 p. 7-6 を参照して下 さい。
- ・ 必要に応じて、デバッガが AHB トランザクションをコアデータ側としてマークしないようにするために FIXHMASTERTYPE ピンが追加されました。
- · rlp1 リリースまでのエラーを修正。

# 2章 プログラマモデル

本章では、プロセッサのプログラマモデルについて説明します。本章は以下 のセクションから構成されています。

- · プログラマモデルについて p. 2-2
- · 特権アクセスおよびユーザアクセス p. 2-3
- ・ レジスタ p. 2-4
- ・ データタイプ p. 2-10
- · メモリフォーマット p. 2-11
- ・ *命令セットの概要* p. 2-13

# 2.1 プログラマモデルについて

プロセッサには、ARMv7-M アーキテクチャが実装されています。これには、すべての 16 ビット Thumb 命令と基本 32 ビット Thumb 命令が含まれます。このプロセッサは、ARM 命令を実行することはできません。ARMv7-M Thumb 命令の詳細については、『ARMv7-M アーキテクチャ リファレンスマニュアル』を参照して下さい。

### 2.1.1 動作モード

プロセッサは、スレッドモードとハンドラモードの2つの動作モードをサポートしています。

- ・ スレッドモードはリセットで開始され、例外復帰の結果として入ることができます。スレッドモードでは、特権コードとユーザ(非特権)コードの両方が実行できます。
- ・ ハンドラモードには、例外の結果として入ります。ハンドラモードでは、すべてのコードが特権コードです。

### 2.1.2 動作状態

プロセッサは、次の2つの動作状態で動作できます。

- Thumb 状態。これは、16 ビットおよび32 ビットのハーフワードにアラインされた Thumb 命令を実行する標準の実行状態です。
- · デバッグ状態。これは、デバッグホールト中の状態です。

### 2.2 特権アクセスおよびユーザアクセス

コードは、特権または非特権で実行できます。非特権実行の場合は、一部の リソースへのアクセスが制限されるか排除されます。特権実行の場合は、す べてのリソースにアクセスできます。ハンドラモードは常に特権です。ス レッドモードは、特権または非特権が可能です。

スレッドモードはリセットにより特権になりますが、MSR 命令を使用して CONTROL[0] ビットをクリアすることにより、ユーザすなわち非特権に変更 することができます。ユーザでのアクセスにより、次のことが防止されます。

- ・ FAULTMASK と PRIMASK をセットする CPS などの一部の命令の使用
- ・ システム制御空間(SCS) での大部分のレジスタへのアクセス

スレッドモードが特権からユーザに変更されると、ユーザから特権に戻すことはできません。ハンドラのみが、スレッドモードを特権に変更できます。ハンドラモードは常に特権です。

#### 2.2.1 メインスタックおよびプロセススタック

リセットにより、すべてのコードはメインスタックを使用します。SVC などの例外ハンドラは、ハンドラ退出時に使用する EXC\_RETURN を変更することにより、スレッドモードで使用されているスタックをメインスタックからプロセススタックに変更することができます。すべての例外はメインスタックを継続して使用します。スタックポインタ r13 は、SP\_main と SP\_process との間で切り替わるバンクレジスタです。プロセススタックまたはメインスタックのいずれか一方のスタックのみが、r13 を使用して常に可視です。

スレッドモードでは、MSR 命令を使用して CONTROL[1] に書き込むことにより、メインスタックからプロセススタックに切り替えが可能であり、さらにハンドラモードから退出時に EXC\_RETURN 値を使用して選択も可能です。

### 2.3 レジスタ

プロセッサには、次の32ビットのレジスタがあります。

- 汎用レジスタは13個で、r0~r12
- ・ スタックポインタは、バンクになっているレジスタのエイリアスで、実体は SP process および SP main
- ・ リンクレジスタ、r14
- ・ プログラムカウンタ、r15
- ・ 1つのプログラムステータス レジスタ、xPSR

プロセッサのレジスタセットを、図 2-1 に示します。



図 2-1 プロセッサのレジスタセット

### 2.3.1 汎用レジスタ

汎用レジスタ  $r0 \sim r12$  には、アーキテクチャで定義された特別な使用方法はありません。汎用レジスタを指定する大部分の命令は、 $r0 \sim r12$  を使用できます。

下位レジスタ  $\nu$  レジスタ  $r0 \sim r7$  は、下位レジスタといい、汎用レジスタを指定するすべての命令によってアクセス可能です。

レジスタ  $r8 \sim r12$  は、16 ビット命令ではアクセスできません。

レジスタ r13、r14、r15 には、次のような特別な機能があります。

スタックポインタ レジスタ r13 は、スタックポインタ(SP) として使用されます。SP はビット [1:0] への書き込みを無視するため、4 バイト境界のワードに自動的にアラインされます。

ハンドラモードでは常時 SP\_main が使用されます。スレッドモードでは SP\_main または SP\_process のどちらでも使用できるように構成できます。

**リンクレジスタ** レジスタ r14 は、サブルーチンとリンクするための *リンク* レジスタ(LR) です。

LR は、リンク付き分岐(BL) またはリンク付き分岐と状態 遷移(BLX) 命令が実行されると、PC から復帰アドレスを 受け取ります。

LRは例外復帰にも使用されます。

それ以外の場合は、r14を汎用レジスタとして使用できます。

プログラムカウンタ レジスタ r15 はプログラムカウンタ(PC) です。

ビット[0]は常時0のため、命令はワードまたはハーフワード境界にアラインされます。

### 2.3.2 専用プログラムステータス レジスタ (xPSR)

xPSR に関して、システムレベルのプロセッサステータスは、次の3つのカテゴリに分けられます。

- · アプリケーション PSR
- · 割り込み PSR p. 2-6
- · *実行 PSR* p. 2-7

これらは、個別のレジスタ、3つのうちの任意の2つの組み合わせ、または3つすべての組み合わせとして、ステータスからレジスタへの移動(MRS)命令およびMSR命令を使用してアクセスできます。

# アプリケーション PSR

アプリケーション PSR(APSR) には、条件コードフラグが含まれています。例外処理に入る前に、プロセッサがスタック上に条件コードフラグを保存します。 MSR(2) および MRS(2) 命令を使用して APSR にアクセスできます。

APSR のビット割り当てを、図 2-2 p. 2-6 に示します。

| 31 | 30 | 29 | 28 | 27 | 26 |  |   |    |  | 0 |
|----|----|----|----|----|----|--|---|----|--|---|
| N  | Z  | С  | V  | Q  |    |  | 3 | 予約 |  |   |
|    |    |    |    |    |    |  |   |    |  |   |

図 2-2 APSR のビット割り当て

APSR のビット割り当ての説明を、テーブル 2-1 に示します。

テーブル 2-1 APSR のビット割り当て

| -      |    |                                                         |
|--------|----|---------------------------------------------------------|
| フィールド  | 名前 | 定義                                                      |
| [31]   | N  | 負または、より小さいフラグ<br>1 = 結果が負または、より小さい<br>0 = 結果が正または、より大きい |
| [30]   | Z  | ゼロフラグ<br>1 = 結果が 0<br>0 = 結果が 0 でない                     |
| [29]   | С  | キャリー / ボローフラグ<br>1 = キャリーまたはボロー<br>0=キャリーおよびボローなし       |
| [28]   | V  | オーバフローフラグ<br>1 = オーバフロー<br>0 = オーバフローなし                 |
| [27]   | Q  | スティッキー飽和フラグ                                             |
| [26:0] | _  | 予約                                                      |

#### 割り込み PSR

*割り込み PSR* (IPSR) には、現在アクティブになっている例外の*割り込み処理* ルーチン(ISR) 番号が含まれています。

IPSR のビット割り当てを、図 2-2 に示します。



図 2-3 IPSR のビット割り当て

IPSR のビット割り当ての説明を、テーブル 2-2 に示します。

テーブル 2-2 IPSR のビット割り当て

| フィールド  | 名前         | 定義                                                                                                         |
|--------|------------|------------------------------------------------------------------------------------------------------------|
| [31:9] | =          | 予約                                                                                                         |
| [8:0]  | ISR NUMBER | 横取りされる例外の番号<br>ベースレベル = 0<br>NMI = 2<br>SVCall = 11<br>INTISR[0] = 16<br>INTISR[1] = 17<br>INTISR[15] = 31 |

#### 実行 PSR

実行 PSR (EPSR) には、次の重複する 2 つのフィールドが含まれています。

- ・ 割り込みされた複数ロードおよび複数ストア命令用の*中断可能で中断後から継続可能な命令*(ICI)フィールド
- · *If-Then* (IT) 命令用の実行状態フィールド、および *Thumb 状態ビット* (T-bit)

#### 中断可能で中断後から継続可能な命令フィールド

複数ロード (LDM) 操作および複数ストア (STM) 操作は割り込みで中断可能です。EPSR の ICI フィールドには、中断が発生した箇所から複数ロードまたは複数ストアを継続するために必要な情報が保持されています。

### If-then 状態フィールド

EPSR の IT フィールドには、If-Then 命令用の実行状態ビットが含まれています。



ICI フィールドと IT フィールドは重複しているため、If-Then ブロック内の複数ロードまたは複数ストアは中断継続可能ではありません。

EPSR のビット割り当てを、図 2-4 に示します。



#### 図 2-4 実行プログラム ステータスレジスタ

EPSR には直接アクセスできません。EPSR を変更できるのは、次の2つのイベントです。

- LDM または STM 命令中に発生する割り込み
- · If-Then 命令の実行

EPSR のビット割り当ての説明を、テーブル 2-3 に示します。

#### テーブル 2-3 EPSR のビットの機能

| フィールド               | 名前  | 定義                                                                                                                                                                           |
|---------------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:27]             | _   | 予約                                                                                                                                                                           |
| [26:25],<br>[15:10] | ICI | 中断可能で中断後から継続可能な命令ビット。LDM または STM 転送中に割り込みが発生すると、複数転送は一時的に中止されます。EPSR はビット [15:12] を使用して、複数転送のオペランドになっているレジスタの次の番号を記憶します。割り込み処理の後、プロセッサは [15:12] によって示されるレジスタに復帰して複数転送を再開します。 |
| [26:25],<br>[15:10] | IT  | If-Then ビット。これらは If-Then 命令の実行状態ビットです。ここには、<br>If-Then ブロック内の命令数および実行条件が含まれています。                                                                                             |
| [24]                | Т   | T ビットは、書き込まれた PC のビット [0] が 0 であるインタワーキング命令を使用してクリアすることができます。スタックされた T ビットが 0 である例外のスタックから復元することによってもクリアできます。<br>T ビットがクリアされている間に命令を実行すると、INVSTATE 例外が発生します。                 |
| [23:16]             | _   | 予約                                                                                                                                                                           |
| [9:0]               | -   | 予約                                                                                                                                                                           |

#### LDM および STM 転送中のベースレジスタ更新

次のような場合に、LDM または STM によりベースレジスタが更新されます。

- 命令によりベースレジスタのライトバックが指定された場合。この場合、ベースレジスタは更新されたアドレスに変更されます。アボートがあると、元のベース値に復元されます。
- LDM のレジスタリストにベースレジスタがあるが、リストの最後のレジスタではない場合。この場合、ベースレジスタはロードされた値に変更されます。

次のような場合は、LDM/STM は継続されずに始めから再開されます。

- LDM/STM でフォールトが発生した場合
- · LDM/STM が IT の内部にある場合

LDM がベースのロードを完了した後でも、転送はベースのロード前の状態から継続されます。

#### xPSR ビットの保存

例外処理が開始されると、プロセッサにより3つのステータスレジスタを結合した情報がスタックに保存されます。スタックされたxPSRには、スタックが8バイトアラインされていたかどうかや、構成制御レジスタ内のSTKALIGNの値に依存しないかどうかに関する情報も含まれます。この情報は、スタック上のxPSRのビット[9]に保存されます。スタックが8バイトアラインされている場合の値は1です。

# 2.4 データタイプ

プロセッサは次のデータタイプをサポートしています。

- ・ 32 ビットワード
- ・ 16 ビットハーフワード
- ・ 8ビットバイト

メモリシステムは、すべてのデータタイプをサポートする必要があります。 特に、システムはワード内で隣接するバイトを破損しないように、ワードよ り小さい書き込みをサポートする必要があります。

### 2.5 メモリフォーマット

プロセッサはメモリを、線形に配列されていて 0 から昇順に番号が付けられたバイトの集合として参照します。例えば、次のとおりです。

- · バイト $0 \sim 3$  は最初にストアされるワードです。
- · バイト  $4 \sim 7$  は 2 番目にストアされるワードです。

プロセッサは、データには、リトルエンディアン形式またはビッグエンディアン形式でメモリ上のワードにアクセスできます。コードには常時リトルエンディアンでアクセスします。

#### \_\_\_\_\_ Note \_\_\_\_\_

ARM プロセッサでは、リトルエンディアンがデフォルトのメモリフォーマットです。

リトルエンディアン形式では、ワード内の最も下のアドレスを持つバイトはそのワードの最下位のバイトです。ワード内の最も上のアドレスを持つバイトは最上位です。メモリシステムのアドレス0のバイトは、データ線の7~0に接続されます。

ビッグエンディアン形式では、ワード内の最も下のアドレスを持つバイトはそのワードの最上位のバイトです。ワード内の最も上のアドレスを持つバイトは最下位です。メモリシステムのアドレス 0 のバイトは、データ線の 31 ~24 に接続されます。

図 2-5 p. 2-12 に、リトルエンディアンのメモリフォーマットとビッグエンディアンのメモリフォーマットとの違いを示します。

プロセッサには構成設定ピン BIGEND があり、それを使用するとリトルエンディアンまたは BE-8 のビッグエンディアン形式のいずれかが選択できます。この構成設定ピンの状態は、リセット時に取り込まれます。リセットの後ではエンディアンを変更できません。

#### ----- Note -----

- ・ システム制御空間(SCS) へのアクセスは常時リトルエンディアンです。
- ・リセット以外でエンディアンを変更しようとしても無視されます。
- ・ *専用ペリフェラルバス* (PPB) 空間は **BIGEND** の設定に関係なくリトルエンディアンです。

#### リトルエンディアンのデータフォーマット

|           | 7 0            | 15 8           | 23 16          | 31 24          |
|-----------|----------------|----------------|----------------|----------------|
| アドレスCのワード | アドレスC<br>のバイト0 | アドレスD<br>のバイト1 | アドレスE<br>のバイト2 | アドレスF<br>のバイト3 |
|           | \<br>ヽーフワード0   | <br>アドレスCの/    | <br>           | アドレスEのハ        |
| アドレス8のワード | アドレス8<br>のバイト0 | アドレス9<br>のバイト1 | アドレスA<br>のバイト2 | アドレスB<br>のバイト3 |
| 1         | ヽーフワード0        | アドレス8の/        | ヽーフワード1        | アドレスAのノ        |
| アドレス4のワード | アドレス4<br>のバイト0 | アドレス5<br>のバイト1 | アドレス6<br>のバイト2 | アドレス7<br>のバイト3 |
| I         | ヽーフワード0        | アドレス4の/        | ·一フワード1        | アドレス6の/        |
| アドレス0のワード | アドレス0<br>のバイト0 | アドレス1<br>のバイト1 | アドレス2<br>のバイト2 | アドレス3<br>のバイト3 |
| 1         | ヽーフワード0        | アドレス0の/        | ヽーフワード1        | アドレス2の/        |

# ビッグエンディアンのデータフォーマット

| _         | 7 0              | 15 8           | 3 16           | 31 24          |
|-----------|------------------|----------------|----------------|----------------|
| アドレスCのワード | アドレスC<br>のバイト3   | アドレスD<br>のバイト2 | アドレスE<br>のバイト1 | アドレスF<br>のバイト0 |
| •         | ヽーフワード1          | アドレスCの/        | ーフワード0         | アドレスEのハ        |
| アドレス8のワード | アドレス8<br>のバイト3   | アドレス9<br>のバイト2 | アドレスA<br>のバイト1 | アドレスB<br>のバイト0 |
| _         | ヽーフワード1          | アドレス8の/        | ーフワード0         | アドレスAのハ        |
| アドレス4のワード | アドレス4<br>のバイト3   | アドレス5<br>のバイト2 | アドレス6<br>のバイト1 | アドレス7<br>のバイト0 |
| _         | ヽーフワード1          | アドレス4の/        | ーフワード0         | アドレス6の/        |
| アドレス0のワード | アドレス0<br>のバイト3   | アドレス1<br>のバイト2 | アドレス2<br>のバイト1 | アドレス3<br>のバイト0 |
| _         | ・<br>・<br>ーフワード1 | アドレス0の/        | ーフワード0         | アドレス2の/        |

# 図 2-5 リトルエンディアンおよびビッグエンディアンのメモリフォーマット

# 2.6 命令セットの概要

このセクションでは、次の内容について説明します。

- ・ プロセッサの 16 ビット命令の概要
- ・ プロセッサの 32 ビット命令の概要

Cortex-M3 の 16 ビット命令の一覧を、テーブル 2-4 に示します。

### テーブル 2-4 Cortex-M3 の 16 ビット命令の概要

| 操作                           | アセンブラ                                          |
|------------------------------|------------------------------------------------|
| レジスタの値とCフラグをレジスタの値に加算        | ADC <rd>, <rm></rm></rd>                       |
| 3 ビット即値をレジスタに加算              | ADD <rd>, <rn>, #<immed_3></immed_3></rn></rd> |
| 8 ビット即値をレジスタに加算              | ADD <rd>, #<immed_8></immed_8></rd>            |
| 下位レジスタの値を下位レジスタの値に加算         | ADD <rd>, <rn>, <rm></rm></rn></rd>            |
| 上位レジスタの値を下位または上位レジスタの値に加算    | ADD <rd>, <rm></rm></rd>                       |
| PC 相対 4 ×(8 ビット即値)でレジスタに加算   | ADD <rd>, PC, #<immed_8> * 4</immed_8></rd>    |
| SP 相対 4 × (8 ビット即値) でレジスタに加算 | ADD <rd>, SP, #<immed_8> * 4</immed_8></rd>    |
| 4 × (7 ビット即値)を SP に加算        | ADD SP, # <immed_7> * 4</immed_7>              |
| レジスタの値をビット単位論理積              | AND <rd>, <rm></rm></rd>                       |
| 即値の数値により算術右シフト               | ASR <rd>, <rm>, #<immed_5></immed_5></rm></rd> |
| レジスタの数値により算術右シフト             | ASR <rd>, <rs></rs></rd>                       |
| 条件付き分岐                       | B <cond> <target address=""></target></cond>   |
| 無条件分岐                        | B <target_address></target_address>            |
| ビットクリア                       | BIC <rd>, <rm></rm></rd>                       |
| ソフトウェアブレークポイント               | BKPT <immed_8></immed_8>                       |
| リンク付き分岐                      | BL <rm></rm>                                   |
| リンク付き分岐と状態遷移                 | BLX <rm></rm>                                  |
| 分岐と状態遷移                      | BX <rm></rm>                                   |
| 比較して非0で分岐                    | CBNZ <rn>,<label></label></rn>                 |

| 操作                                                        | アセンブラ                                                                                                  |
|-----------------------------------------------------------|--------------------------------------------------------------------------------------------------------|
| 比較して0で分岐                                                  | CBZ <rn>,<label></label></rn>                                                                          |
| レジスタ値の2の補数(負数、negation)を別のレジスタの値と比較                       | CMN <rn>, <rm></rm></rn>                                                                               |
| 8ビット即値と比較                                                 | CMP <rn>, #<immed_8></immed_8></rn>                                                                    |
| レジスタと比較                                                   | CMP <rn>, <rm></rm></rn>                                                                               |
| 上位レジスタを下位または上位レジスタと比較                                     | CMP <rn>, <rm></rm></rn>                                                                               |
| プロセッサ状態変更                                                 | CPS <effect>, <iflags></iflags></effect>                                                               |
| 上位または下位レジスタの値を別の上位または下位レジスタにコピー                           | CPY <rd> <rm></rm></rd>                                                                                |
| レジスタの値をビット単位で排他的論理和                                       | EOR <rd>, <rm></rm></rd>                                                                               |
| 次の命令を条件付け<br>次の2つの命令を条件付け<br>次の3つの命令を条件付け<br>次の4つの命令を条件付け | IT <cond> IT<x> <cond> IT<x><y> <cond> IT<x><y> <cond></cond></y></x></cond></y></x></cond></x></cond> |
| 複数ワードを連続するメモリからロード                                        | LDMIA <rn>!, <registers></registers></rn>                                                              |
| ベースレジスタのアドレス + 5 ビット即値オフセットのメモリからワードを<br>ロード              | LDR <rd>, [<rn>, #<immed_5> * 4]</immed_5></rn></rd>                                                   |
| ベースレジスタのアドレス + レジスタオフセットのメモリからワードをロード                     | LDR <rd>, [<rn>, <rm>]</rm></rn></rd>                                                                  |
| PC アドレス + 8 ビット即値オフセットのメモリからワードをロード                       | LDR <rd>, [PC, #<immed_8> * 4]</immed_8></rd>                                                          |
| SP アドレス + 8 ビット即値オフセットのメモリからワードをロード                       | LDR, <rd>, [SP, #<immed_8> * 4]</immed_8></rd>                                                         |
| レジスタアドレス + 5 ビット即値オフセットのメモリからバイト [7:0] をロード               | LDRB <rd>, [<rn>, #<immed_5>]</immed_5></rn></rd>                                                      |
| レジスタアドレス + レジスタオフセットのメモリからバイト [7:0] をロード                  | LDRB <rd>, [<rn>, <rm>]</rm></rn></rd>                                                                 |
| レジスタアドレス + 5 ビット即値オフセットのメモリからハーフワード [15:0]<br>をロード        | LDRH <rd>, [<rn>, #<immed_5> * 2]</immed_5></rn></rd>                                                  |
| レジスタアドレス + レジスタオフセットのメモリからハーフワード [15:0] を<br>ロード          | LDRH <rd>, [<rn>, <rm>]</rm></rn></rd>                                                                 |
| レジスタアドレス + レジスタオフセットのメモリから符号付きバイト [7:0] を<br>ロード          | LDRSB <rd>, [<rn>, <rm>]</rm></rn></rd>                                                                |

| 操作                                                  | アセンブラ                                          |
|-----------------------------------------------------|------------------------------------------------|
| レジスタアドレス + レジスタオフセットのメモリから符号付きハーフワード<br>[15:0] をロード | LDRSH <rd>, [<rn>, <rm>]</rm></rn></rd>        |
| 即値により論理左シフト                                         | LSL <rd>, <rm>, #<immed_5></immed_5></rm></rd> |
| レジスタの値により論理左シフト                                     | LSL <rd>, <rs></rs></rd>                       |
| 即値により論理右シフト                                         | LSR <rd>, <rm>, #<immed_5></immed_5></rm></rd> |
| レジスタの値により論理右シフト                                     | LSR <rd>, <rs></rs></rd>                       |
| 8ビット即値をレジスタに移動                                      | MOV <rd>, #<immed_8></immed_8></rd>            |
| 下位レジスタの値を下位レジスタに移動                                  | MOV <rd>, <rn></rn></rd>                       |
| 上位または下位レジスタの値を上位または下位レジスタに移動                        | MOV <rd>, <rm></rm></rd>                       |
| レジスタの値を乗算                                           | MUL <rd>, <rm></rm></rd>                       |
| レジスタの値の否定(1 の補数、complement)をレジスタに移動                 | MVN <rd>, <rm></rm></rd>                       |
| レジスタの値を負(2の補数、negative)にしてレジスタに保存                   | NEG <rd>, <rm></rm></rd>                       |
| 無操作                                                 | NOP <c></c>                                    |
| レジスタの値をビット単位で論理和                                    | ORR <rd>, <rm></rm></rd>                       |
| スタックから複数レジスタをポップ                                    | POP <registers></registers>                    |
| スタックから複数レジスタおよび PC をポップ                             | POP <registers, pc=""></registers,>            |
| 複数レジスタをスタックへプッシュ                                    | PUSH <registers></registers>                   |
| LR および複数レジスタをスタックヘプッシュ                              | PUSH <registers, lr=""></registers,>           |
| ワード中のバイト順を反転して、レジスタへコピー                             | REV <rd>, <rn></rn></rd>                       |
| 2 つのハーフワード中でそれぞれのバイト順を反転して、レジスタへコピー                 | REV16 < Rd>, < Rn>                             |
| 下位ハーフワード [15:0] でバイト順を反転、符号拡張して、レジスタヘコピー            | REVSH <rd>, <rn></rn></rd>                     |
| レジスタ内の量により、右ローテート                                   | ROR <rd>, <rs></rs></rd>                       |
| レジスタの値とCフラグをレジスタの値から減算                              | SBC <rd>, <rm></rm></rd>                       |
| イベント送信                                              | SEV <c></c>                                    |
| 複数のレジスタからワードを連続するメモリ位置へストア                          | STMIA <rn>!, <registers></registers></rn>      |

| 操作                                                   | アセンブラ                                                 |
|------------------------------------------------------|-------------------------------------------------------|
| レジスタのアドレス + 5 ビット即値のオフセットヘレジスタのワードをストア               | STR <rd>, [<rn>, #<immed_5> * 4]</immed_5></rn></rd>  |
| レジスタのアドレスヘレジスタのワードをストア                               | STR <rd>, [<rn>, <rm>]</rm></rn></rd>                 |
| SP アドレス + 8 ビット即値のオフセットヘレジスタのワードをストア                 | STR <rd>, [SP, #<immed_8> * 4]</immed_8></rd>         |
| レジスタのアドレス + 5 ビット即値のオフセットヘレジスタのバイト [7:0] をストア        | STRB <rd>, [<rn>, #<immed_5>]</immed_5></rn></rd>     |
| レジスタのアドレスヘレジスタのバイト [7:0] をストア                        | STRB <rd>, [<rn>, <rm>]</rm></rn></rd>                |
| レジスタのアドレス + 5 ビット即値のオフセットヘレジスタのハーフワード<br>[15:0] をストア | STRH <rd>, [<rn>, #<immed_5> * 2]</immed_5></rn></rd> |
| レジスタのアドレス + レジスタによるオフセットヘレジスタのハーフワード<br>[15:0] をストア  | STRH <rd>, [<rn>, <rm>]</rm></rn></rd>                |
| 3 ビット即値をレジスタから減算                                     | SUB <rd>, <rn>, #<immed_3></immed_3></rn></rd>        |
| 8 ビット即値をレジスタの値から減算                                   | SUB <rd>, #<immed_8></immed_8></rd>                   |
| レジスタの値を減算                                            | SUB <rd>, <rn>, <rm></rm></rn></rd>                   |
| 4 × (7 ビット即値) を SP から減算                              | SUB SP, # <immed_7> * 4</immed_7>                     |
| 8 ビット即値の呼び出しコードにより、オペレーティングシステムのサービス<br>呼び出し         | SVC <immed_8></immed_8>                               |
| レジスタからバイト [7:0] を抽出し、レジスタに移動して、32 ビットに符号拡張           | SXTB <rd>, <rm></rm></rd>                             |
| レジスタからハーフワード [15:0] を抽出し、レジスタに移動して、32 ビットに符号拡張       | SXTH <rd>, <rm></rm></rd>                             |
| 別のレジスタの値と論理積を実行して、レジスタの設定されているビットをテ<br>スト            | TST <rn>, <rm></rm></rn>                              |
| レジスタからバイト [7:0] を抽出し、レジスタに移動して、32 ビットにゼロ拡張           | UXTB <rd>, <rm></rm></rd>                             |
| レジスタからハーフワード [15:0] を抽出し、レジスタに移動して、32 ビットに<br>ゼロ拡張   | UXTH <rd>, <rm></rm></rd>                             |
| イベント待ち                                               | WFE <c></c>                                           |
| 割り込み待ち                                               | WFI <c></c>                                           |

Cortex-M3 の 32 ビット命令の一覧を、テーブル 2-5 に示します。

| 操作                                                            | アセンブラ                                                                                    |
|---------------------------------------------------------------|------------------------------------------------------------------------------------------|
| レジスタの値、12 ビット即値、C ビットを加算                                      | ADC(S).W <rd>, <rn>, #<modify_constant(immed_12></modify_constant(immed_12></rn></rd>    |
| レジスタの値、シフトしたレジスタの値、Cビットを加算                                    | ADC(S).W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                              |
| レジスタの値と 12 ビット即値を加算                                           | ADD{S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd>  |
| レジスタの値とシフトしたレジスタの値を加算                                         | ADD{S}.W <rd>, <rm>{, <shift>}</shift></rm></rd>                                         |
| レジスタの値と 12 ビット即値を加算                                           | ADDW.W <rd>&gt;, <rn>&gt;, #<immed_12></immed_12></rn></rd>                              |
| レジスタの値と 12 ビット即値をビット単位論理積                                     | AND{S}.W <rd>, <rn>, #<modify_constant(immed_12></modify_constant(immed_12></rn></rd>    |
| レジスタの値とシフトされたレジスタの値をビット単位論理積                                  | AND{S}.W <rd>, <rn>, Rm&gt;{, <shift>}</shift></rn></rd>                                 |
| レジスタの数値により算術右シフト                                              | ASR{S}.W <rd>, <rn>, <rm></rm></rn></rd>                                                 |
| 条件分岐                                                          | B{cond}.W < label>                                                                       |
| ビットフィールドをクリア                                                  | BFC.W <rd>, #<lsb>, #<width></width></lsb></rd>                                          |
| ビットフィールドを 1 つのレジスタの値から別のレジスタの値<br>に挿入                         | BFI.W <rd>, <rn>, #<lsb>, #<width></width></lsb></rn></rd>                               |
| レジスタの値と 12 ビット即値の否定(1 の補数)とをビット単<br>位の論理積                     | BIC {S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd> |
| レジスタの値とシフトされたレジスタの値の否定(1 の補数)と<br>をビット単位の論理積                  | BIC{S}.W <rd>, <rn>, <rm>{, <shifl>}</shifl></rm></rn></rd>                              |
| リンク付き分岐                                                       | BL <label></label>                                                                       |
| リンク付き分岐(即値)                                                   | BL <c><label></label></c>                                                                |
| 無条件分岐                                                         | B.W <label></label>                                                                      |
| 排他クリアは、実行中のプロセッサのローカルレコードで、ア<br>ドレスが排他アクセスの要求を受けているものをクリアします。 | CLREX <c></c>                                                                            |
| レジスタの値に含まれる先行ゼロの数を返す                                          | CLZ.W <rd>, <rn></rn></rd>                                                               |
| レジスタの値と 12 ビット即値の 2 の補数とを比較                                   | CMN.W <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn>                |
| レジスタの値とシフトされたレジスタの値の2の補数とを比較                                  | CMN.W <rn>, <rm>{, <shift>}</shift></rm></rn>                                            |
| レジスタの値と 12 ビット即値とを比較                                          | CMP.W <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn>                |

| 操作                                                               | アセンブラ                                                                                   |
|------------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| レジスタの値とシフトされたレジスタの値とを比較                                          | CMP.W <rn>, <rm>{, <shift>}</shift></rm></rn>                                           |
| データメモリ バリア                                                       | DMB <¢>                                                                                 |
| データ同期化バリア                                                        | DSB <c></c>                                                                             |
| レジスタの値と 12 ビット即値で排他的論理和                                          | EOR{S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd> |
| レジスタの値とシフトされたレジスタの値で排他的論理和                                       | EOR{S}.W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                             |
| 命令同期化バリア                                                         | ISB <¢>                                                                                 |
| ポストインクリメント (IA) またはプリデクリメント (DB) で、メ<br>モリからレジスタへ複数ロード           | LDM{IA DB}.W <rn>{!}, <registers></registers></rn>                                      |
| ベースレジスタのアドレス + 12 ビット即値のオフセットのメモ<br>リからワードをロード                   | LDR.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                                |
| ベースレジスタのアドレス + 12 ビット即値のオフセットのメモ<br>リから PC ヘワードをロード(分岐)          | LDR.W PC, [ <rn>, #<offset_12>]</offset_12></rn>                                        |
| ポストインデクスで、ベースレジスタのアドレスに 8 ビット即<br>値をオフセットしたメモリから PC ヘワードをロード(分岐) | LDR.W PC, [Rn], #<+/- <offset_8></offset_8>                                             |
| ポストインデクスで、ベースレジスタのアドレスに 8 ビット即<br>値をオフセットしたメモリからワードをロード          | LDR.W <rxf>, [<rn>], #+/-<offset_8></offset_8></rn></rxf>                               |
| プレインデクスで、ベースレジスタのアドレスに8ビット即値                                     | LDR.W <rxf>, [<rn>, #&lt;+/-<offset_8>]!</offset_8></rn></rxf>                          |
| をオフセットしたメモリからワードをロード                                             | LDRT.W < Rxf>, [< Rn>, #< offset_8>]                                                    |
| プレインデクスで、ベースレジスタのアドレスに8ビット即値<br>をオフセットしたメモリから PC ヘワードをロード(分岐)    | LDR.W PC, [ <rn>, #+/-<offset_8>]!</offset_8></rn>                                      |
| 位置が 0、1、2、または 3 つ左にシフトされたレジスタのアドレスのメモリからワードをロード                  | LDR.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>                       |
| 位置が 0、1、2、または 3 つ左にシフトされたレジスタのアドレスのメモリから PC ヘワードをロード(分岐)         | LDR.W PC, [ <rn>, <rm>{, LSL #<shift>}]</shift></rm></rn>                               |
| PC アドレスに 12 ビット即値をオフセットしたメモリからワー<br>ドをロード                        | LDR.W <rxf>, [PC, #+/-<offset_12>]</offset_12></rxf>                                    |
| PC アドレスに 12 ビット即値をオフセットしたメモリから PC へ<br>ワードをロード(分岐)               | LDR.W PC, [PC, #+/- <offset_12>]</offset_12>                                            |
| ベースレジスタのアドレス + 12 ビット即値のオフセットのメモ<br>リからバイト [7:0] をロード            | LDRB.W < Rxf>, [< Rn>, #< offset_12>]                                                   |

| 操作                                                                        | アセンブラ                                                                            |
|---------------------------------------------------------------------------|----------------------------------------------------------------------------------|
| ポストインデクスで、ベースレジスタのアドレスを8ビット即<br>値でオフセットしたメモリからバイト[7:0]をロード                | LDRB.W <rxf>.[<rn>], #+/-<offset_8></offset_8></rn></rxf>                        |
| 位置が $0$ 、 $1$ 、 $2$ 、または $3$ つ左にシフトされたレジスタのアドレスのメモリからバイト $[7:0]$ をロード     | LDRB.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>               |
| プレインデクスで、ベースレジスタのアドレスに 8 ビット即値<br>でオフセットしたメモリからバイト [7:0] をロード             | LDRB.W < Rxf>, [< Rn>, #<+/- <offset_8>]!</offset_8>                             |
| PC アドレスに 12 ビット即値でオフセットしたメモリからバイ<br>トをロード                                 | LDRB.W <rxf>, [PC, #+/-<offset_12>]</offset_12></rxf>                            |
| プレインデクスで、レジスタのアドレスに、8 ビット即値 × 4 を<br>オフセットしたメモリからダブルワードをロード               | LDRD.W <rxf>, <rxf2>, [<rn>, #+/-<offset_8> * 4]{!}</offset_8></rn></rxf2></rxf> |
| ポストインデクスで、レジスタのアドレスに、8 ビット即値 × 4<br>をオフセットしたメモリからダブルワードをロード               | LDRD.W <rxf>, <rxf2>, [<rn>], #+/-<offset_8> * 4</offset_8></rn></rxf2></rxf>    |
| 排他レジスタロードは、ベースレジスタの値と即値オフセット<br>からアドレスを計算し、ワードをメモリからロードして、レジ<br>スタに書き込み   | LDREX <c><rt>,[<rn>{,#<imm>}]</imm></rn></rt></c>                                |
| 排他レジスタロード ハーフワードは、ベースレジスタの値と即値オフセットからアドレスを計算し、ハーフワードをメモリからロードして、レジスタに書き込み | LDREXH <c><rt>,[<rn>{,#<imm>}]</imm></rn></rt></c>                               |
| 排他レジスタロード バイトは、ベースレジスタの値と即値オフセットからアドレスを計算し、バイトをメモリからロードして、レジスタに書き込み       | LDREXB <c> <rt>,[<rn>{,#<imm>}]</imm></rn></rt></c>                              |
| ベースレジスタのアドレス + 12 ビット即値のオフセットのメモ<br>リからハーフワード [15:0] をロード                 | LDRH.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                        |
| プレインデクスで、ベースレジスタのアドレスに8ビット即値<br>でオフセットしてハーフワード [15:0] をロード                | LDRH.W <rxf>, [<rn>, #&lt;+/-<offset_8>]!</offset_8></rn></rxf>                  |
| ポストインデクスで、ベースレジスタのアドレスに8ビット即<br>値でオフセットしてハーフワード [15:0] をロード               | LDRB.W <rxf>.[<rn>], #+/-<offset_8></offset_8></rn></rxf>                        |
| 位置が 0、1、2、または 3 つ左にシフトされたレジスタのアドレスのメモリからハーフワード [15:0] をロード                | LDRH.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>               |
| PC アドレスに 12 ビット即値をオフセットしたメモリからハー<br>フワードをロード                              | LDRH.W <rxf>, [PC, #+/-<offset_12>]</offset_12></rxf>                            |
| ベースレジスタのアドレス + 12 ビット即値のオフセットのメモ<br>リから符号付きバイト [7:0] をロード                 | LDRSB.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                       |

| 操作                                                                        | アセンブラ                                                                        |
|---------------------------------------------------------------------------|------------------------------------------------------------------------------|
| ポストインデクスで、ベースレジスタのアドレスに8ビット即<br>値をオフセットしたメモリから符号付きバイト [7:0] をロード          | LDRSB.W <rxf>.[<rn>], #+/-<offset_8></offset_8></rn></rxf>                   |
| プレインデクスで、ベースレジスタのアドレスに8ビット即値<br>をオフセットしたメモリから符号付きバイト [7:0] をロード           | LDRSB.W <rxf>, [<rn>, #&lt;+/-<offset_8>]!</offset_8></rn></rxf>             |
| 位置が $0$ 、 $1$ 、 $2$ 、または $3$ つ左にシフトされたレジスタのアドレスのメモリから符号付きバイト $[7:0]$ をロード | LDRSB.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>          |
| PC アドレスに 12 ビット即値をオフセットしたメモリから符号<br>付きバイトをロード                             | LDRSB.W <rxf>, [PC, #+/-<offset_12>]</offset_12></rxf>                       |
| ベースレジスタのアドレス + 12 ビット即値をオフセットしたメモリから符号付きハーフワード [15:0] をロード                | LDRSH.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                   |
| ポストインデクスで、ベースレジスタのアドレスを8ビット即<br>値でオフセットして、符号付きハーフワード[15:0]をロード            | LDRSB.W < Rxf>.[< Rn>], #+/- <offset_8></offset_8>                           |
| プレインデクスで、ベースレジスタのアドレスに8ビット即値<br>でオフセットして、符号付きハーフワード[15:0]をロード             | LDRSH.W <rxf>, [<rn>, #&lt;+/-<offset_8>]!</offset_8></rn></rxf>             |
| 位置が 0、1、2、または 3 つ左にシフトされたレジスタのアドレスからメモリ符号付きハーフワード [15:0] をロード             | LDRSH.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>          |
| PC アドレスを 12 ビット即値でオフセットしたメモリから符号<br>付きハーフワードをロード                          | LDRSH.W <rxf>, [PC, #+/-<offset_12>]</offset_12></rxf>                       |
| レジスタの数値によりレジスタ値を論理左シフト                                                    | LSL{S}.W <rd>, <rn>, <rm></rm></rn></rd>                                     |
| レジスタの数値によりレジスタ値を論理右シフト                                                    | LSR{S}.W <rd>, <rn>, <rm></rm></rn></rd>                                     |
| 2 つの符号付きまたは符号なしレジスタ値を乗算し、下位 32<br>ビットをレジスタの値に加算(積和)                       | MLA.W <rd>, <rn>, <rm>, <racc></racc></rm></rn></rd>                         |
| 2 つの符号付きまたは符号なしレジスタ値を乗算し、下位 32<br>ビットをレジスタの値から減算                          | MLS.W <rd>, <rn>, <rm>, <racc></racc></rm></rn></rd>                         |
| 12 ビット即値をレジスタに移動                                                          | MOV{S}.W <rd>, #<modify_constant(immed_12)></modify_constant(immed_12)></rd> |
| シフトしたレジスタの値をレジスタに移動                                                       | MOV{S}.W <rd>, <rm>{, <shift>}</shift></rm></rd>                             |
| 16 ビット即値をレジスタの上位ハーフワード [31:16] に移動                                        | MOVT.W <rd>, #<immed_16></immed_16></rd>                                     |
| 16 ビット即値をレジスタの下位ハーフワード [15:0] に移動し、<br>上位ハーフワード [31:16] をクリア              | MOVW.W <rd>&gt;, #<immed_16></immed_16></rd>                                 |
| ステータスレジスタからレジスタに移動                                                        | MRS <c> <rd>, <psr></psr></rd></c>                                           |

| 操作                                     | アセンブラ                                                                                     |
|----------------------------------------|-------------------------------------------------------------------------------------------|
| ステータスレジスタに移動                           | MSR <c><psr>_<fields>,<rn></rn></fields></psr></c>                                        |
| 2 つの符号付きまたは符号なしレジスタ値を乗算                | MUL.W <rd>, <rn>, <rm></rm></rn></rd>                                                     |
| 無操作                                    | NOP.W                                                                                     |
| レジスタの値と 12 ビット即値の NOT とを論理和            | ORN{S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd>   |
| レジスタの値とシフトしたレジスタの値の NOT とを論理和          | ORN[S}.W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                               |
| レジスタの値と 12 ビット即値を論理和                   | ORR {S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd>  |
| レジスタの値とシフトしたレジスタの値を論理和                 | ORR{S}.W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                               |
| ビットの順序を反転                              | RBIT.W <rd>, <rm></rm></rd>                                                               |
| ワード中のバイト順を反転                           | REV.W <rd>, <rm></rm></rd>                                                                |
| 各ハーフワード中のバイト順をそれぞれ反転                   | REV16.W < Rd>, < Rn>                                                                      |
| 下位ハーフワードのバイト順を反転して、符号拡張                | REVSH.W <rd>, <rn></rn></rd>                                                              |
| レジスタ内の数により、右ローテート                      | ROR{S}.W < Rd>, < Rn>, < Rm>                                                              |
| 拡張付き右ローテート                             | RRX{S}.W < Rd>, < Rm>                                                                     |
| レジスタの値を 12 ビット即値から減算                   | RSB{S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd>   |
| レジスタの値をシフトしたレジスタの値から減算                 | RSB{S}.W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                               |
| 12 ビット即値と C ビットをレジスタの値から減算             | SBC {S}. W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd> |
| シフトしたレジスタの値とCビットをレジスタの値から減算            | SBC {S}. W <rd>, <rn>, <rm> {, <shift>}</shift></rm></rn></rd>                            |
| 選択されたビットをレジスタにコピーし、符号拡張                | SBFX.W <rd>, <rn>, #<lsb>, #<width></width></lsb></rn></rd>                               |
| 符号付き除算                                 | SDIV <c><rd>,<rn>,<rm></rm></rn></rd></c>                                                 |
| イベント送信                                 | SEV <c></c>                                                                               |
| 符号付きワードを乗算して、符号拡張された値を、一対のレジ<br>スタ値に累算 | SMLAL.W <rdlo>, <rdhi>, <rn>, <rm></rm></rn></rdhi></rdlo>                                |
| 2 つの符号付きレジスタ値を乗算                       | SMULL.W <rdlo>, <rdhi>, <rn>, <rm></rm></rn></rdhi></rdlo>                                |
| 符号付き飽和                                 | SSAT.W <c> <rd>, #<imm>, <rn>{, <shift>}</shift></rn></imm></rd></c>                      |
| 複数レジスタのワードを連続メモリ位置へストア                 | STM{IA DB}.W <rn>{!}, <registers></registers></rn>                                        |

| 操作                                                                                                              | アセンブラ                                                                                                                |
|-----------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|
| レジスタのアドレス + 12 ビット即値のオフセットに、レジスタ<br>のワードをストア                                                                    | STR.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                                                             |
| ポストインデクスで、レジスタのアドレス + 8 ビット即値のオフ<br>セットに、レジスタのワードをストア                                                           | STR.W <rxf>, [<rn>], #+/-<offset_8></offset_8></rn></rxf>                                                            |
| 位置が $0$ 、 $1$ 、 $2$ 、または $3$ つシフトされたレジスタのアドレス に、レジスタのワードをストア                                                    | STR.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>                                                    |
| プレインデクスまたはポストインデクスで、レジスタのアドレス+8ビット即値のオフセットに、レジスタのワードをストア                                                        | STR.W <rxf>, [<rn>, #+/-<offset_8>]{!} STRT.W <rxf>, [<rn>, #<offset_8>]</offset_8></rn></rxf></offset_8></rn></rxf> |
| プレインデクスで、レジスタのアドレスを 8 ビット即値でオフ<br>セットして、レジスタのバイト [7:0] をストア                                                     | STRB{T}.W < Rxf>, [< Rn>, #+/-< offset_8>]{!}                                                                        |
| レジスタのアドレス + 12 ビット即値のオフセットに、レジスタ<br>のバイト [7:0] をストア                                                             | STRB.W < Rxf>, [< Rn>, #< offset_12>]                                                                                |
| ポストインデクスで、レジスタのアドレスを 8 ビット即値でオ<br>フセットして、レジスタのバイト [7:0] をストア                                                    | STRB.W <rxf>, [<rn>], #+/-<offset_8></offset_8></rn></rxf>                                                           |
| 位置が $0$ 、 $1$ 、 $2$ 、または $3$ つシフトされたレジスタのアドレスに、レジスタのバイト $[7:0]$ をストア                                            | STRB.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>                                                   |
| ダブルワードをプレインデクスでストア                                                                                              | STRD.W <rxf>, <rxf2>, [<rn>, #+/-<offset_8> * 4]{!}</offset_8></rn></rxf2></rxf>                                     |
| ダブルワードをポストインデクスでストア                                                                                             | STRD.W <rxf>, <rxf2>, [<rn>, #+/-<offset_8> * 4]</offset_8></rn></rxf2></rxf>                                        |
| 排他レジスタストアは、ベースレジスタの値と即値オフセット<br>からアドレスを計算し、実行中のプロセッサがアドレス指定さ<br>れたメモリに対する排他アクセスを持っている場合、ワードを<br>レジスタからメモリにストア   | STREX <c> <rd>,<rt>,[<rn>{,#<imm>}]</imm></rn></rt></rd></c>                                                         |
| 排他レジスタストア バイトは、ベースレジスタの値からアドレスを導出し、実行中のプロセッサがアドレス指定されたメモリに対する排他アクセスを持っている場合、バイトをレジスタからメモリにストア                   | STREXB <c> <rd>,<rt>,[<rn>]</rn></rt></rd></c>                                                                       |
| 排他レジスタストア ハーフワードは、ベースレジスタの値から<br>アドレスを導出し、実行中のプロセッサがアドレス指定された<br>メモリに対する排他アクセスを持っている場合、ハーフワード<br>をレジスタからメモリにストア | STREXH <c> <rd>,<rt>,[<rn>]</rn></rt></rd></c>                                                                       |
| レジスタのアドレス + 12 ビット即値のオフセットに、レジスタ<br>のハーフワード [15:0] をストア                                                         | STRH.W <rxf>, [<rn>, #<offset_12>]</offset_12></rn></rxf>                                                            |

| 操作                                                               | アセンブラ                                                                                   |
|------------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| 位置が 0、1、2、または 3 つシフトされたレジスタのアドレス<br>に、レジスタのハーフワード [15:0] をストア    | STRH.W <rxf>, [<rn>, <rm>{, LSL #<shift>}]</shift></rm></rn></rxf>                      |
| プレインデクスで、レジスタのアドレスを 8 ビット即値でオフ<br>セットして、レジスタのハーフワード [15:0] をストア  | $STRH\{T\}.W < Rxf>, [< Rn>, \#+/-< offset\_8>]\{!\}$                                   |
| ポストインデクスで、レジスタのアドレスを 8 ビット即値でオ<br>フセットして、レジスタのハーフワード [15:0] をストア | STRH.W < Rxf>, [< Rn>], #+/- <offset_8></offset_8>                                      |
| 12 ビット即値をレジスタの値から減算                                              | SUB{S}.W <rd>, <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn></rd> |
| シフトしたレジスタの値をレジスタの値から減算                                           | SUB{S}.W <rd>, <rn>, <rm>{, <shift>}</shift></rm></rn></rd>                             |
| 12 ビット即値をレジスタの値から減算                                              | SUBW.W <rd>, <rn>, #<immed_12></immed_12></rn></rd>                                     |
| バイトを 32 ビットに符号拡張                                                 | SXTB.W <rd>, <rm>{, <rotation>}</rotation></rm></rd>                                    |
| ハーフワードを 32 ビットに符号拡張                                              | SXTH.W <rd>, <rm>{, <rotation>}</rotation></rm></rd>                                    |
| バイトでテーブル分岐                                                       | TBB [ <rn>, <rm>]</rm></rn>                                                             |
| ハーフワードでテーブル分岐                                                    | TBH [ <rn>, <rm>, LSL #1]</rm></rn>                                                     |
| レジスタの値と 12 ビット即値で排他的論理和                                          | TEQ.W <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn>               |
| レジスタの値とシフトされたレジスタの値で排他的論理和                                       | TEQ.W <rn>, <rm>{, <shift}< td=""></shift}<></rm></rn>                                  |
| レジスタの値と 12 ビット即値で論理積                                             | TST.W <rn>, #<modify_constant(immed_12)></modify_constant(immed_12)></rn>               |
| レジスタの値とシフトしたレジスタの値で論理積                                           | TST.W <rn>, <rm>{, <shift>}</shift></rm></rn>                                           |
| レジスタの値のビットフィールドをレジスタにコピーし、32<br>ビットにゼロ拡張                         | UBFX.W <rd>, <rn>, #<lsb>, #<width></width></lsb></rn></rd>                             |
| 符号なし除算                                                           | UDIV <c> <rd>,<rn>,<rm></rm></rn></rd></c>                                              |
| 2 つの符号なしレジスタ値を乗算して、一対のレジスタ値に累算                                   | UMLAL.W <rdlo>, <rdhi>, <rn>, <rm></rm></rn></rdhi></rdlo>                              |
| 2 つの符号なしレジスタ値を乗算                                                 | UMULL.W <rdlo>, <rdhi>, <rn>, <rm></rm></rn></rdhi></rdlo>                              |
| 符号なし飽和                                                           | USAT <c> <rd>, #<imm>, <rn>{, <shift>}</shift></rn></imm></rd></c>                      |
| 符号なしバイトをレジスタにコピーして、32 ビットにゼロ拡張                                   | UXTB.W <rd>, <rm>{, <rotation>}</rotation></rm></rd>                                    |

| 操作                                | アセンブラ                                                |
|-----------------------------------|------------------------------------------------------|
| 符号なしハーフワードをレジスタにコピーして、32 ビットにゼロ拡張 | UXTH.W <rd>, <rm>{, <rotation>}</rotation></rm></rd> |
| イベント待ち                            | WFE.W                                                |
| 割り込み待ち                            | WFLW                                                 |

# 3 章 システム制御

本章では、プロセッサをプログラムするレジスタについて説明します。本章は以下のセクションから構成されています。

· プロセッサレジスタの概要 p. 3-2

## 3.1 プロセッサレジスタの概要

このセクションでは、機能を制御するレジスタについて説明します。このセクションは次の項目から構成されています。

- ・ ネスト型ベクタ割り込みコントローラレジスタ
- · コアデバッグ レジスタ p. 3-6
- ・ システムデバッグ レジスタ p. 3-6
- · デバッグインタフェースポート レジスタ p. 3-13
- · メモリ保護ユニットレジスタ p. 3-13
- ・ トレースポート インタフェースユニット レジスタ p. 3-14
- ・ エンベデッドトレース マクロセル レジスタ p. 3-16

### 3.1.1 ネスト型ベクタ割り込みコントローラレジスタ

ネスト型ベクタ割り込みコントローラ(NVIC) レジスタの概要をテーブル 3-1 に示します。NVIC レジスタの詳細については、8 章 Nested Vectored Interrupt Controller を参照して下さい。

#### テーブル 3-1 NVIC レジスタ

| レジスタ名                                | タイプ                | アドレス       | リセット時の値    |
|--------------------------------------|--------------------|------------|------------|
| 割り込み制御タイプレジスタ                        | 読み出し専用             | 0xE000E004 | a          |
| 補助制御レジスタ                             | 読み出し/書き込み          | 0xE000E008 | 0x0        |
| SysTick 制御およびステータスレジスタ               | 読み出し/書き込み          | 0xE000E010 | 0x00000000 |
| SysTick リロード値レジスタ                    | 読み出し/書き込み          | 0xE000E014 | 予測不能       |
| SysTick 現在値レジスタ                      | 読み出し / 書き込み<br>クリア | 0xE000E018 | 予測不能       |
| SysTick 較正値レジスタ                      | 読み出し専用             | 0xE000E01C | STCALIB    |
| 割り込み要求 (IRQ)0 ~ 31 イネーブルセット レジ<br>スタ | 読み出し/書き込み          | 0xE000E100 | 0x00000000 |
|                                      |                    |            |            |
|                                      |                    | •          | •          |
|                                      |                    | •          | •          |
| 割り込み要求 (IRQ)224 ~ 239 イネーブルセット レジスタ  | 読み出し/書き込み          | 0xE000E11C | 0x00000000 |

## テーブル 3-1 NVIC レジスタ (続く)

| レジスタ名                                   | タイプ         | アドレス       | リセット時の値    |
|-----------------------------------------|-------------|------------|------------|
| 割り込み要求 (IRQ)0 ~ 31 イネーブルクリア レジ<br>スタ    | 読み出し / 書き込み | 0xE000E180 | 0x00000000 |
|                                         |             |            |            |
|                                         |             |            |            |
|                                         |             |            |            |
| 割り込み要求 (IRQ)224 ~ 239 イネーブルクリア レジスタ     | 読み出し/書き込み   | 0xE000E19C | 0x00000000 |
| 割り込み要求 (IRQ)0 ~ 31 保留セットレジスタ            | 読み出し/書き込み   | 0xE000E200 | 0x00000000 |
|                                         |             |            |            |
|                                         |             |            |            |
|                                         |             |            |            |
| 割り込み要求 (IRQ)224 ~ 239 保留セットレジスタ         | 読み出し/書き込み   | 0xE000E21C | 0x00000000 |
| 割り込み要求 (IRQ)0 ~ 31 保留クリアレジスタ            | 読み出し/書き込み   | 0xE000E280 | 0x00000000 |
|                                         |             |            |            |
|                                         |             |            |            |
|                                         |             |            |            |
| 割り込み要求 (IRQ)224 ~ 239 保留クリアレジスタ         | 読み出し/書き込み   | 0xE000E29C | 0x00000000 |
| 割り込み要求 (IRQ)0 ~ 31 アクティブビット レジ<br>スタ    | 読み出し専用      | 0xE000E300 | 0x00000000 |
|                                         |             |            |            |
|                                         |             |            |            |
|                                         |             |            |            |
| 割り込み要求 (IRQ)224 ~ 239 アクティブビット レ<br>ジスタ | 読み出し専用      | 0xE000E31C | 0x00000000 |
| 通常割り込み要求 (IRQ)0 ~ 3 優先度レジスタ             | 読み出し/書き込み   | 0xE000E400 | 0x00000000 |
|                                         |             |            |            |
|                                         |             |            |            |

## テーブル 3-1 NVIC レジスタ (続く)

| レジスタ名                           | タイプ                       | アドレス       | リセット時の値    |
|---------------------------------|---------------------------|------------|------------|
|                                 |                           |            |            |
| 通常割り込み要求 (IRQ)236 ~ 239 優先度レジスタ | 読み出し/書き込み                 | 0xE000E4EC | 0x00000000 |
| CPUID ベースレジスタ                   | 読み出し専用                    | 0xE000ED00 | 0x412FC230 |
| 割り込み制御状態レジスタ                    | 読み出し / 書き込み、<br>または読み出し専用 | 0xE000ED04 | 0x00000000 |
| ベクタテーブルオフセット レジスタ               | 読み出し/書き込み                 | 0xE000ED08 | 0x00000000 |
| アプリケーション割り込み / リセット制御レジスタ       | 読み出し/書き込み                 | 0xE000ED0C | 0x00000000 |
| システム制御レジスタ                      | 読み出し/書き込み                 | 0xE000ED10 | 0x00000000 |
| 構成制御レジスタ                        | 読み出し/書き込み                 | 0xE000ED14 | 0x00000200 |
| システムハンドラ4~7優先度レジスタ              | 読み出し / 書き込み               | 0xE000ED18 | 0x00000000 |
| システムハンドラ 8 ~ 11 優先度レジスタ         | 読み出し/書き込み                 | 0xE000ED1C | 0x00000000 |
| システムハンドラ 12 ~ 15 優先度レジスタ        | 読み出し/書き込み                 | 0xE000ED20 | 0x00000000 |
| システムハンドラ制御および状態レジスタ             | 読み出し / 書き込み               | 0xE000ED24 | 0x00000000 |
| 構成可能フォールトステータス レジスタ             | 読み出し/書き込み                 | 0xE000ED28 | 0x00000000 |
| ハードフォールトステータス レジスタ              | 読み出し/書き込み                 | 0xE000ED2C | 0x00000000 |
| デバッグフォールトステータス レジスタ             | 読み出し/書き込み                 | 0xE000ED30 | 0x00000000 |
| メモリ管理アドレスレジスタ                   | 読み出し/書き込み                 | 0xE000ED34 | 予測不能       |
| バスフォールトアドレス レジスタ                | 読み出し/書き込み                 | 0xE000ED38 | 予測不能       |
| 補助フォールトステータス レジスタ               | 読み出し/書き込み                 | 0xE000ED3C | 0x00000000 |
| PFR0: プロセッサ機能レジスタ 0             | 読み出し専用                    | 0xE000ED40 | 0x00000030 |
| PFR0: プロセッサ機能レジスタ 1             | 読み出し専用                    | 0xE000ED44 | 0x00000200 |
| DFR0: デバッグ機能レジスタ 0              | 読み出し専用                    | 0xE000ED48 | 0x00100000 |
| AFR0: 補助機能レジスタ 0                | 読み出し専用                    | 0xE000ED4C | 0x00000000 |
| MMFR0: メモリモデル機能レジスタ 0           | 読み出し専用                    | 0xE000ED50 | 0x00000030 |
| MMFR1: メモリモデル機能レジスタ 1           | 読み出し専用                    | 0xE000ED54 | 0x00000000 |

## テーブル 3-1 NVIC レジスタ (続く)

| レジスタ名                           | タイプ    | アドレス       | リセット時の値    |
|---------------------------------|--------|------------|------------|
| MMFR2: メモリモデル機能レジスタ 2           | 読み出し専用 | 0xE000ED58 | 0x00000000 |
| MMFR3: メモリモデル機能レジスタ 3           | 読み出し専用 | 0xE000ED5C | 0x00000000 |
| ISAR0: ISA 機能レジスタ 0             | 読み出し専用 | 0xE000ED60 | 0x01141110 |
| ISAR1: ISA 機能レジスタ 1             | 読み出し専用 | 0xE000ED64 | 0x02111000 |
| ISAR2: ISA 機能レジスタ 2             | 読み出し専用 | 0xE000ED68 | 0x21112231 |
| ISAR3: ISA 機能レジスタ 3             | 読み出し専用 | 0xE000ED6C | 0x01111110 |
| ISAR4: ISA 機能レジスタ 4             | 読み出し専用 | 0xE000ED70 | 0x01310102 |
| ソフトウェアトリガ割り込みレジスタ               | 書き込み専用 | 0xE000EF00 | _          |
| ペリフェラル識別レジスタ (PID4)             | 読み出し専用 | 0xE000EFD0 | 0x04       |
| ペリフェラル識別レジスタ (PID5)             | 読み出し専用 | 0xE000EFD4 | 0x00       |
| ペリフェラル識別レジスタ (PID6)             | 読み出し専用 | 0xE000EFD8 | 0x00       |
| ペリフェラル識別レジスタ (PID7)             | 読み出し専用 | 0xE000EFDC | 0x00       |
| ペリフェラル識別レジスタビット [7:0] (PID0)    | 読み出し専用 | 0xE000EFE0 | 0x00       |
| ペリフェラル識別レジスタビット [15:8] (PID1)   | 読み出し専用 | 0xE000EFE4 | 0xB0       |
| ペリフェラル識別レジスタビット [23:16] (PID2)  | 読み出し専用 | 0xE000EFE8 | 0x2B       |
| ペリフェラル識別レジスタビット [31:24] (PID3)  | 読み出し専用 | 0xE000EFEC | 0x00       |
| コンポーネント識別レジスタビット [7:0] (CID0)   | 読み出し専用 | 0xE000EFF0 | 0x0D       |
| コンポーネント識別レジスタビット [15:8] (CID1)  | 読み出し専用 | 0xE000EFF4 | 0xE0       |
| コンポーネント識別レジスタビット [23:16] (CID2) | 読み出し専用 | 0xE000EFF8 | 0x05       |
| コンポーネント識別レジスタビット [31:24] (CID3) | 読み出し専用 | 0xE000EFFC | 0xB1       |

a. リセット時の値は、定義されている割り込みの数によって異なります。

#### 3.1.2 コアデバッグ レジスタ

コアデバッグ レジスタの概要をテーブル 3-2 に示します。これらのレジスタの詳細については、10 章 Core Debug を参照して下さい。

テーブル 3-2 コアデバッグ レジスタ

| レジスタ名                      | タイプ            | アドレス       | リセット時の値     |
|----------------------------|----------------|------------|-------------|
| デバッグホールト制御およびステータス<br>レジスタ | 読み出し /<br>書き込み | 0xE000EDF0 | 0x00000000a |
| デバッグコアレジスタ セレクタレジスタ        | 書き込み<br>専用     | 0xE000EDF4 | -           |
| デバッグコアレジスタ データレジスタ         | 読み出し/<br>書き込み  | 0xE000EDF8 | _           |
| デバッグ例外およびモニタ制御レジスタ         | 読み出し/<br>書き込み  | 0xE000EDFC | 0x00000000b |

a. ビット [5]、[3]、[2]、[1]、[0] は、**PORESETn** によってリセットされます。ビット [1] は **SYSRESETn** によって、およびアプリケーション割り込みおよびリセット制御 レジスタの **VECTRESET** ビットに 1 を書き込むことによってリセットされます。

#### 3.1.3 システムデバッグ レジスタ

このセクションでは、システムデバッグレジスタの一覧を示します。

b. ビット [16]、[17]、[18]、[19] は **SYSRESETn** によって、およびアプリケーション割り込みおよびリセット制御レジスタの **VECTRESET** ビットに 1 を書き込むことによってリセットされます。

## フラッシュパッチおよびブレークポイントレジスタ

フラッシュパッチおよびブレークポイント (FPB) レジスタの概要をテーブル 3-3 に示します。FPB レジスタの詳細については、11 章 System Debug を参照して下さい。

テーブル 3-3 フラッシュパッチ レジスタの概要

| 名前       | タイプ            | アドレス       | リセット時の値                       | 説明                      |
|----------|----------------|------------|-------------------------------|-------------------------|
| FP_CTRL  | 読み出し /<br>書き込み | 0xE0002000 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ制御レジスタ          |
| FP_REMAP | 読み出し /<br>書き込み | 0xE0002004 | -                             | フラッシュパッチ リマップレジ<br>スタ   |
| FP_COMP0 | 読み出し /<br>書き込み | 0xE0002008 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP1 | 読み出し /<br>書き込み | 0xE000200C | ビット[0]は1'b0に<br>リセットされます。     | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP2 | 読み出し /<br>書き込み | 0xE0002010 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP3 | 読み出し /<br>書き込み | 0xE0002014 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP4 | 読み出し /<br>書き込み | 0xE0002018 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP5 | 読み出し /<br>書き込み | 0xE000201C | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP6 | 読み出し /<br>書き込み | 0xE0002020 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| FP_COMP7 | 読み出し /<br>書き込み | 0xE0002024 | ビット [0] は 1'b0 に<br>リセットされます。 | フラッシュパッチ コンパレータ<br>レジスタ |
| PID4     | 読み出し専用         | 0xE0002FD0 | -                             | 值 0x04                  |
| PID5     | 読み出し専用         | 0xE0002FD4 | _                             | 值 0x00                  |
| PID6     | 読み出し専用         | 0xE0002FD8 | -                             | 值 0x00                  |
| PID7     | 読み出し専用         | 0xE0002FDC | -                             | 值 0x00                  |
| PID0     | 読み出し専用         | 0xE0002FE0 | -                             | 值 0x03                  |

## テーブル 3-3 フラッシュパッチ レジスタの概要 (続く)

| 名前   | タイプ    | アドレス       | リセット時の値 | 説明     |
|------|--------|------------|---------|--------|
| PID1 | 読み出し専用 | 0xE0002FE4 | -       | 值 0xB0 |
| PID2 | 読み出し専用 | 0xE0002FE8 | -       | 值 0x2B |
| PID3 | 読み出し専用 | 0xE0002FEC | -       | 值 0x00 |
| CID0 | 読み出し専用 | 0xE0002FF0 | -       | 値 0x0D |
| CID1 | 読み出し専用 | 0xE0002FF4 | -       | 值 0xE0 |
| CID2 | 読み出し専用 | 0xE0002FF8 | _       | 值 0x05 |
| CID3 | 読み出し専用 | 0xE0002FFC | -       | 值 0xB1 |

## データウォッチポイントおよびトレースレジスタ

データウォッチポイントおよびトレース (DWT) レジスタの概要を、テーブル 3-4 に示します。 DWT レジスタの詳細については、11 章 System Debug を 参照して下さい。

テーブル 3-4 DWT レジスタの概要

| 名前           | タイプ           | アドレス       | リセット時の値    | 説明                               |
|--------------|---------------|------------|------------|----------------------------------|
| DWT_CTRL     | 読み出し/<br>書き込み | 0xE0001000 | 0x40000000 | DWT 制御レジスタ                       |
| DWT_CYCCNT   | 読み出し/<br>書き込み | 0xE0001004 | 0x00000000 | DWT カレント PC サンプラサイクル<br>カウントレジスタ |
| DWT_CPICNT   | 読み出し/<br>書き込み | 0xE0001008 | -          | DWT カレント CPI カウントレジスタ            |
| DWT_EXCCNT   | 読み出し/<br>書き込み | 0xE000100C | -          | DWT カレント割り込みオーバヘッド<br>カウント レジスタ  |
| DWT_SLEEPCNT | 読み出し/<br>書き込み | 0xE0001010 | -          | DWT カレントスリープカウント レジ<br>スタ        |
| DWT_LSUCNT   | 読み出し/<br>書き込み | 0xE0001014 | -          | DWT カレント LSU カウントレジスタ            |
| DWT_FOLDCNT  | 読み出し/<br>書き込み | 0xE0001018 | -          | DWT カレントフォルドカウント レジ<br>スタ        |

## テーブル 3-4 DWT レジスタの概要 (続く)

| 名前            | タイプ           | アドレス       | リセット時の値    | 説明              |
|---------------|---------------|------------|------------|-----------------|
| DWT_PCSR      | 読み出し<br>専用    | 0xE000101C | -          | DWT PC サンプルレジスタ |
| DWT_COMP0     | 読み出し/<br>書き込み | 0xE0001020 | -          | DWT コンパレータレジスタ  |
| DWT_MASK0     | 読み出し/<br>書き込み | 0xE0001024 | -          | DWT マスクレジスタ     |
| DWT_FUNCTION0 | 読み出し/<br>書き込み | 0xE0001028 | 0x00000000 | DWT 機能レジスタ      |
| DWT_COMP1     | 読み出し/<br>書き込み | 0xE0001030 | -          | DWT コンパレータレジスタ  |
| DWT_MASK1     | 読み出し/<br>書き込み | 0xE0001034 | -          | DWT マスクレジスタ     |
| DWT_FUNCTION1 | 読み出し/<br>書き込み | 0xE0001038 | 0x00000000 | DWT 機能レジスタ      |
| DWT_COMP2     | 読み出し/<br>書き込み | 0xE0001040 | -          | DWT コンパレータレジスタ  |
| DWT_MASK2     | 読み出し/<br>書き込み | 0xE0001044 | -          | DWT マスクレジスタ     |
| DWT_FUNCTION2 | 読み出し/<br>書き込み | 0xE0001048 | 0x00000000 | DWT 機能レジスタ      |
| DWT_COMP3     | 読み出し/<br>書き込み | 0xE0001050 | -          | DWT コンパレータレジスタ  |
| DWT_MASK3     | 読み出し/<br>書き込み | 0xE0001054 | -          | DWT マスクレジスタ     |
| DWT_FUNCTION3 | 読み出し/<br>書き込み | 0xE0001058 | 0x00000000 | DWT 機能レジスタ      |
| PID4          | 読み出し<br>専用    | 0xE0001FD0 | 0x04       | 値 0x04          |
| PID5          | 読み出し<br>専用    | 0xE0001FD4 | 0x00       | 値 0x00          |
| PID6          | 読み出し<br>専用    | 0xE0001FD8 | 0x00       | 值 0x00          |

#### テーブル 3-4 DWT レジスタの概要 (続く)

| 名前   | タイプ        | アドレス       | リセット時の値 | 説明     |
|------|------------|------------|---------|--------|
| PID7 | 読み出し<br>専用 | 0xE0001FDC | 0x00    | 値 0x00 |
| PID0 | 読み出し<br>専用 | 0xE0001FE0 | 0x02    | 値 0x02 |
| PID1 | 読み出し<br>専用 | 0xE0001FE4 | 0xB0    | 値 0xB0 |
| PID2 | 読み出し<br>専用 | 0xE0001FE8 | 0x0B0   | 値 0x2B |
| PID3 | 読み出し<br>専用 | 0xE0001FEC | 0x00    | 値 0x00 |
| CID0 | 読み出し<br>専用 | 0xE0001FF0 | 0x0D    | 值 0x0D |
| CID1 | 読み出し<br>専用 | 0xE0001FF4 | 0xE0    | 値 0xE0 |
| CID2 | 読み出し<br>専用 | 0xE0001FF8 | 0x05    | 値 0x05 |
| CID3 | 読み出し<br>専用 | 0xE0001FFC | 0xB1    | 値 0xB1 |

## 計装トレースマクロセル レジスタ

計装トレースマクロセル(ITM)レジスタの概要を、テーブル 3-5 に示します。 ITM レジスタの詳細については、11 章 System Debug を参照して下さい。

## テーブル 3-5 ITM レジスタの概要

| 名前               | タイプ           | アドレス                    | リセット時の値    |
|------------------|---------------|-------------------------|------------|
| スティムラスポート 0 ~ 31 | 読み出し/<br>書き込み | 0xE0000000 ~ 0xE000007C | -          |
| トレースイネーブル        | 読み出し/<br>書き込み | 0xE0000E00              | 0x00000000 |
| トレース特権           | 読み出し/<br>書き込み | 0xE0000E40              | 0x00000000 |

## テーブル 3-5 ITM レジスタの概要 (続く)

| 名前            | タイプ           | アドレス       | リセット時の値    |
|---------------|---------------|------------|------------|
| トレース制御レジスタ    | 読み出し/<br>書き込み | 0xE0000E80 | 0x00000000 |
| 統合書き込み        | 書き込み<br>専用    | 0xE0000EF8 | 0x00000000 |
| 統合読み出し        | 読み出し<br>専用    | 0xE0000EFC | 0x00000000 |
| 統合モード制御       | 読み出し/<br>書き込み | 0xE0000F00 | 0x00000000 |
| ロックアクセス レジスタ  | 書き込み<br>専用    | 0xE0000FB0 | 0x00000000 |
| ロックステータス レジスタ | 読み出し<br>専用    | 0xE0000FB4 | 0x00000003 |
| PID4          | 読み出し<br>専用    | 0xE0000FD0 | 0x00000004 |
| PID5          | 読み出し<br>専用    | 0xE0000FD4 | 0x00000000 |
| PID6          | 読み出し<br>専用    | 0xE0000FD8 | 0x00000000 |
| PID7          | 読み出し<br>専用    | 0xE0000FDC | 0x00000000 |
| PID0          | 読み出し<br>専用    | 0xE0000FE0 | 0x00000001 |
| PID1          | 読み出し<br>専用    | 0xE0000FE4 | 0x000000B0 |
| PID2          | 読み出し<br>専用    | 0xE0000FE8 | 0x0000002B |
| PID3          | 読み出し<br>専用    | 0xE0000FEC | 0x00000000 |
| CID0          | 読み出し<br>専用    | 0xE0000FF0 | 0x0000000D |

#### テーブル 3-5 ITM レジスタの概要 (続く)

| 名前   | タイプ        | アドレス       | リセット時の値    |
|------|------------|------------|------------|
| CID1 | 読み出し<br>専用 | 0xE0000FF4 | 0x000000E0 |
| CID2 | 読み出し<br>専用 | 0xE0000FF8 | 0x00000005 |
| CID3 | 読み出し<br>専用 | 0xE0000FFC | 0x000000B1 |

## アドバンストハイパフォーマンスバス アクセスポート レジスタ

アドバンストハイパフォーマンスバス アクセスポート (AHB-AP) レジスタの 概要をテーブル 3-6 に示します。AHB-AP レジスタの詳細については、11 章  $System\ Debug\ を参照して下さい。$ 

テーブル 3-6 AHB-AP レジスタの概要

| 名前             | タイプ           | アドレス | リセット時の値    |
|----------------|---------------|------|------------|
| 制御およびステータスワード  | 読み出し/<br>書き込み | 0x00 | レジスタ参照     |
| 転送アドレス         | 読み出し/<br>書き込み | 0x04 | -          |
| データ読み出し / 書き込み | 読み出し/<br>書き込み | 0x0C | -          |
| バンクデータ 0       | 読み出し/<br>書き込み | 0x10 | _          |
| バンクデータ 1       | 読み出し/<br>書き込み | 0x14 | -          |
| バンクデータ 2       | 読み出し/<br>書き込み | 0x18 | -          |
| バンクデータ 3       | 読み出し/<br>書き込み | 0x1C | -          |
| デバッグ ROM アドレス  | 読み出し<br>専用    | 0xF8 | 0xE000E000 |
| 識別レジスタ         | 読み出し<br>専用    | 0xFC | 0x24770011 |

#### 3.1.4 デバッグインタフェースポート レジスタ

デバッグインタフェースポート レジスタの概要を、テーブル 3-7 に示します。デバッグインタフェースポート レジスタの詳細については、13 章 Debug Port を参照して下さい。

テーブル 3-7 デバッグインタフェースポート レジスタの概要

| 名前        | SWJ-DP | SW-DP | 説明             |
|-----------|--------|-------|----------------|
| ABORT     | はい     | はい    | アボートレジスタ       |
| IDCODE    | はい     | はい    | ID コードレジスタ     |
| CTRL/STAT | はい     | はい    | 制御 / ステータスレジスタ |
| SELECT    | はい     | はい    | AP 選択レジスタ      |
| RDBUFF    | はい     | はい    | 読み出しバッファレジスタ   |
| WCR       | いいえ    | はい    | ワイヤ制御レジスタ      |
| RESEND    | いいえ    | はい    | 読み出し再送レジスタ     |

### 3.1.5 メモリ保護ユニットレジスタ

メモリ保護ユニット (MPU) レジスタの概要を、テーブル 3-8 に示します。 MPU レジスタの詳細については、9 章 Memory Protection Unit を参照して下さい。

テーブル 3-8 MPU レジスタ

| 名前                 | タイプ           | アドレス       | リセット時の値    |
|--------------------|---------------|------------|------------|
| MPU タイプレジスタ        | 読み出し<br>専用    | 0xE000ED90 | 0x00000800 |
| MPU 制御レジスタ         | 読み出し/<br>書き込み | 0xE000ED94 | 0x00000000 |
| MPU 領域番号レジスタ       | 読み出し/<br>書き込み | 0xE000ED98 | -          |
| MPU 領域ベースアドレス レジスタ | 読み出し/<br>書き込み | 0xE000ED9C | -          |
| MPU 領域属性およびサイズレジスタ | 読み出し/<br>書き込み | 0xE000EDA0 | -          |

#### テーブル 3-8 MPU レジスタ (続く)

| 名前                            | タイプ            | アドレス       | リセット時の値 |
|-------------------------------|----------------|------------|---------|
| MPU エイリアス 1 領域ベースアドレス<br>レジスタ | D9C のエイ<br>リアス | 0xE000EDA4 | -       |
| MPU エイリアス 1 領域属性およびサイズレジスタ    | DAO のエイ<br>リアス | 0xE000EDA8 | _       |
| MPU エイリアス 2 領域ベースアドレス<br>レジスタ | D9C のエイ<br>リアス | 0xE000EDAC | _       |
| MPU エイリアス 2 領域属性およびサイズレジスタ    | DAO のエイ<br>リアス | 0xE000EDB0 | -       |
| MPU エイリアス 3 領域ベースアドレス<br>レジスタ | D9C のエイ<br>リアス | 0xE000EDB4 | _       |
| MPU エイリアス 3 領域属性およびサイズレジスタ    | DAO のエイ<br>リアス | 0xE000EDB8 | -       |

## 3.1.6 トレースポート インタフェースユニット レジスタ

トレースポート インタフェースユニット (TPIU) レジスタの概要を、テーブル 3-9 に示します。TPIU レジスタの詳細については、17 章  $Trace\ Port$  Interface Unit を参照して下さい。

#### テーブル 3-9 TPIU レジスタ

| レジスタ名                        | タイプ            | アドレス       | リセット時の値 |
|------------------------------|----------------|------------|---------|
| サポートされる同期化ポートサイズ レ<br>ジスタ    | 読み出し<br>専用     | 0xE0040000 | 0bxx0x  |
| カレント同期化ポートサイズ レジスタ           | 読み出し /<br>書き込み | 0xE0040004 | 0x01    |
| 非同期クロックプリスケーラ レジスタ           | 読み出し /<br>書き込み | 0xE0040010 | 0x0000  |
| 選択ピンプロトコル レジスタ               | 読み出し /<br>書き込み | 0xE00400F0 | 0x01    |
| フォーマッタおよびフラッシュステー<br>タス レジスタ | 読み出し<br>専用     | 0xE0040300 | 0x08    |

## テーブル 3-9 TPIU レジスタ (続く)

| レジスタ名                    | タイプ            | アドレス           | リセット時の値           |
|--------------------------|----------------|----------------|-------------------|
| フォーマッタおよびフラッシュ制御レ<br>ジスタ | 読み出し /<br>書き込み | 0xE0040304     | 0x00 または<br>0x102 |
| フォーマッタ同期化カウンタレジスタ        | 読み出し<br>専用     | 0xE0040308     | 0x00              |
| 統合レジスタ: ITATBCTR2        | 読み出し<br>専用     | 0xE0040EF0     | 0x0               |
| 統合レジスタ:ITATBCTR0         | 読み出し<br>専用     | 0xE0040EF8     | 0x0               |
| 統合モード制御レジスタ              | 読み出し /<br>書き込み | 0xE0040F00     | 0x0               |
| 統合レジスタ : FIFO データ 0      | 読み出し<br>専用     | 0xE0040EEC     | 0x000000          |
| 統合レジスタ : FIFO データ 1      | 読み出し<br>専用     | 0xE0040E<br>FC | 0x000000          |
| クレームタグ セットレジスタ           | 読み出し /<br>書き込み | 0xE0040FA0     | 0xF               |
| クレームタグ クリアレジスタ           | 読み出し /<br>書き込み | 0xE0040FA4     | 0x0               |
| デバイス ID レジスタ             | 読み出し<br>専用     | 0xE0040FCC     | 0x11              |
| PID4                     | 読み出し<br>専用     | 0xE0040FD0     | 0x04              |
| PID5                     | 読み出し<br>専用     | 0xE0040FD4     | 0x00              |
| PID6                     | 読み出し<br>専用     | 0xE0040FD8     | 0x00              |
| PID7                     | 読み出し<br>専用     | 0xE0040FDC     | 0x00              |
| PID0                     | 読み出し<br>専用     | 0xE0040FE0     | 0x23              |
| PID1                     | 読み出し<br>専用     | 0xE0040FE4     | 0xB9              |

#### テーブル 3-9 TPIU レジスタ (続く)

| レジスタ名 | タイプ        | アドレス       | リセット時の値 |
|-------|------------|------------|---------|
| PID2  | 読み出し<br>専用 | 0xE0040FE8 | 0x2B    |
| PID3  | 読み出し<br>専用 | 0xE0040FEC | 0x00    |
| CID0  | 読み出し<br>専用 | 0xE0040FF0 | 0x0D    |
| CID1  | 読み出し<br>専用 | 0xE0040FF4 | 0x90    |
| CID2  | 読み出し<br>専用 | 0xE0040FF8 | 0x05    |
| CID3  | 読み出し<br>専用 | 0xE0040FFC | 0xB1    |

## 3.1.7 エンベデッドトレース マクロセル レジスタ

エンベデッドトレース マクロセル (ETM) レジスタの概要を、テーブル 3-10 に示します。ETM レジスタの詳細については、14 章  $Embedded\ Trace$   $Macrocell\ Explicit を参照して下さい。$ 

## テーブル 3-10 ETM レジスタ

| 名前               | タイプ                      | アドレス                  | 存在  |
|------------------|--------------------------|-----------------------|-----|
| ETM 制御           | 読み出し/書き込み                | 0xE0041000            | はい  |
| コンフィギュレーションコード   | 読み出し専用                   | 0xE0041004            | はい  |
| トリガイベント          | 書き込み専用                   | 0xE0041008            | はい  |
| ASIC 制御          | 書き込み専用                   | 0xE004100C            | いいえ |
| ETM ステータス        | 読み出し専用または<br>読み出し / 書き込み | 0xE0041010            | はい  |
| システム構成           | 読み出し専用                   | 0xE0041014            | はい  |
| TraceEnable      | 書き込み専用                   | 0xE0041018、0xE004101C | いいえ |
| TraceEnable イベント | 書き込み専用                   | 0xE0041020            | はい  |
|                  |                          |                       |     |

## テーブル 3-10 ETM レジスタ (続く)

| 名前                            | タイプ                      | アドレス                               | 存在  |
|-------------------------------|--------------------------|------------------------------------|-----|
| TraceEnable 制御 1              | 書き込み専用                   | 0xE0041024                         | はい  |
| FIFOFULL 領域                   | 書き込み専用                   | 0xE0041028                         | いいえ |
| FIFOFULL レベル                  | 書き込み専用または<br>読み出し / 書き込み | 0xE004102C                         | はい  |
| ViewData                      | 書き込み専用                   | $0xE0041030 \sim 0xE004103C$       | いいえ |
| アドレスコンパレータ                    | 書き込み専用                   | 0xE0041040 ~ 0xE004113C            | いいえ |
| カウンタ                          | 書き込み専用                   | 0xE0041140 ~ 0xE004157C            | いいえ |
| シーケンサ                         | 読み出し/書き込み                | 0xE0041180 ~ 0xE0041194、0xE0041198 | いいえ |
| 外部出力                          | 書き込み専用                   | 0xE00411A0 ~ 0xE00411AC            | いいえ |
| CID コンパレータ                    | 書き込み専用                   | 0xE00411B0 ∼ 0xE00411BC            | いいえ |
| 実装固有                          | 書き込み専用                   | 0xE00411C0 ~ 0xE00411DC            | いいえ |
| 同期周波数                         | 読み出し専用                   | 0xE00411E0                         | はい  |
| ETM ID                        | 読み出し専用                   | 0xE00411E4                         | はい  |
| コンフィギュレーションコード<br>拡張機能        | 読み出し専用                   | 0xE00411E8                         | はい  |
| 拡張外部入力セレクタ                    | 書き込み専用                   | 0xE00411EC                         | いいえ |
| TraceEnable 開始 / 中止エンベデッド ICE | 読み出し/書き込み                | 0xE00411F0                         | はい  |
| エンベデッド ICE 動作制御               | 書き込み専用                   | 0xE00411F4                         | いいえ |
| CoreSight トレース ID             | 読み出し/書き込み                | 0xE0041200                         | はい  |
| OS 保存 / 復元                    | 書き込み専用                   | 0xE0041304 ~ 0xE0041308            | いいえ |
| ITMISCIN                      | 読み出し専用                   | 0xE0041EE0                         | はい  |
| ITTRIGOUT                     | 書き込み専用                   | 0xE0041EE8                         | はい  |
| ITATBCTR2                     | 読み出し専用                   | 0xE0041EF0                         | はい  |
| ITATBCTR0                     | 書き込み専用                   | 0xE0041EF8                         | はい  |
| 統合モード制御                       | 読み出し/書き込み                | 0xE0041F00                         | はい  |

## テーブル 3-10 ETM レジスタ (続く)

| 名前           | タイプ       | アドレス                    | 存在 |
|--------------|-----------|-------------------------|----|
| クレームタグ       | 読み出し/書き込み | 0xE0041FA0 ~ 0xE0041FA4 | はい |
| ロックアクセス      | 書き込み専用    | 0xE0041FB0 ~ 0xE0041FB4 | はい |
| 認証ステータス      | 読み出し専用    | 0xE0041FB8              | はい |
| デバイスタイプ      | 読み出し専用    | 0xE0040FCC              | はい |
| ペリフェラル ID 4  | 読み出し専用    | 0xE0041FD0              | はい |
| ペリフェラル ID 5  | 読み出し専用    | 0xE0041FD4              | はい |
| ペリフェラル ID 6  | 読み出し専用    | 0xE0041FD8              | はい |
| ペリフェラル ID 7  | 読み出し専用    | 0xE0041FDC              | はい |
| ペリフェラル ID 0  | 読み出し専用    | 0xE0041FE0              | はい |
| ペリフェラル ID 1  | 読み出し専用    | 0xE0041FE4              | はい |
| ペリフェラル ID 2  | 読み出し専用    | 0xE0041FE8              | はい |
| ペリフェラル ID 3  | 読み出し専用    | 0xE0041FEC              | はい |
| コンポーネント ID 0 | 読み出し専用    | 0xE0041FF0              | はい |
| コンポーネント ID 1 | 読み出し専用    | 0xE0041FF4              | はい |
| コンポーネント ID 2 | 読み出し専用    | 0xE0041FF8              | はい |
| コンポーネント ID 3 | 読み出し専用    | 0xE0041FFC              | はい |
|              |           |                         |    |

# 4 章 メモリマップ

本章では、プロセッサに固定のメモリマップおよびそのビットバンド機能について説明します。本章は以下のセクションから構成されています。

- · メモリマップについてp. 4-2
- · ビットバンド p. 4-5
- · *ROM メモリテーブル* p. 4-8

## 4.1 メモリマップについて

固定のメモリマップを、図 4-1 に示します。

| 0xE00FFFFF                  | ROMテーブル        |          |                |       | 0xFFFFFFF                |
|-----------------------------|----------------|----------|----------------|-------|--------------------------|
| 0xE00FF000<br>0xE0042000    | <br>外部PPB      | \        | ベンダ固有          |       |                          |
| 0xE0042000                  | ETM            | 1        | - , <u> </u>   |       | 0xE0100000               |
| 0xE0040000                  | TPIU           |          | 専用ペリフェラルバス - タ | 部     | 0xE0040000               |
|                             |                |          | 専用ペリフェラルバス - 内 | ]部    | 0xE003FFFF               |
| 0xE003FFFF<br>0xE000F000    | 予約             | $\Box$   |                |       | 0xE0000000<br>0xDFFFFFFF |
| 0×E000E000                  | システム制御空間       |          |                | 1.0GB | OXDITITITI               |
| 0xE0003000                  | 予約             |          | 外部デバイス         | 1.000 |                          |
| 0×E0002000                  | FPB            |          |                |       |                          |
| 0xE0001000                  | DWT            | _  /     |                |       |                          |
| 0×E0000000                  | ITM            |          |                |       | 0xA0000000               |
| 0x43FFFFFF 32               | MB ビットバンドエイリアス |          | 外部RAM          | 1.0GB |                          |
| 0x42000000<br>0x41FFFFFF    |                | $\dashv$ |                |       | 0x60000000<br>0x5FFFFFF  |
|                             | MB             |          | ペリフェラル         | 0.5GB | OXSTITITI                |
| 0x40000000                  | MB ビットバンド領域    |          |                |       |                          |
| 0x23FFFFFF                  |                |          |                |       | 0x40000000<br>0x3FFFFFFF |
|                             | MB ビットバンドエイリアス |          | SRAM           | 0.5GB |                          |
| 0x22000000                  |                |          |                |       | 0x20000000               |
| 0x21FFFFFF 31<br>0x20100000 | МВ             |          | コード            | 0.5GB | 0x1FFFFFFF               |
| 1M                          | MB ビットバンド領域    | ┦//      | -              |       |                          |
| 0x20000000 Liv              | *****          |          |                |       | 0×00000000               |

図 4-1 プロセッサのメモリマップ

各アドレスに割り当てられるメモリマップの領域におけるプロセッサのイン タフェースを、テーブル 4-1 に示します。

### テーブル 4-1 メモリインタフェース

| メモリマップ         | インタフェース                                                                                                                                                                                                                                                                                                      |
|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| コード            | 命令フェッチは ICode バス上で実行され、データアクセスは DCode バス上で実行されます。                                                                                                                                                                                                                                                            |
| SRAM           | 命令フェッチおよびデータアクセスは、システムバス上で実行されます。                                                                                                                                                                                                                                                                            |
| SRAM_bitband   | エイリアス領域。データアクセスはエイリアスで行われます。命令アクセスにはエイ<br>リアスは使用されません。                                                                                                                                                                                                                                                       |
| ペリフェラル         | 命令フェッチおよびデータアクセスは、システムバス上で実行されます。                                                                                                                                                                                                                                                                            |
| Periph_bitband | エイリアス領域。データアクセスはエイリアスで行われます。命令アクセスにはエイ<br>リアスは使用されません。                                                                                                                                                                                                                                                       |
| 外部 RAM         | 命令フェッチおよびデータアクセスは、システムバス上で実行されます。                                                                                                                                                                                                                                                                            |
| 外部デバイス         | 命令フェッチおよびデータアクセスは、システムバス上で実行されます。                                                                                                                                                                                                                                                                            |
| 専用ペリフェラル<br>バス | 次のアクセスは、プロセッサの内部専用 (PPB) で行われます。ペリフェラルバス (PPB) で行われます。  ・ 計装トレース マクロセル (ITM)  ・ ネスト型ベクタ割り込みコントローラ (NVIC)  ・ フラッシュパッチおよびブレークポイント (FPB) ユニット  ・ データウォッチポイントおよびトレース (DWT) ユニット  ・ メモリ保護ユニット (MPU)  次のアクセスは、外部 PPB インタフェース上で行われます。  ・ トレースポート インタフェースユニット (TPIU)  ・ エンベデッドトレース マクロセル (ETM)  ・ PPB メモリマップのシステムエリア |
|                | メモリ領域は <i>実行不可(</i> XN) に設定されているため、命令フェッチは禁止です。MPU<br>がある場合でも、これは変更できません。                                                                                                                                                                                                                                    |
| システム           | システムセグメントはベンダのシステムペリフェラル用です。このメモリ領域は XN に設定されているため、命令フェッチは禁止です。MPU がある場合でも、これは変更できません。                                                                                                                                                                                                                       |

プロセッサのメモリ領域のアクセス許可を、テーブル 4-2 に示します。

テーブル 4-2 メモリ領域のアクセス許可

| 名前              | 領域                                | デバイスの<br>タイプ | XN | キャッ<br>シュ |
|-----------------|-----------------------------------|--------------|----|-----------|
| コード             | $0x00000000 \sim 0x1FFFFFFF$      | ノーマル         | =  | WT        |
| SRAM            | 0x20000000 ∼ 0x3FFFFFFF           | ノーマル         | -  | WBWA      |
| SRAM_1M         | +0000000                          | -            | -  | _         |
| SRAM_31M        | +0100000                          | _            | -  |           |
| SRAM_bitband    | +2000000                          | 内部           | -  | _         |
| SRAM            | +4000000                          | -            | =  | -         |
| ペリフェラル          | $0x40000000 \sim 0x5FFFFFFF$      | デバイス         | XN | -         |
| Periph_1IM      | +0000000                          | -            | -  | _         |
| Periph_31IM     | +0100000                          | -            | -  | _         |
| Periph_bit band | +2000000                          | 内部           | =  | -         |
| ペリフェラル          | +4000000                          | -            | _  | _         |
| 外部 RAM          | $0x600000000 \sim 0x7FFFFFFF$     | ノーマル         | _  | WBWA      |
| 外部 RAM          | 0x80000000 ∼ 0x9FFFFFFF           | ノーマル         | -  | WT        |
| 外部デバイス          | $0$ xA0000000 $\sim 0$ xBFFFFFFF  | デバイス         | XN | _         |
| 外部デバイス          | $0xC00000000 \sim 0xDFFFFFFF$     | デバイス         | XN | -         |
| システム            | $0$ xE $0000000 \sim 0$ xFFFFFFFF | -            | XN | _         |
| 専用ペリフェラル バス     | +0000000                          | SO、共有        | XN | _         |
| Vendor_SYS      | +0100000                          | デバイス         | XN | _         |

Note -

0xE0000000~0xFFFFFFFF 範囲の専用ペリフェラルバスとシステム空間は、恒久的に実行不可(XN)です。MPUを使って、これを変更することはできません。

プロセッサのバスインタフェースの詳細については、12 章 Bus Interface を参照して下さい。

## 4.2 ビットバンド

プロセッサのメモリマップには、2つのビットバンド領域が含まれます。これらの領域は、SRAM およびペリフェラルのメモリ領域の最下位 1MB をそれぞれ占有します。ビットバンド領域は、メモリのエイリアス領域の各ワードをメモリのビットバンド領域のビットにマッピングします。

メモリマップは、2 つの 1MB ビットバンド領域にマップされる 2 つの 32MB エイリアス領域を持っています。

- ・ 32MBの SRAM エイリアス領域へのアクセスは、1MBの SRAM ビットバンド領域にマッピングされます。
- 32MBのペリフェラルエイリアス領域へのアクセスは、1MBのペリフェラルビットバンド領域にマッピングされます。

マッピングの式により、エイリアス領域の各ワードが、対応するビットすなわちターゲットのビットに、ビットバンド領域でどのように参照されるのかを示します。マッピングする式は次のとおりです。

bit word offset = (byte offset x 32) + (bit number  $\times$  4)

bit word addr = bit band base + bit word offset

ここで、

- ・ Bit word offset は、ビットバンドメモリ領域での、ターゲットビットの位置
- Bit\_word\_addr は、エイリアスメモリ領域での、ターゲットビットがマップ されるワードのアドレス
- · Bit band base は、エイリアス領域の開始アドレス
- Byte\_offset は、ビットバンド領域での、ターゲットビットを含むバイトの 位置 (バイト数)
- Bit\_number は、(ビットバンド領域の)ターゲットビット(を含むバイト中での)のビット位置  $(0 \sim 7)$

SRAM のビットバンド エイリアス領域と SRAM のビットバンド領域との間におけるビットバンドのマッピング例を、図 4-2 p. 4-6 に示します。

0x23FFFFE0 にあるエイリアスのワードは、0x200FFFFF にあるビットバンドのバイトのビット[0] にマップされます。0x23FFFFE0 = 0x22000000 + (0xFFFFF\*32) + 0\*4

- 0x23FFFFFC にあるエイリアスのワードは、0x200FFFFF にあるビットバンドのバイトのビット [0] にマップされます。0x23FFFFFC = 0x22000000 + (0xFFFFF\*32) + 7\*4
- 0x22000000 にあるエイリアスのワードは、0x20000000 にあるビットバンドのバイトのビット [0] にマップされます。0x22000000 = 0x22000000 + (0\*32) + 0\*4
- ・ 0x2200001C にあるエイリアスのワードは、0x20000000 にあるビットバンドの バイトのビット [0] にマップされます。0x2200001C = 0x22000000 + (0\*32) + 7\*4



## 図 4-2 ビットバンドのマッピング

#### 4.2.1 エイリアス領域への直接アクセス

エイリアス領域へのワードの書き込みは、ビットバンド領域のターゲットビットに対する読み出し-変更-書き込み操作と同じ効果があります。

エイリアス領域のワードに書き込まれる値のビット [0] により、ビットバンド領域のターゲットビットに書き込まれる値が決定されます。ビット [0] が1にセットされた値を書き込むと、ビットバンドのビットに 1 が書き込まれ、ビット [0] が 0 にクリアされた値を書き込むと、ビットバンドのビットに 0 が書き込まれます。

エイリアスのワード中のビット [31:1] は、ビットバンドのビットには影響しません。0x01 の書き込みは、0xFF の書き込みと同じ効果があります。0x00 の書き込みは、0x0E の書き込みと同じ効果があります。

エイリアス領域でのワードの読み出しは、0x01 または0x00 を返します。0x01 という値は、ビットバンド領域のターゲットビットが1にセットされていることを示します。0x00 という値は、ターゲットビットが0にクリアされていることを示します。読み出しでは、ビット[31:1]は常に0です。

#### 4.2.2 ビットバンド領域への直接アクセス

ビットバンド領域に対して通常のリードやライトで直接アクセスしたり、その領域に書き込んだりすることもできます。

## 4.3 ROM メモリテーブル

ROM メモリの説明を、テーブル 4-3 に示します。

テーブル 4-3 ROM テーブル

| オフ<br>セット | 値                                          | 名前      | 説明                                                                                                                                                              |
|-----------|--------------------------------------------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0x000     | 0xFFF0F003                                 | NVIC    | 0xE000E000 にある NVIC を指し示します。                                                                                                                                    |
| 0x004     | 存在しなければ<br>0xFFF02002、存在すれば<br>0xFFF02003  | DWT     | 0xE0001000 にあるデータウォッチポイントおよびトレース<br>ブロックを指し示します。DWT が搭載されている場合<br>は、値のビット [0] がセットされています。                                                                       |
| 0x008     | 存在しなければ<br>0xFFF03002、存在すれば<br>0xFFF03003  | FPB     | 0xE0002000 にあるフラッシュパッチおよびブレークポイント ブロックを指し示します。FPB が搭載されている場合、値のビット [0] は 1 にセットされています。                                                                          |
| 0x00C     | 存在しなければ<br>0xFFF02002、存在すれば<br>0xFFF02003  | ITM     | oxE0000000 にある計装トレース ブロックを指し示します。<br>ITM が搭載されている場合は、値のビット [0] がセット<br>されています。                                                                                  |
| 0x010     | 存在しなければ<br>0xFFF41002、存在すれ<br>ば 0xFFF41003 | TPIU    | TPIU を指し示します。TPIU が搭載されている場合は、<br>値のビット[0] がセットされています。TPIU は 0xE0040000<br>に位置します。                                                                              |
| 0x014     | 存在しなければ<br>0xFFF42002、存在すれば<br>0xFFF42003  | ETM     | ETM を指し示します。ETM が搭載されている場合は、<br>値のビット[0] がセットされています。ETM は0xE0041000<br>に位置します。                                                                                  |
| 0x018     | 0                                          | End     | ROM テーブルの終わりのマーカです。CoreSight コンポーネントが追加されている場合、コンポーネントはこの位置から追加され、End のマーカは追加されたコンポーネントの後の次の位置に移動されます。                                                          |
| 0xFCC     | 0x1                                        | МЕМТҮРЕ | ビット [31:1] は 0 として読み出されます (RAZ)。 (デバッガが) DAP 経由でシステムメモリをアクセス可能な場合、ビット [0] が 1 にセットされます。 DAP を使ってアクセス可能なのがデバッグコンポーネントのみでシステムメモリにアクセスできない場合、ビット [0] は 0 にクリアされます。 |
| 0xFD0     | 0x0                                        | PID4    | -                                                                                                                                                               |
| 0xFD4     | 0x0                                        | PID5    | -                                                                                                                                                               |
| 0xFD8     | 0x0                                        | PID6    | -                                                                                                                                                               |

## テーブル 4-3 ROM テーブル (続く)

| オフセット | 値    | 名前   | 説明 |
|-------|------|------|----|
| 0xFDC | 0x0  | PID7 | -  |
| 0xFE0 | 0x0  | PID0 | _  |
| 0xFE4 | 0x0  | PID1 | -  |
| 0xFE8 | 0x0  | PID2 | -  |
| 0xFEC | 0x0  | PID3 | -  |
| 0xFF0 | 0x0D | CID0 | -  |
| 0xFF4 | 0x10 | CID1 | -  |
| 0xFF8 | 0x05 | CID2 | _  |
| 0xFFC | 0xB1 | CID3 | -  |

メモリマップ

## 5章 **例外**

本章では、プロセッサの例外モデルについて説明します。本章は以下のセクションから構成されています。

- · 例外モデルについて p. 5-2
- · 例外のタイプ p. 5-4
- · 例外の優先度 p. 5-6
- · 特権とスタック p. 5-9
- · *横取り* p. 5-11
- ・ テールチェイン p. 5-15
- · 後着 p. 5-17
- · 退出 p. 5-19
- ・ *リセット* p. 5-22
- · 例外制御の移行 p. 5-27
- · 複数のスタックの設定 p. 5-28
- · アボートモデル p. 5-30
- · 起動レベルp. 5-35
- ・ フローチャート p. 5-37

## 5.1 例外モデルについて

プロセッサとネスト型ベクタ割り込みコントローラ(NVIC)はすべての例外に優先度を付けて処理します。すべての例外はハンドラモードで処理されます。プロセッサの状態は、例外の発生時に自動的にスタックに保存され、割り込み処理ルーチン(ISR)の終了時に自動的にスタックから復元されます。割り込みへのエントリを効率的にするため、ベクタのフェッチは状態の保存と並行して行われます。プロセッサはテールチェインをサポートしているため、状態の保存と復元のオーバヘッドなしに連続した割り込みが可能です。次に示す機能により、効率的でレイテンシの短い割り込み処理が可能になっています。

- ・ 自動的な状態の保存と復元。プロセッサは ISR へ入る前にレジスタをスタックにプッシュし、ISR の退出時にポップします。これらの処理に命令オーバヘッドは発生しません。
- ・ 自動的なベクタテーブルのエントリ読み出し。ここには、コードメモリ やデータ SRAM にある ISR のアドレスが存在します。この処理は状態の 保存と並行して行われます。

| Note - |  |
|--------|--|
|--------|--|

ベクタテーブルのエントリは ARM/Thumb インタワーキング互換です。 このため、ベクタの値のビット [0] は例外の開始時に EPSR の T ビット にロードされます。ビット [0] がクリアされたテーブルエントリを作成 すると、そのベクタに対応するハンドラの最初の命令で INVSTATE フォールトが生成されます。

- テールチェインをサポート。テールチェインでは、プロセッサは ISR と ISR との間でレジスタのポップとプッシュを行わず、連続して割り込み を処理します。
- 割り込みの優先度を動的に再設定
- プロセッサコアと NVIC との間の密接なインタフェースにより、割り込みの早期処理と、高い優先度を持つ後着割り込みの処理が可能
- · 割り込みの数は1~240で構成可能
- 割り込み優先度の番号は3~8ビットで構成可能(8~256レベル)
- ハンドラモードとスレッドモードのための、独立したスタックと特権レベル
- ・ ARM アーキテクチャプロシージャ呼び出し標準(AAPCS) で、C/C++ 標準の呼び出し規則を使用した ISR 制御の移行
- クリティカル領域をサポートする優先度マスク

\_\_\_\_\_ Note \_\_\_

割り込みの数と割り込み優先度のビットは実装時に構成されます。ソフト ウェアで選択できるのは、構成されている割り込みの一部を許可することと、 構成されている優先度のうち何ビットを使用するかのみです。

## 5.2 例外のタイプ

プロセッサには、各種の例外が存在します。フォールトは、命令の実行によってエラー条件が発生したことによる例外です。フォールトは、原因となった命令と同期報告されることもあれば、非同期に報告されることもあります。一般的にはフォールトは同期して報告されます。不正確なバスフォールトは、ARMv7-Mプロファイルでサポートされている非同期フォールトです。同期フォールトは常に、フォールトの原因となった命令とともに報告されます。非同期フォールトでは、フォールトの原因となった命令に関して、どのように報告されるかの保証はありません。

例外の詳細については、『ARMv7-M アーキテクチャ リファレンスマニュアル』を参照して下さい。

例外のタイプ、位置、優先度を、テーブル 5-1 に示します。位置は、ベクタテーブルの先頭から計算したワードオフセットを意味しています。優先度の列では、小さい数値が高い優先度を示しています。各タイプの例外がどのようにアクティブになるか、同期か非同期かも示されています。優先度の正確な意味と使用法については、*例外の優先度* p. 5-6 を参照して下さい。

#### テーブル 5-1 例外のタイプ

| 例外のタイプ    | 位置 | 優先度               | 説明                                                                                                                     |
|-----------|----|-------------------|------------------------------------------------------------------------------------------------------------------------|
| -         | 0  | -                 | リセット時に、ベクタテーブルの最初のエントリか<br>らスタックの先頭がロードされます。                                                                           |
| リセット      | 1  | -3(最高)            | 電源投入時とウォームリセット時に呼び出されます。<br>最初の命令で最低の優先度に落とされます (スレッド モード)。この例外は非同期です。                                                 |
| マスク不能割り込み | 2  | -2                | リセット以外のどの例外によっても、中断も横取り<br>もできません。この例外は非同期です。                                                                          |
| ハードフォールト  | 3  | -1                | 優先度の関係で、または構成可能なフォールトのハンドラが無効にされているためにフォールトを発生できないときの、すべてのクラスのフォールト。この例外は同期です。                                         |
| メモリ管理     | 4  | 構成可能 <sup>a</sup> | メモリ保護ユニット(MPU)の不整合。これにはアクセス違反と不一致が含まれます。この例外は同期です。この例外は、デフォルトのメモリマップの実行不可(XN)領域をサポートするため、MPUが無効にされているか存在しないときでも使用されます。 |

## テーブル 5-1 例外のタイプ (続く)

| 例外のタイプ  | 位置   | 優先度               | 説明                                                                                                |
|---------|------|-------------------|---------------------------------------------------------------------------------------------------|
| バスフォールト | 5    | 構成可能 <sup>a</sup> | プリフェッチフォールト、メモリアクセス フォールト、その他のアドレスやメモリ関連のフォールト。この例外は正確な場合は同期、不正確な場合は非同期です。                        |
| 用法フォールト | 6    | 構成可能a             | 用法フォールト、例えば未定義命令の実行や不正な<br>状態への遷移の試み。この例外は同期です。                                                   |
| _       | 7-10 | -                 |                                                                                                   |
| SVCall  | 11   | 構成可能              | SVC 命令によるシステムサービス呼び出し。この例<br>外は同期です。                                                              |
| デバッグモニタ | 12   | 構成可能              | ホールト中でないときのデバッグモニタ。この例外<br>は同期ですが、許可されているときのみアクティブ<br>になります。現在アクティブなものより優先度が低<br>い場合はアクティブになりません。 |
| _       | 13   | -                 | 予約                                                                                                |
| PendSV  | 14   | 構成可能              | システムサービスへの保留可能な要求。この例外は<br>非同期で、ソフトウェアによってのみ保留されます。                                               |
| SysTick | 15   | 構成可能              | システムタイマの報知。この例外は非同期です。                                                                            |
| 外部割り込み  | 16以上 | 構成可能              | コアの外部 ( <b>INTISR[239:0]</b> ) からアサートされ、NVIC<br>経由で(優先度付けされて)供給されます。これら<br>の例外はすべて非同期です。          |

a. この例外の優先度は変更可能です。システムハンドラ優先度レジスタのビット割り当て p. 8-31 を参照して下さい。 *設定可能*なのは  $0 \sim N$  までの NVIC 優先度の値で、N は実装されている最大の優先度です。内部的には、ユーザが設定可能な最高の優先度 (0) は 4 として扱われます。このフォールトは使用可能にも禁止にもできます。システムハンドラ制御および状態レジスタのビット割り当て p. 8-32 を参照して下さい。

## 5.3 例外の優先度

プロセッサが例外を処理する時期と方法に優先度が与える影響を、テーブル 5-2 に示します。この表には、例外が優先度に応じてどのような動作を行うかが一覧表示されています。

#### テーブル 5-2 優先度に応じた例外の動作

| 動作          | 説明                                                                                                                                                                                                                                                                                |  |  |  |  |
|-------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 横取り         | 新しい例外が現在の例外優先度やスレッドよりも高い優先度を持っていて、現在のフローに<br>割り込みます。                                                                                                                                                                                                                              |  |  |  |  |
|             | これは保留中の割り込みへの応答で、保留中の割り込みがアクティブな ISR やスレッドより も優先度が高い場合に、ISR が開始されることになります。ある ISR が別の ISR を横取りした 場合、割り込みがネストされます。                                                                                                                                                                  |  |  |  |  |
|             | 例外の開始時にプロセッサは自動的にプロセッサ状態をスタックにプッシュして、保存します。この動作と並行して、割り込みに対応するベクタがフェッチされます。ISRの最初の命令の実行は、プロセッサの状態が保存され、ISRの最初の命令がプロセッサのパイプラインの実行ステージに入った時点で開始されます。状態の保存は、システムバスおよびDCode バス経由で行われます。ベクタフェッチは、ベクタテーブルの場所に応じて、システムバスかICode バスのいずれかを経由して行われます。これについては、ベクタテーブルオフセットレジスタp.8-22を参照して下さい。 |  |  |  |  |
| テールチェ<br>イン | プロセッサが割り込み処理を高速化するために使用する機構。ISR の完了時に、ISR または復帰先のスレッドよりも優先度が高い保留中の割り込みが存在すれば、スタックのポップをスキップして、新しい ISR に制御が移されます。                                                                                                                                                                   |  |  |  |  |
| 復帰          | 保留中の例外がない場合や、スタックされている ISR よりも優先度の高い保留中の例外が存在しない場合、プロセッサはスタックをポップしてスタックされた ISR やスレッドモードに復帰します。 ISR の完了時に、プロセッサは自動的にスタックをポップして、ISR の開始の原因となった割り込みが発生する前の時点にプロセッサの状態を復元します。状態の復元中に新しい割り込みが到着し、その割り込みの優先度が ISR や復帰先のスレッドよりも高い場合、状態の復元は中止され、新しい割り込みがテールチェインとして処理されます。                 |  |  |  |  |
| 後着          | プロセッサの横取りを高速化するために使用される機構。前の横取りによる状態保存の間に、より高い優先度の割り込みが到着した場合、プロセッサはより高い優先度の割り込みの処理に切り替わり、その割り込みのベクタフェッチを開始します。状態の保存はどちらの割り込みについても同じなので、後着割り込みの影響を受けずに状態の保存が続行されます。後着割り込みは、ISRの最初の命令がプロセッサパイプラインの実行ステージに入るまで有効です。復帰時には、テールチェインの通常の規則が適用されます。                                      |  |  |  |  |

プロセッサの例外モデルでは、プロセッサが例外を処理する時期と方法は、 優先度によって決定されます。以下を実行することができます。

- · 割り込みにソフトウェアの優先度レベルを割り当てる。
- ・ 優先度レベルを横取り優先度とサブ優先度とに分け、優先度をグループ 化する。

#### 5.3.1 優先度レベル

NVIC は、ソフトウェアで割り当てる優先度レベルをサポートしています。割り込み優先度レジスタの8ビットのPRINフィールドに値を書き込むことで、割り込みに0~255の優先度レベルを割り当てることができます。詳細については割り込み優先度レジスタp. 8-17を参照して下さい。ハードウェア優先度は、割り込み番号が大きくなるほど優先度が低くなります。優先度レベル0は最も高い優先度レベルを、優先度レベル255は最も低い優先度レベルを意味します。この優先度レベルは、ハードウェア優先度より優先されます。例えば、IRQ[0]に優先度レベル1を、IRQ[31]に優先度レベル0を割り当てた場合、IRQ[31]の優先度が IRQ[0]よりも高くなります。

\_\_\_\_\_ Note \_\_\_\_\_

ソフトウェアによる優先度付けは、リセット、マスク不能割り込み(NMI)、ハードフォールトには影響しません。これらは常に、外部割り込みよりも高い優先度で処理されます。

複数の割り込みについて優先度番号が同じ場合、最も低い割り込み番号を持つ保留中の割り込みが優先されます。例えば、IRQ[0]と IRQ[1]が両方とも優先度レベル1の場合、IRQ[0]が IRQ[1]よりも優先されます。

PRI\_N フィールドの詳細については、*割り込み優先度レジスタ* p. 8-17 を参照して下さい。

### 5.3.2 優先度のグループ化

多数の割り込みの優先度をシステムで適切に制御するため、NVICでは優先度のグループ化がサポートされています。アプリケーション割り込みおよびリセット制御レジスタ p. 8-24 に示す PRIGROUP フィールドを使用して、すべての PRI\_N フィールドの値を横取り優先度フィールドとサブ優先度フィールドに分割することができます。横取り優先度グループは、グループ優先度と呼ばれます。複数の保留中の例外が同じグループ優先度を共有している場合、グループ内の優先度はサブ優先度ビットフィールドによって解決されます。これを、グループ内のサブ優先度と呼びます。グループ優先度とサブ優先度との組み合わせが、一般に優先度と呼ばれます。2 つの保留中の例外があり、優先度が同じ場合、例外番号の低いものが高いものより優先されます。これは、優先度の順位決定体系と整合しています。

PRIGROUP への書き込みにより、8 ビットの PRI\_N フィールドがどのように横取り優先度フィールド (x) とサブ優先度フィールド (y) に分割されるかをテーブル 5-3 に示します。

#### テーブル 5-3 優先度のグループ化

| 割り込み優先度レベルフィールド、PRI | I NI 7:01 |
|---------------------|-----------|
|---------------------|-----------|

| PRIGROUP[2:0] | 2 進小数点の位置  | 横取りフィールド | サブ優先度フィールド | 横取り優先度の数 | サブ優先度の数 |
|---------------|------------|----------|------------|----------|---------|
| b000          | bxxxxxxx.y | [7:1]    | [0]        | 128      | 2       |
| b001          | bxxxxxx.yy | [7:2]    | [1:0]      | 64       | 4       |
| b010          | bxxxxx.yyy | [7:3]    | [2:0]      | 32       | 8       |
| b011          | bxxxx.yyyy | [7:4]    | [3:0]      | 16       | 16      |
| b100          | bxxx.yyyyy | [7:5]    | [4:0]      | 8        | 32      |
| b101          | bxx.yyyyyy | [7:6]    | [5:0]      | 4        | 64      |
| b110          | bx.yyyyyyy | [7]      | [6:0]      | 2        | 128     |
| b111          | b.уууууууу | なし       | [7:0]      | 0        | 256     |

#### 

- ・ 8ビットの優先度で構成されたプロセッサの優先度を、テーブル 5-3 に示します。
- ・ 8ビットより少ない優先度で構成されたプロセッサの場合、レジスタの下位ビットは常に0です。例えば、4ビットの優先度が実装されている場合は、PRI\_N[7:4]で優先度が設定され、PRI\_N[3:0]は4'b0000になります。

割り込みが進行中の他の割り込みを横取りできるのは、横取り優先度が進行中の割り込みのものよりも高い場合のみです。

優先度の最適化、優先度レベルのグループ化、優先度マスクの詳細については、『ARMv7-Mアーキテクチャリファレンスマニュアル』を参照して下さい。

# 5.4 特権とスタック

プロセッサは、次の2つの独立したスタックをサポートしています。

### プロセススタック

スレッドモードでプロセススタックを使用するように構成できます。リセット以降、スレッドモードはメインスタックを使用しています。SP\_process は、プロセススタック用のスタックポインタ(SP)レジスタです。

### メインスタック

Note -

ハンドラモードはメインスタックを使用します。SP\_main は、メインスタック用の SP レジスタです。

どの時点でも、可視になっているのはプロセススタックまたはメインスタックのいずれか1つです。8つのレジスタをプッシュした後で、ISR はメインスタックを使用し、以後の割り込みの横取りもすべてメインスタックを使用します。コンテキストを保存するためのスタックは次のとおりです。

- ・ スレッドモードは、CONTROLのビット [1] の値に従って、メインス タックまたはプロセススタックのいずれかを使用します。CONTROL[1] には、ステータスレジスタに移動(MSR) またはステータスからレジスタ への移動(MRS)でアクセス可能です。ISR を退出するとき、適切な EXC\_RETURNの値によって、このビットをセットすることもできます。 ユーザスレッドを横取りする例外は、スレッドモードが使用しているス タックに、ユーザスレッドのコンテキストを保存します。
- ・
  すべての例外は、自分のローカル変数用にメインスタックを使用します。

スレッドモードにはプロセススタックを、例外にはメインスタックを使用することで、オペレーティング システム(OS) のスケジューリングをサポートします。再スケジュールを行うとき、カーネルはハードウェアによってプッシュされない 8 つのレジスタ (r4  $\sim$  r11) を保存し、SP\_process をスレッド制御ブロック(TCB) にコピーするだけで済みます。仮にプロセッサがメインスタックにコンテキストを保存すると想定した場合、カーネルは 16 のレジスタを TCB にコピーする必要があります。

| 14000              |                                           |
|--------------------|-------------------------------------------|
| MCD +> F78 MDC AAH | 再士のフカ <u>ルカ</u> が可担でアカ <del>カ</del> フできます |

MSR および MRS 命令は、両方のスタックが可視でアクセスできます。

### 5.4.1 スタック

スタックのモデルは特権のモードと独立しています。つまり、スレッドモードはプロセススタックとメインスタックのどちらでも使用でき、またユーザモードと特権モードのどちらも可能です。スタックと特権の4つの組み合わせが、いずれも可能です。基本的な保護されたスレッドモデルでは、ユーザスレッドはプロセススタックを使用してスレッドモードで実行され、カーネルおよび割り込みはメインスタックを使用して特権モードで実行されます。

| Note |  |
|------|--|
|      |  |

特権のみでは、悪意によるまたは事故によるスタックの破壊を防止できません。ユーザコードを分離するため、何らかの形式のメモリ保護方式が1つか2つは必要です。つまり、ユーザコードが他のスタックなど、自分の所有していないメモリに書き込むことを防止する必要があります。

### 5.4.2 特権

特権はアクセス権を制御するもので、ARMv7-Mの他のすべての概念と分離されています。コードは、特権となって完全なアクセス権を持つことも、非特権で制限されたアクセス権を持つこともできます。次のような操作を行えるかどうかは、アクセス権により決定されます。

- · MSRフィールドなど、特定の命令の使用または不使用。
- · システム制御空間(SCS) レジスタへのアクセス。
- ・ システムの設計に基づいて、メモリやペリフェラルへのアクセス。プロセッサはシステムに対して、アクセスを行っているコードが特権コードかどうかを通知し、システムはそれに基づいて非特権のアクセスに対して制限を加えることができます。
- ・ MPU に基づく、メモリ位置へのアクセス規則。MPU が搭載されている 場合、アクセス制限によって読み出し、書き込み、実行が可能なメモリ を制御できます。

非特権モードにすることができるのはスレッドモードのみです。例外はすべて特権モードです。

# 5.5 横取り

以下のセクションでは、プロセッサが例外を取得したときの動作について説明します。

- ・ スタック操作
- · 後着 p. 5-17

### 5.5.1 スタック操作

プロセッサは、例外を呼び出すときに、次の8つのレジスタを自動的にこの順序でSPに保存します。

- ・ プログラムカウンタ(PC)
- · プログラムステータス レジスタ(xPSR)
- $\cdot$  r0  $\sim$  r3
- · r12
- ・ リンクレジスタ(LR)

スタックのプッシュが完了すると、SP は 8 ワード減らされます。例外によって現在のプログラムフローが横取りされた後のスタックの内容を、図 5-1 に示します。

| 古いSP→ | <以前の内容> |
|-------|---------|
|       | xPSR    |
|       | PC      |
|       | LR      |
|       | r12     |
|       | r3      |
|       | r2      |
|       | r1      |
| SP→   | r0      |
|       |         |

図 5-1 横取り後のスタックの内容

----- Note -----

- · 図 5-1 に示されているのは、スタックでの順序です。
- 構成制御レジスタの STKALIGN がセットされている場合、スタック処理が行われる前に追加ワードを挿入できます。 *構成制御レジスタ* p. 8-28 を参照して下さい。

ISR からの復帰後に、プロセッサは 8 つのレジスタをスタックから自動的にポップします。割り込みからの復帰は LR 中のデータフィールドとして渡されるため、ISR 機能を通常の C/C++ 関数として作成でき、ベニアを必要としません。

プロセッサが ISR を開始する前に実行する手順を、テーブル 5-4 に示します。

### テーブル 5-4 例外の開始手順

| 動作                                    | やり直し可能か                          | 説明                                                                                                 |
|---------------------------------------|----------------------------------|----------------------------------------------------------------------------------------------------|
| 8 つのレジスタをプッ<br>シュ <sup>a</sup>        | 不可                               | xPSR、PC、r0、r1、r2、r3、r12、LR を選択されている<br>スタックにプッシュします。                                               |
| ベクタテーブルの読み<br>出し                      | 可。後着例外により<br>やり直しになること<br>があります。 | テーブルのベース + (例外番号 × 4) のアドレスからベ<br>クタテーブルを読み出します。ICode バスで読み出すと同<br>時に、DCode バスでレジスタのプッシュを実行できます。   |
| ベクタテーブルから SP<br>を読み出し                 | 不可                               | リセット時のみ、SPの値を、ベクタテーブルから読み出したスタックの先頭に更新します。他の例外は、スタック選択、プッシュ、ポップを除いて、SPを変更しません。                     |
| PC の更新                                | 不可                               | ベクタテーブルから読み出した値に PC を更新します。<br>後着例外は、最初の命令の実行が開始されるまで処理で<br>きません。                                  |
| · · · · · · · · · · · · · · · · · · · |                                  | ベクタテーブルが指し示す場所から命令をロードします。この処理は、レジスタのプッシュと並行して行われます。                                               |
| LR の更新                                | 不可                               | 例外から退出のため、LR が EXC_RETURN に設定されます。EXC_RETURN は、『ARMv7-M アーキテクチャ リファレンスマニュアル』で定義されている 16 の値のいずれかです。 |

a. テールチェインの場合、この手順はスキップされます。

例外開始のタイミング例を、図 5-2 p. 5-13 に示します。



図 5-2 例外開始のタイミング

NVIC は、INTISR[2] が受信された後のサイクルで、割り込みが受信されたことをプロセッサコアに通知します。プロセッサコアはその後のサイクルで、スタックへのプッシュとベクタのフェッチとを開始します。

スタックへのプッシュが完了すると、ISR の最初の命令がパイプラインの実行ステージに入ります。ISR の実行が開始されるサイクルに、次の信号が出力されます。

- ・ **ETMINSTAT[2:0]** は ISR が開始されたことを示します (3'b001)。これは 1 サイクルのパルスです。
- CURRPRI[7:0] は、アクティブな割り込みの優先度を示します。
   CURRPRI は ISR の継続期間中ずっとアサート状態に維持されます。
   CURRPRI は、ETMINTSTAT によって ISR の開始が示されたとき (3'b001) に有効になります。
- ・ ETMINTNUM[8:0] は、アクティブな割り込みの番号を示します。 ETMINTNUM は ISR の継続期間中ずっとアサート状態に維持されます。 ETMINTNUM は、ETMINTSTAT によって ISR の開始が示されたとき (3'b001) に有効になります。それ以前は、この信号はどの ISR がフェッチされているかを示します。

図 5-2 では、割り込みのアサートから ISR の最初の命令が実行されるまで、12 サイクルのレイテンシがあることが示されています。

# 5.6 テールチェイン

テールチェインは、割り込みと割り込みとの間で状態保存および復元のオーバヘッドを伴わない連続割り込み処理です。プロセッサは、1つの ISR を退出して別の ISR の実行を開始するとき、8 つのレジスタをポップしてまた 8 つのレジスタをプッシュするという操作を省きます。このような処理をしてもスタックの内容には何も影響を与えないからです。

プロセッサは、保留中の割り込みが、スタックされているどの例外よりも優 先度が高いとき、テールチェインを行います。

テールチェインの例を、図 5-3 に示します。保留中の割り込みが、スタックされている最も優先度が高い例外よりもさらに優先度が高い場合、スタックのプッシュとポップは省略され、プロセッサは保留中の割り込みのベクタを直ちにフェッチします。テールチェインされる ISR は、前の ISR の終了から 6 サイクル後に実行開始されます。



図 5-3 テールチェインのタイミング

最後の ISR からの復帰時に、INTISR[2] の優先度が、スタックされているどの ISR や他の保留中の割り込みよりも高いため、プロセッサは INTISR[2] に対応 する ISR ヘテールチェインを行います。INTISR[2] に対応する ISR の実行が開始されるサイクルに、次の信号が出力されます。

- ・ **ETMINSTAT[2:0]** は ISR が開始されたことを示します (3'b001)。これは 1 サイクルのパルスです。
- ・ CURRPRI[7:0] は、アクティブな割り込みの優先度を示します。 CURRPRI は ISR の継続期間中ずっとアサート状態に維持されます。
- ・ **ETMINTNUM[8:0]** は、アクティブな割り込みの番号を示します。 **ETMINTNUM** は ISR の継続期間中ずっとアサート状態に維持されます。

図 5-3 は、前の ISR から復帰した後、新しい ISR の実行までのレイテンシが 6 サイクルであることを示しています。

# 5.7 後着

後着割り込みは、先行する ISR の最初の命令がまだ実行ステージに入っておらず、後着割り込みの優先度が先行する割り込みよりも高い場合に、前の割り込みを横取りできます。

後着割り込みによって、新しいベクタアドレスのフェッチと ISR のプリフェッチが行われます。状態保存は、後着割り込みについては行われません。これは、最初の割り込みによってすでに状態保存が行われているため、繰り返し実行する必要がないからです。

後着割り込みの例を、図 5-4 に示します。



図 5-4 後着例外のタイミング

図 5-4 で、INTISR[8] は INTISR[2] を横取りします。状態保存は INTISR[2] に対してすでに行われているため、繰り返す必要はありません。図 5-4 は、INTISR[2] の ISR の最初の命令が実行ステージに入る前の、INTISR[8] が横取りできる最後の時点を示しています。この時点より後に、より高い優先度の割り込みが発生すると、横取りとして管理されます。

図 5-4 p. 5-17 は、INTISR[8] に対する ISR の最初の命令がフェッチステージ に入る前の、INTISR[9] が横取りできる最後の時点を示しています。INTISR[9] が受信されると INTISR[8] に対する ISR のフェッチはアボートされ、プロセッサは INTISR[9] に対するベクタのフェッチを開始します。この時点より後に、より高い優先度の割り込みが発生すると、横取りとして管理されます。

INTISR[9] に対応する ISR の実行が開始されるサイクルに、次の信号が出力されます。

- ・ **ETMINSTAT[2:0]** は ISR が開始されたことを示します (3'b001)。これは 1 サイクルのパルスです。
- CURRPRI[7:0] は、アクティブな割り込みの優先度を示します。CURRPRI は ISR の継続期間中ずっとアサート状態に維持されます。
- ・ **ETMINTNUM[8:0]** は、アクティブな割り込みの番号を示します。 **ETMINTNUM** は ISR の継続期間中ずっとアサート状態に維持されます。

# 5.8 退出

ISR の最後の命令は、PC に 0xFFFFFFX をロードします。これは、例外開始時の LR の値です。この動作は、ISR が完了したことをプロセッサに通知し、プロセッサは例外退出シーケンスを開始します。プロセッサが ISR から復帰するために使用できる命令については、プロセッサの ISR からの復帰 p. 5-20 を参照して下さい。

### 5.8.1 例外退出

例外から復帰するとき、プロセッサは次のいずれかの動作を行います。

- ・ 保留中の例外が、スタックされているどの例外よりも優先度が高い場合、テールチェインが行われます。
- ・ 保留中の例外がない場合、またはスタックされている例外のうち最も高い優先度のものが、保留中の例外のうち最も高い優先度のものよりも優先度が高い場合、最後にスタックされた ISR への復帰が行われます。
- ・ 保留中またはスタックされている例外が存在しない場合、スレッドモードへの復帰が行われます。

コンテキストの復元のシーケンスを、テーブル 5-5 に示します。

### テーブル 5-5 例外の退出手順

| 動作                                                        | 説明                                                                                                                                                  |
|-----------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 8 つのレジスタをポップ                                              | 横取りが行われない場合、EXC_RETURN によって選択されているスタックから PC、xPSR、r0、r1、r2、r3、r12、LR をポップし、SP を調整します。                                                                |
| 現在アクティブな割り込み番号 <sup>a</sup><br>をロードし、逆方向のスタックア<br>ライメント調整 | 現在アクティブな割り込み番号を、スタックされている IPSR のワードのビット [8:0] からロードします。プロセッサはこの番号を使用して、どの例外へ復帰するかを追跡し、復帰時にアクティブを示すビットをクリアします。ビット [8:0] が 0 の場合、プロセッサはスレッドモードへ復帰します。 |
| SPを選択                                                     | 例外へ復帰する場合、SP は SP_main です。スレッドモードへ復帰する<br>場合、SP は SP_main または SP_process です。                                                                        |

a. 動的な優先度の変更があるため、NVIC は割り込み優先度ではなく割り込み番号を使用して、どの ISR が現在のものかを判定します。

例外退出のタイミング例を、図 5-5 p. 5-20 に示します。



図 5-5 例外退出のタイミング

ETMINSTAT は次の内容を意味しています。

- ・ 3'b010 の場合、ISR が退出したことを示します。**ETMINTNUM** は、退出 した ISR の番号を示します。
- 前にスタックされた ISR へ復帰する場合、割り込み退出後のサイクルで 3'b011 になります。ETMINTNUM は、復帰先の割り込みの番号を示します。

スタックのポップ中に、より優先度の高い例外が発生した場合、プロセッサはスタックのポップを中止し、スタックポインタを元に戻してから、テールチェインとして例外の処理を行います。

# 5.8.2 プロセッサの ISR からの復帰

例外からの復帰は、次のいずれかの命令によって PC に値 0xFFFFFFFX がロードされたときに発生します。

- PC のロードを含む POP/LDM
- PC を転送先とする LDR
- ・ 任意のレジスタでの BX (分岐と状態遷移)

この方法で使用される場合、PC に書き込まれる値は途中で介在を受け、 EXC\_RETURN 値と呼ばれます。EXC\_RETURN[3:0] は、テーブル 5-6 に定義されて いるように復帰情報を示します。

テーブル 5-6 例外からの復帰動作

| EXC_RETURN[3:0] | 説明                                                                            |  |
|-----------------|-------------------------------------------------------------------------------|--|
| 0bXXX0          | 予約                                                                            |  |
| 0b0001          | ハンドラモードへの復帰。<br>例外からの復帰時には、メインスタックから状態が復元されます。<br>復帰時の実行はメインスタックを使用します。       |  |
| 0b0011          | 予約                                                                            |  |
| 0b01X1          | 予約                                                                            |  |
| 0b1001          | スレッドモードへの復帰。<br>例外からの復帰時には、メインスタックから状態が復元されます。<br>復帰時の実行はメインスタックを使用します。       |  |
| 0b1101          | スレッドモードへの復帰。<br>例外からの復帰時には、プロセススタックから<br>状態が復元されます。<br>復帰時の実行はプロセススタックを使用します。 |  |
| 0b1X11          | 予約                                                                            |  |

この表に含まれている予約の項目を使うと、用法フォールトへの連鎖的な例外を引き起こします。

EXC\_RETURN の値を PC にロードするのが(例外からの復帰でなく)スレッドモードの場合、ベクタテーブルからの場合、または他の命令によるものである場合、その値は特別な値ではなくアドレスと見なされます。このアドレスの範囲には*実行不可*(XN)のアクセス許可が定義されているため、MemManageフォールトが発生します。

# 5.9 リセット

NVIC はコアと同時にリセットされ、コアへのリセットの解除を制御します。 その結果、リセットのふるまいは予測可能です。リセット時の動作をテーブ ル 5-7 に示します。

# テーブル 5-7 リセット時の動作

| 動作                              | 説明                                                                         |
|---------------------------------|----------------------------------------------------------------------------|
| NVIC がリセットされ、コア<br>をリセット状態に保持する | NVIC は自分のレジスタのほとんどをクリアします。プロセッサはスレッド<br>モード、優先度は特権モード、スタックはメインスタックに設定されます。 |
| NVIC がコアをリセットから<br>解除する         | NVIC はコアのリセットを解除します。                                                       |
| コアがスタックを設定する                    | コアは、ベクタテーブルのオフセット 0 から SP の初期値を読み出します。<br>SP は SP_main です。                 |
| コアが PC と LR を設定する               | コアは、ベクタテーブルのオフセットから PC の初期値を読み出します。LR<br>はOxFFFFFFF に設定されます。               |
| リセットルーチンを実行する                   | NVIC は割り込みを禁止します。NMI とハードフォールトは禁止されません。                                    |

リセットの詳細については、6章 Clocking and Resets を参照して下さい。

### 5.9.1 ベクタテーブルとリセット

ベクタテーブルの位置 0 は、リセット時のベクタテーブルを示します。少なくとも次の 4 つの値が含まれている必要があります。

- スタックの先頭アドレス
- リセットルーチンの位置
- ・ NMI の ISR の位置
- · ハードフォールトの ISR の位置

割り込みが許可されている場合、位置にかかわらず、ベクタテーブルはすべてのマスク可能な例外を指し示しています。また、SVC 命令が使用されている場合、SVCall の ISR の位置も書き込まれています。

完全なベクタテーブルの例を次に示します。

```
unsigned int stack_base[STACK_SIZE];
void ResetISR(void);
void NmiISR(void);
...
ISR_VECTOR_TABLE vector_table_at_0
{
```

```
stack base + sizeof(stack base),
 ResetISR,
 NmiSR,
FaultISR,
0,
                 // Populate if using MemManage (MPU)
0,
                 // Populate if using Bus fault
                 // Populate if using Usage Fault
0,
0, 0, 0, 0, // reserved slots
SVCallISR,
0,
                 // Populate if using a debug monitor
0,
                 // Reserved
0,
                 // Populate if using pendable service request
0,
                 // Populate if using SysTick
// external interrupts start here
 Timer1ISR,
 GpioInISR
 GpioOutISR,
 I2CIsr
};
```

\_\_\_\_\_ Note \_\_\_\_

ベクタテーブルのエントリは ARM/Thumb インタワーキング互換です。このため、ベクタの値のビット [0] は例外の開始時に EPSR の T ビットにロードされます。ビット [0] がクリアされたテーブルエントリを作成すると、そのベクタに対応するハンドラの最初の命令で INVSTATE フォールトが生成されます。

# 5.9.2 想定している起動シーケンス

通常のリセットルーチンは、テーブル 5-8 に示されている手順に従います。 C/C++ ランタイムは、最初の 3 つの手順を実行してから main() を呼び出すことができます。

# テーブル 5-8 リセット時のブートアップ動作

| 動作                  | 説明                                                                                                                                                                                              |  |
|---------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 変数の初期化              | すべてのグローバルまたは静的な変数を設定する必要があります。これには、BSS セクションの変数を 0 に初期化する動作と、定数でない変数の初期値をROM から RAM ヘコピーする動作が含まれます。                                                                                             |  |
| [スタックの設定]           | 複数のスタックを使用する場合、他のバンクになっている SP も初期化する必要があります。現在の SP をプロセスからメインに変更することもできます。                                                                                                                      |  |
| ランタイムの初期化           | 必要なら、C/C++ ランタイムの初期化コードを呼び出して、ヒープ、浮動小数点、その他の機能を有効にすることもできます。この動作は通常、C/C++ ライブラリの _main によって行われます。                                                                                               |  |
| [ペリフェラルの初期化]        | 割り込みを許可する前に、ペリフェラルを設定します。この動作は、アプリケーションで使用されるペリフェラルのそれぞれについて設定のため呼び出すことができます。                                                                                                                   |  |
| [ISR ベクタテーブルの切り替え]  | ベクタテーブルをコード領域のアドレス 0 から、SRAM 内の位置に変更してもかまいません。この動作が必要なのは、性能を最適化したり、動的な変更を許可したりするときだけです。                                                                                                         |  |
| [構成可能なフォールト<br>の設定] | 構成可能なフォールトを許可し、優先度を設定します。                                                                                                                                                                       |  |
| 割り込みの設定             | 優先度レベルとマスクを設定します。                                                                                                                                                                               |  |
| 割り込みの許可             | 割り込みを許可します。NVIC での割り込み処理を許可します。割り込み許可の<br>処理を行っている間に割り込みが発生するのは望ましくありません。32 よりも<br>多い割り込みが存在する場合、セット - イネーブル レジスタが 2 つ以上必要に<br>なります。CPS または MSR 経由で PRIMASK を使用して、準備が整うまで割り<br>込みをマスクすることができます。 |  |
| [特権の変更]             | 特権を変更します。必要なら、スレッドモードの特権をユーザに変更できます。<br>この動作は、通常は SVCall ハンドラの呼び出しによって処理する必要がありま<br>す。                                                                                                          |  |
| ループ                 | 退出時スリープが許可されている場合、最初の割り込みまたは例外を処理した後で制御は戻ってきません。退出時スリープが選択的に許可/禁止されている場合、このループでクリーンアップと実行のタスクを管理できます。退出時スリープを使用しない場合、ループは自由で、必要に応じてWFI(即時スリープ)を使用できます。                                          |  |

— Note —

テーブル 5-8 p. 5-24 の項目のうち、角括弧で囲まれているものはオプションの動作です。

### リセットルーチンの例

リセットルーチンは、アプリケーションを起動して、割り込みを有効にする役割を担います。割り込み処理が実行された後で、リセット ISR を使用する方法は3つあります。これはリセット ISR のメインループ部分と呼ばれます。例 5-1、例 5-2 p. 5-25、例 5-3 p. 5-26 に3つの例を示します。

### 例 5-1 純粋な退出時スリープのリセットルーチン (リセットルーチンはメインループとしての処理をしない)

### 例 5-2 WFI を使用した選択スリープモデルを持つリセットルーチン

### 例 5-3 選択された退出時スリープが、通知を必要とする ISR によってキャンセルされるリセットルーチン

#### \_\_\_\_\_ Note \_\_\_\_\_

ISR の起動が優先度レベルの変更として機能するので、リセットルーチンにカーネルは必要ありません。これによって、負荷の変化に迅速に対応し、優先度の上昇を使用して優先度の反転を解決し、粒度の細かいサポートをすることが十分可能になります。スレッドと特権を使用する リアルタイム オペレーティングシステム (RTOS) モデルでは、ユーザコードにスレッドモードが使用されます。

# 5.10 例外制御の移行

プロセッサは、テーブル 5-9 に示す規則に従って制御を ISR へ移行します。

# テーブル 5-9 例外処理への移行

| 例外アサート時の<br>プロセッサの動作 | 例外処理への移行                                                                                                                                                                                                 |
|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| メモリを使用しない<br>命令      | 次の命令の前の、サイクルの完了時に例外を処理します。                                                                                                                                                                               |
| 単一ロード / ストア          | バスのステータスにより、転送を完了または破棄します。バスのウェイトステート<br>次第で、次のサイクルで例外を処理します。                                                                                                                                            |
| 複数ロード / ストア          | 現在転送中のレジスタを完了または破棄し、継続カウンタ(ICI フィールド)を<br>EPSR に設定します。バスのアクセス許可と <i>ICI</i> (Interruptible-Continuable Instruction)<br>の規則に応じて、次のサイクルで例外を処理します。ICI 規則の詳細については、<br>『ARMv7-M アーキテクチャ リファレンスマニュアル』を参照して下さい。 |
| 例外の開始                | これは後着例外のひとつです。現在開始中の例外よりも優先度が高い場合、プロセッサは例外の開始動作をキャンセルし、後着例外を処理します。後着例外は、割り込み処理時での判断変更(ベクタテーブル)を引き起こします。新しいハンドラが開始されるとき、つまり ISR の最初の命令で、通常の横取り規則が適用され、後着には分類されなくなります。                                     |
| テールチェイン              | これは後着例外のひとつです。テールチェインされているものよりも優先度が高い<br>場合、プロセッサはコンテキスト保存をキャンセルし、後着例外を処理します。                                                                                                                            |
| 例外のコンテキスト<br>復元      | 新しい例外が、プロセッサの復帰先であるスタックされた例外よりも優先度が高い<br>場合、プロセッサは新しい例外へのテールチェインを行います。                                                                                                                                   |

# 5.11 複数のスタックの設定

複数のスタックを実装するには、アプリケーションが次の動作を行う必要が あります。

- · MSR 命令を使用して、Process SP レジスタを設定します。
- ・ MPU を使用している場合、スタックを適切に保護します。
- ・ スレッドモードのスタックと特権を初期化します。

スレッドモードの特権が特権モードからユーザモードに変更された場合、 SVCall など別の ISR のみが特権モードに戻すことができます。

スレッドモードのスタックはメインからプロセスへ、または逆に変更できますが、この操作を行うとスレッドのローカル変数へのアクセスに影響します。スレッドモードで使用するスタックは、別の ISR を使用して変更することをお勧めします。ブートシーケンスの例を次に示します。

- 1. 設定ルーチンを呼び出し、次の動作を行います。
  - a. MSR を使用して他のスタックを設定します。
  - b. MPU が存在する場合、MPU によるベース領域のサポートを許可します。
  - c. すべてのブートルーチンを起動します。
  - d. セットアップルーチンへ復帰します。
- 2. スレッドモードを非特権モードに変更します。
- 3. SVC を使用してカーネルを起動します。次に、カーネルは以下の処理を 行います。
  - a. スレッドを開始します。
  - b. MRS を使用して現在のユーザスレッドの SP を読み出し、TCB に保存します。
  - c. MSR を使用して、次のスレッド用の SP を設定します。これは通常、SP process です。
  - d. 必要なら、新しい現在のスレッド用に MPU を設定します。
    - 新しい現在のスレッドに復帰します。

PSP を使用して復帰先の ISR の EXC\_RETURN 値を変更する方法を、例 5-4 に示します。

#### 例 5-4 ISR の EXC RETURN 値の変更

; First time use of PSP, run from a Handler with RETTOBASE == 1 LDR r0. PSPValue : acquire value for new Process stack

MSR PSP, r0 ; set Process stack value

ORR lr, lr, #4 ; change EXC\_RETURN for return on PSP

BX lr ; return from Handler to Thread

PSP のスレッドに切り替えた後で、単純なコンテキストスイッチャを実装する方法を例 5-5 p. 5-29 に示します。

#### 例 5-5 単純なコンテキストスイッチャの実装

; Example Context Switch (Assumes Thread is already on PSP)

MRS r12, PSP ; Recover PSP into R12 STMDB r12!, {r4-r11, LR} ; Push non-stack registers

LDR r0, =OldPSPValue ; Get pointer to old Thread Control Block
STR r12, [r0] ; Store SP into Thread Control Block
LDR r0, =NewPSPValue ; Get pointer to new Thread Control Block

LDR r12, [r0] ; Acquire new Process SP LDMIA r12!, {r4-r11, LR} ; Restore non-stacked registers

MSR PSP, r12 ; Set PSP to R12 BX lr ; Return back to Thread

----- Note ------

例 5-4 p. 5-28 および例 5-5 において、スレッドを MSP から PSP へ移動する 決定を行える時期、またはスタックされていないレジスタがスタックされた ハンドラによって変更されていないことを保証できる時期は、アクティブな ISR/ ハンドラが 1 つしか存在しないときです。

# 5.12 アボートモデル

フォールトを生成する可能性があるイベントは4つです。

- 命令フェッチまたはベクタテーブルロードのバスエラー
- · データアクセスのバスエラー
- ・ 未定義命令や、BX 命令による状態変更の試みなど、内部で検出された エラー。NVIC のフォールトステータスレジスタにフォールトの原因が 示されます。
- ・ 特権違反または管理されていない領域が原因の MPU フォールト

フォールトハンドラには次の2種類があります。

- · 固定優先度のハードフォールト
- 優先度を設定できるローカルフォールト

### 5.12.1 ハードフォールト

固定優先度のハードフォールトは、リセットおよび NMI のみが横取りできます。ハードフォールトは、リセット、NMI、他のハードフォールトを除くすべての例外を横取りできます。

FAULTMASK を使用するコードはハードフォールトとして動作し、ハードフォールトと同じ規則に従います。

横取りをしている同じタイプのフォールトは自分自身を横取りできないため、派生したバスフォールトは昇格されません。つまり、破損したスタックによってフォールトが発生した場合、そのフォールトハンドラはスタックへのプッシュが失敗した場合でも実行されます。フォールトハンドラは動作できますが、スタックの内容は破損しています。

### 5.12.2 ローカルフォールトと昇格

ローカルフォールトは、原因によって分類されます。テーブル 5-10 p. 5-31 を参照して下さい。ローカルフォールト ハンドラが許可されている場合、このハンドラが通常のフォールトをすべて処理します。ただし、ローカルフォールトは次の条件でハードフォールトに昇格されます。

- ・ ローカルフォールト ハンドラで、処理中のものと同じ種類のフォール トが発生した場合
- ・ ローカルフォールト ハンドラで、同じまたはより優先度の高いフォールトが発生した場合

- ・ 例外ハンドラで、同じまたはより優先度の高いフォールトが発生した場合
- ローカルフォールトが許可されていない場合

ローカルフォールトの一覧を、テーブル 5-10 に示します。

# テーブル 5-10 フォールト

| フォールト                  | ビット名     | ハンドラ      | 注                                                                                                                        | トラップイネー<br>ブル ビット |
|------------------------|----------|-----------|--------------------------------------------------------------------------------------------------------------------------|-------------------|
| リセット                   | リセットの原因  | リセット      | 任意の形式のリセット                                                                                                               | RESETVCATCH       |
| ベクタ読み出しエラー             | VECTTBL  | HardFault | ベクタテーブル エントリの読<br>み出し時にバスエラーが返さ<br>れました。                                                                                 | INTERR            |
| uCode スタックプッ<br>シュ エラー | STKERR   | BusFault  | ハードウェアを使用してコン<br>テキストを保存するときに、<br>バスエラーが返されました。                                                                          | INTERR            |
| uCode スタックプッ<br>シュ エラー | MSTKERR  | MemManage | ハードウェアを使用してコン<br>テキストを保存するときに、<br>MPU アクセス違反が発生しま<br>した。                                                                 | INTERR            |
| uCode スタックポップ<br>エラー   | UNSTKERR | BusFault  | ハードウェアを使用してコン<br>テキストを復元するときに、<br>バスエラーが返されました。                                                                          | INTERR            |
| uCode スタックポップ<br>エラー   | MUNSKERR | MemManage | ハードウェアを使用してコン<br>テキストを復元するときに、<br>MPU アクセス違反が発生しま<br>した。                                                                 | INTERR            |
| ハードフォールトへの<br>昇格       | FORCED   | HardFault | フォールトが発生し、ハンドラの優先度が現在のものと同じか、より高い。優先度が許可されていないときにフォールト内でフォールトが発生した場合や、構成可能なフォールトが禁止されている場合を含みます。SVC、BKPT、その他のフォールトを含みます。 | HARDERR           |
| MPU 不一致                | DACCVIOL | MemManage | データアクセスの結果、MPU<br>にアクセス違反またはフォー<br>ルトが発生しました。                                                                            | MMERR             |

# テーブル 5-10 フォールト (続く)

| フォールト                                                 | ビット名        | ハンドラ       | 注                                                                                                                                | トラップイネー<br>ブル ビット |
|-------------------------------------------------------|-------------|------------|----------------------------------------------------------------------------------------------------------------------------------|-------------------|
| MPU 不一致                                               | IACCVIOL    | MemManage  | 命令アドレスが原因で、MPU<br>にアクセス違反またはフォー<br>ルトが発生しました。                                                                                    | MMERR             |
| プリフェッチエラー                                             | IBUSERR     | BusFault   | 命令フェッチでバスエラーが<br>返されました。実行される場<br>合のみ、フォールトが発生し<br>ます。分岐シャドーでは、<br>フォールトが発生しても無視<br>されることがあります。                                  | BUSERR            |
| 正確なデータバス<br>エラー                                       | PRECISERR   | BusFault   | データアクセスの結果バスエ<br>ラーが返されました。このエ<br>ラーは正確で、命令を指し示<br>しています。                                                                        | BUSERR            |
| 不正確なデータバス<br>エラー                                      | IMPRECISERR | BusFault   | データアクセスの結果、遅れ<br>てバスエラーが返されました。<br>正確な命令はもはや不明です。<br>このフォールトは保留され、<br>非同期です。FORCED を起こ<br>しません。                                  | BUSERR            |
| コプロセッサなし                                              | NOCP        | UsageFault | コプロセッサが実際に存在し<br>ないか、存在ビットがセット<br>されていません。                                                                                       | NOCPERR           |
| 未定義命令                                                 | UNDEFINSTR  | UsageFault | 未定義命令                                                                                                                            | STATERR           |
| 無効な ISA 状態、例えば Thumb でない状態から命令の実行が試みられた               | INVSTATE    | UsageFault | 無効な EPSR 状態で実行が試みられました。例えば、BX タイプの命令で状態が変更された後などが挙げられます。これには、インタワーキング状態を含む、例外からの復帰後の状態が含まれます。                                    | STATERR           |
| 許可されていない、または無効なマジックナンバーを持つ、<br>PC=EXC_RETURN への<br>復帰 | INVPC       | UsageFault | 不正な EXC_RETURN の値、<br>EXC_RETURN とスタックされ<br>ている EPSR の値の不一致、ま<br>たは現在の EPSR が現在アク<br>ティブな例外の一覧に含まれ<br>ていないときの終了により発<br>生した、不正な終了 | STATERR           |

# テーブル 5-10 フォールト (続く)

| フォールト                   | ビット名      | ハンドラ       | 注                                                                                                                                      | トラップイネー<br>ブル ビット |
|-------------------------|-----------|------------|----------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| 不正なアンアラインド<br>ロード / ストア | UNALIGNED | UsageFault | 複数ロード / ストア命令で、<br>ワードアラインドでない位置<br>へのアクセスを試みたときに<br>発生します。UNALIGN_TRP<br>ビットを使用して、サイズに<br>アラインしていない任意の<br>ロード / ストアについて発生<br>を許可できます。 | CHKERR            |
| 0による除算                  | DIVBYZERO | UsageFault | SDIV または UDIV 命令が実行<br>され、除数が 0 であり、<br>DIV_0_TRP ビットがセットされ<br>ているときに発生します。                                                            | CHKERR            |
| SVC                     | _         | SVCall     | システム要求(サービス呼び<br>出し)                                                                                                                   | -                 |

デバッグフォールトを、テーブル 5-11 に示します。

# テーブル 5-11 デバッグフォールト

| フォールト    | フラグ      | 注                                                | トラップイネーブル<br>ビット                           |
|----------|----------|--------------------------------------------------|--------------------------------------------|
| 内部停止要求   | HALTED   | ステップやコア停止などからの NVIC 要求                           | _                                          |
| ブレークポイント | ВКРТ     | パッチされた命令や FPB からの SW ブレークポ<br>イント                | -                                          |
| ウォッチポイント | DWTTRAP  | DWT でのウォッチポイント一致                                 | _                                          |
| 外部       | EXTERNAL | EDBGRQ ラインがアサートされました。                            | _                                          |
| ベクタキャッチ  | VCATCH   | ベクタキャッチがトリガされました。対応する<br>FSR には、例外の主な原因が含まれています。 | VC_xxx ビットまた<br>は RESETVCATCH<br>がセットされている |

# 5.12.3 フォールトステータス レジスタとフォールトアドレス レジスタ

各フォールトについて、フォールトステータス レジスタに対応するフラグが 存在します。 これらは、次のレジスタです。

- ・ 3 つの構成可能なフォールトハンドラに対応する、3 つの構成可能なフォールトステータス レジスタ
- ・ 1つのハードフォールト ステータスレジスタ
- ・ 1つのデバッグフォールト ステータスレジスタ

原因に応じて、5つのステータスレジスタのうちの1ビットがセットされます。

フォールトアドレス レジスタ(FAR) は2つあります。

- · バスフォールトアドレス レジスタ(BFAR)
- · メモリフォールトアドレス レジスタ(MFAR)

フォールトステータス レジスタの対応するフラグは、フォールトアドレス レジスタのアドレスがいつ有効であるかを示しています。

\_\_\_\_\_ Note \_\_\_\_\_

BFAR と MFAR は同じ物理レジスタです。このため、BFARVALID ビットと MFARVALID ビットは相互に排他的です。

フォールトステータス レジスタと、2 つのフォールトアドレス レジスタを、 テーブル 5-12 p. 5-34 に示します。

### テーブル 5-12 フォールトステータス レジスタとフォールトアドレス レジスタ

| ステータスレジスタ名 | ハンドラ             | アドレスレジスタ名 | 説明        |
|------------|------------------|-----------|-----------|
| HFSR       | ハードフォールト         | -         | 昇格と特殊     |
| MMSR       | メモリ管理            | MMAR      | MPU フォールト |
| BFSR       | バスフォールト          | BFAR      | バスフォールト   |
| UFSR       | 用法フォールト          | =         | 用法フォールト   |
| DFSR       | デバッグモニタまた<br>は停止 | -         | デバッグトラップ  |

# 5.13 起動レベル

アクティブな例外がない場合、プロセッサはスレッドモードです。ISR またはフォールトハンドラがアクティブな場合、プロセッサはハンドラモードに入ります。各起動レベルにおける特権とスタックの一覧を、テーブル 5-13 に示します。

テーブル 5-13 各起動レベルでの特権とスタック

| アクティブな例外            | 起動レベル      | 特権       | スタック           |
|---------------------|------------|----------|----------------|
| なし                  | スレッドモード    | 特権またはユーザ | メインまたはプ<br>ロセス |
| ISR がアクティブ          | 非同期の横取りレベル | 特権       | メイン            |
| フォールトハンド<br>ラがアクティブ | 同期の横取りレベル  | 特権       | メイン            |
| リセット                | スレッドモード    | 特権       | メイン            |

すべての例外タイプに関する遷移規則と、それらのアクセス規則およびスタックモデルとの関係の要約を、テーブル 5-14 に示します。

### テーブル 5-14 例外の遷移

| アクティブな例外                                                     | 例外をトリガするイベント                             | 遷移タイプ   | 特権           | スタック           |
|--------------------------------------------------------------|------------------------------------------|---------|--------------|----------------|
| リセット                                                         | リセット信号                                   | スレッド    | 特権または<br>ユーザ | メインまたは<br>プロセス |
| ISRa または NMIb                                                | 保留セットソフトウェア命令、<br>またはハードウェア信号            | 非同期の横取り | 特権           | メイン            |
| フォールト                                                        |                                          |         |              |                |
| ハードフォールト<br>バスフォールト<br>非 CP <sup>c</sup> フォールト<br>未定義命令フォールト | 昇格<br>メモリアクセス エラー<br>CP 不在のアクセス<br>未定義命令 | 同期の横取り  | 特権           | メイン            |
| デバッグモニタ                                                      | 停止が許可されていないとき<br>のデバッグイベント               | 同期      | 特権           | メイン            |
| SVC <sup>d</sup>                                             | SVC 命令                                   |         |              |                |
| 外部割り込み                                                       |                                          |         |              |                |

#### HELLIA YOUNG

- a. 割り込み処理ルーチン。
- b. マスク不能割り込み。
- c. コプロセッサ。
- d. ソフトウェア割り込み。

# 例外のサブタイプの遷移を、テーブル 5-15 に示します。

# テーブル 5-15 例外のサブタイプの遷移

| 起動する<br>サブタイプ | 例外をトリガする<br>イベント              | 起動   | 優先度への影響                                                                  |
|---------------|-------------------------------|------|--------------------------------------------------------------------------|
| スレッド          | リセット信号                        | 非同期  | 即時、スレッドの優先度は最低                                                           |
| ISR/NMI       | HW 信号または<br>セット保留             | 非同期  | 優先度に応じて横取りまたはテールチェイン                                                     |
| モニタ           | デバッグイベントa                     | 同期   | 優先度が現在のものと同じか低い場合、ハード<br>フォールト                                           |
| SVCall        | SVC 命令                        | 同期   | 優先度が現在のものと同じか低い場合、ハード<br>フォールト                                           |
| PendSV        | ソフトウェア保留<br>要求                | チェイン | 優先度に応じて横取りまたはテールチェイン                                                     |
| UsageFault    | 未定義命令                         | 同期   | 優先度が現在のものと同じか高い場合、ハード<br>フォールト                                           |
| NoCpFault     | 存在しない CP への<br>アクセス           | 同期   | 優先度が現在のものと同じか高い場合、ハード<br>フォールト                                           |
| BusFault      | メモリアクセス<br>エラー                | 同期   | 優先度が現在のものと同じか高い場合、ハード<br>フォールト                                           |
| MemManage     | MPU 不一致                       | 同期   | 優先度が現在のものと同じか高い場合、ハード<br>フォールト                                           |
| HardFault     | 昇格                            | 同期   | NMI を除くすべての例外より高い                                                        |
| FaultEscalate | 構成可能なフォール<br>トハンドラからの昇<br>格要求 | チェイン | ローカルハンドラの優先度をハードフォールトと同<br>じにブーストし、構成可能なフォールトハンドラへ<br>復帰してチェインできるようにします。 |

a. 停止が許可されていないとき。

# 5.14 フローチャート

このセクションでは、次の条件における割り込みのフローについて説明します。

- 割り込み処理
- · *横取り* p. 5-38
- · 復帰 p. 5-38

### 5.14.1 割り込み処理

より優先度が高い割り込みによって横取りされるまで、命令がどのように実行されるかを図 5-6 に示します。



図 5-6 割り込み処理のフローチャート

### 5.14.2 横取り

例外が現在の ISR を横取りするときの動作を、図 5-7 に示します。



図 5-7 横取りのフローチャート

### 5.14.3 復帰

プロセッサがスタックされている ISR を復元する動作、またはスタックされている ISR よりも優先度が高い後着割り込みへのテールチェインを行うときの動作を、図 5-8 p. 5-39 に示します。



図 5-8 割り込みからの復帰のフローチャート

# 6 章 クロックとリセット

本章では、プロセッサのクロックとリセットについて説明します。本章は以下のセクションから構成されています。

- · クロック p. 6-2
- · リセット р. 6-4
- · *Cortex-M3 のリセットモード* p. 6-5

# 6.1 クロック

プロセッサには、クロック入力が3つあります。プロセッサのクロックの説明を、テーブル6-1に示します。

テーブル 6-1 Cortex-M3 プロセッサのクロック

| クロック   | ドメイン      | 説明                                                                                                                                                |
|--------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| FCLK   | プロ<br>セッサ | フリーランのプロセッサクロックで、割り込みのサンプリングとデバッグ回路への<br>クロック供給に使用されます。 <b>このクロックは、</b> プロセッサがスリープ状態のとき<br>に、割り込みのサンプリングとスリープイベントのトレースが可能であることを保<br>証するために使用されます。 |
| HCLK   | プロ<br>セッサ | プロセッサクロック                                                                                                                                         |
| DAPCLK | プロ<br>セッサ | デバッグポートの <i>アドバンスト ハイパフォーマンスバス アクセスポート</i> (AHB-AP)<br>クロック                                                                                       |

FCLK と HCLK は互いに同期しています。FCLK は HCLK のフリーランクロックであるため、スリープモード以外は常に同じ周波数にする必要があります。詳細については、7 章 Power Management を参照して下さい。FCLK とHCLK 間はプロセッサへのレイテンシが等しくなるようにバランスしている必要があります。

プロセッサには、デバッグとトレース用のコンポーネントが組み込まれています。お使いのマクロセルには、表 6-2 に示されているクロックの一部またはすべてを持っている可能性があります。

テーブル 6-2 Cortex-M3 マクロセルのクロック

| クロック       | ドメイン   | 説明            |
|------------|--------|---------------|
| TRACECLKIN | TPIU   | TPIU の出力のクロック |
| DBGCLK     | SW-DP  | デバッグクロック      |
| SWCLKTCK   | SWJ-DP | デバッグクロック      |

SWCLKTCK は、SWJ-DP のデバッグインタフェース ドメインのクロックです。これは、JTAG モードでは TCK と等価で、シリアルワイヤ モードではシリアルワイヤ クロックです。このクロックは、他のすべてのクロックと非同期です。DBGCLK は、SW-DP のデバッグインタフェース ドメインのクロックです。このクロックは、他のクロックと非同期です。

| TRACECLKIN はトレースポート インタフェースユニット(TPIU)のリファレ |
|--------------------------------------------|
| ンスクロックです。このクロックは、他のクロックと非同期です。             |
|                                            |

SWCLKTCK、DBGCLK、TRACECLKIN の駆動が必要になるのは、実装にそれぞれシリアルワイヤ JTAG デバッグポート (SWJ-DP)、シリアルワイヤ デバッグポート (SW-DP)、TPIU ブロックが含まれている場合のみです。それ以外の場合、クロック入力をオフに接続する必要があります。

----- Note -----

プロセッサには、STCLK 入力も組み込まれています。このポートはクロックではありません。これは SysTick カウンタへのリファレンス入力で、周波数は FCLK の半分未満の必要があります。STCLK は、プロセッサによって内部的に FCLK と同期されます。

# 6.2 リセット

プロセッサには3つのリセット入力があります。リセット入力の説明を、 テーブル 6-3 に示します。

### テーブル 6-3 リセット入力

| リセット入力    | 説明                                       |
|-----------|------------------------------------------|
| PORESETn  | SWJ-DP を除いて、プロセッサシステム全体をリセットします。         |
| SYSRESETn | 以下の回路のデバッグ回路を除いて、プロセッサシステム全体をリセットします。  ・ |
| nTRST     | SWJ-DP リセット                              |

----- Note

nTRST は SWJ-DP をリセットします。お使いの実装に SWJ-DP が含まれていない場合、このリセットをオフに接続する必要があります。

## 6.3 Cortex-M3 のリセットモード

プロセッサの設計に存在するリセット信号によって、設計のさまざまなパーツを個別にリセットできます。リセット信号、およびその組み合わせと考えられる用途をテーブル 6-4 に示します。

テーブル 6-4 リセットモード

| リセット<br>モード    | SYSRESETn | nTRST | PORESETn | 用途                                         |
|----------------|-----------|-------|----------|--------------------------------------------|
| パワーオン<br>リセット  | X         | 0     | 0        | パワーオン時のリセットで、完全なシステムリ<br>セットを行います。コールドリセット |
| システムリセット       | 0         | X     | 1        | デバッグを除く、プロセッサコアとシステムコン<br>ポーネントをリセットします。   |
| SWJ-DP<br>リセット | 1         | 0     | 1        | SWJ-DP 回路をリセットします。                         |

\_\_\_\_\_ Note \_\_\_\_\_

PORESETn は、SYSRESETn 回路のスーパーセットをリセットします。

## 6.3.1 パワーオンリセット

マクロセルのリセット信号を、図 6-1 p. 6-6 に示します。



図 6-1 リセット信号

システムの電力が最初にオンになったときに、パワーオンリセットすなわち コールドリセットをプロセッサに適用する必要があります。パワーオンリセットの場合、リセット信号 PORESETn の立ち下がりエッジは HCLK と同期している必要はありません。PORESETn はプロセッサ内で同期化されるため、この信号を同期化する必要はありません。パワーオンリセットの使用法を、図 6-2 に示します。図 6-3 p. 6-7 には、リセットがプロセッサ内で同期していることが示されています。



図 6-2 パワーオンリセット

正しいリセット動作を保証するため、リセット信号は少なくとも 3 HCLK サイクルの間アサートすることをお勧めします。内部でのリセットの同期を、 2 6-3 p. 6-7 に示します。

\_\_\_\_ Note \_\_\_\_

外部デバッガが付属していない場合、何らかの外部のウォッチドッグ回路には、Cortex-M3 システムからの LOCKUP を含めることを検討する必要があります。



図 6-3 内部リセットの同期

#### 6.3.2 システムリセット

システムリセットすなわち*ウォーム*リセットは、NVICのデバッグ回路、FPB、DWT、ITM を除く大部分のマクロセルを初期化します。システムリセットは通常、例えばウォッチドッグリセットのように、一定期間稼動し続けているシステムをリセットします。

**SYSRESETn** はプロセッサの外部で同期する必要があります。 CortexM3Integration で提供されているリセット同期の例を、図 6-3 に示します。

Cortex-M3 は、アプリケーション割り込みおよびリセット制御レジスタの SYSRESETREQ ビットがセットされるとアサートされる SYSRESETREQ 信号を外部に出力しています。例えば、図 6-1 p. 6-6 に示すように、この信号をウォッチドッグタイマへの入力として使用できます。

#### 6.3.3 SWJ-DP リセット

**nTRST** リセットは、SWJ-DP コントローラの状態を初期化します。**nTRST** リセットは一般に、RealView  $^{\text{M}}$  ICE モジュールによって、デバッガをシステムへホットプラグ接続するために使用されます。

nTRST は、プロセッサの通常の動作に影響を与えずに、SWJ-DP コントローラを初期化できます。

SWJ-DP は同期を実行しないため、nTRST 信号は SWCLKTCK クロックに同期してアサートする必要があります。

#### 6.3.4 SW-DP リセット

SW-DP は **DBGRESETn** でリセットされます。このリセットは、**DBGCLK** と同期している必要があります。

#### 6.3.5 通常動作

通常動作中は、プロセッサリセットとパワーオンリセットはいずれもアサートされません。SWJ-DPポートが使用されていない場合、nTRSTの値は関係しません。

# 7章 **電力管理**

本章では、プロセッサの電力管理機能について説明します。本章は以下のセ クションから構成されています。

- 電力管理についてp. 7-2
- ・ システム電力管理 p. 7-3

## 7.1 電力管理について

プロセッサは、ゲート付きクロックを広く活用して、使用されていない機能を無効にし、使用されていない機能ブロックへの入力を無効にして、アクティブで使用されている回路のみが動的な電力を消費するようにします。

ARMv7-M アーキテクチャでは、消費電力をより少なくするために、Cortex-M3 とシステムクロックを停止することができるシステム スリープモードがサポートされています。詳細については、システム電力管理 p. 7-3 を参照して下さい。

#### 7.2 システム電力管理

Cortex-M3 システムの電力状態は、システム制御レジスタ (システム制御レ ジスタ p. 8-27 参照) への書き込みにより制御されます。サポートされてい るスリープモードを、テーブル 7-1 に示します。

#### テーブル 7-1 サポートされているスリープモード

| スリープ機構        | 説明                                                                                                                                                                                    |
|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Sleep-now     | <i>割り込み待ち</i> (WFI) または <i>イベント待ち</i> (WFE) 命令は、Sleep-now モデルを要求します。これらの命令が実行されると、 <i>ネスト型ベクタ割り込みコントローラ</i> (NVIC) は、他の例外を保留して、プロセッサを低電力状態に移行します。 <sup>a</sup>                        |
| Sleep-on-exit | システム制御レジスタの SLEEPONEXIT ビットがセットされている場合、最も優先度が低い ISR から退出直後に、プロセッサは低電力状態に移行します。プロセッサは、レジスタをポップせずに低電力状態へ移行し、レジスタをプッシュする必要なしに後続の例外を処理します。コアは、次の例外が保留されるまでスリープ状態に置かれます。これは自動的な WFI モードです。 |
|               | Note                                                                                                                                                                                  |
|               | Sleep-on-exit は、デバッグなど各種の状況下で、ベースに戻ることがあります。このため、アイドルループやアイドルスレッドなどのベースコードを用意しておく必要があります。                                                                                             |
|               |                                                                                                                                                                                       |
| Deep-sleep    | Deep-sleep は、Sleep-now および Sleep-on-exit と組み合わせて使用されます。システム制御レジスタの <b>SLEEPDEEP</b> ビットがセットされている場合、プロセッサはシステムに、より深いスリープ状態への移行が可能なことを通知します。                                            |

a. WFI 命令は、例外がアクティブにならなくても完了することがあります。この命令を、例外の発生を検出する方 法として使用しないで下さい。WFI は通常、スレッドモードのアイドルループで使用されます。WFI、WFE、 BASEPRI、PRIMASK の詳細については、『ARMv7-M アーキテクチャ リファレンヌマニュアル』を参照して下さい。

> プロセッサは、いつプロセッサがスリープしているのかを通知するため、次 の信号を出力しています。

SLEEPING この信号は、Sleep-now または Sleep-on-exit モードでアサートさ れ、プロセッサへのクロックを停止できることを示します。 WFEの場合は新しい割り込みまたはイベントを受信すると、 NVIC がコアをスリープ状態から解除し、この信号をデアサート します。コアのホールトによってもスリープモードが解除され ます。SLEEPINGの使用例を、SLEEPING p. 7-4 に示します。

#### **SLEEPDEEP**

システム制御レジスタの SLEEPDEEP ビットがセットされている 場合、Sleep-now または Sleep-on-exit モードでこの信号がアサー トされます。この信号はクロックマネージャにまで配線され、 プロセッサおよびフェーズロックドループ(PLL) を含むシステム コンポーネントをゲートして、より電力を節約することができます。SLEEPINGがアサートされることが無いまま SLEEPDEEPがアサートされることは、ありません。SLEEPDEEPの使用例を、SLEEPDEEPp. 7-5に示します。

#### 7.2.1 SLEEPING

低電力状態において SLEEPING によりプロセッサへの HCLK クロックをゲートすることで消費電力を低減する方法例を、図 7-1 に示します。必要に応じて、SLEEPING を使用して、他のシステムコンポーネントをゲートすることも可能です。独自のクロックゲートのイネーブルを生成する代わりに、出力信号の GATEHCLK を使用することができます。



図 7-1 SLEEPING 電力制御の例

WIC が使用されていない場合、プロセッサは、割り込みを検出するために、フリーラン FCLK を受信し続ける必要があります。FCLK は次の回路にクロックを供給します。

- ・ 割り込みを検出するための、NVIC内の小さな回路。
- ・ データウォッチポイントおよびトレース(DWT)ブロックと計装トレース マクロセル(ITM)ブロック。これらのブロックは、許可されていればスリープ中にトレースパケットを生成することができます。デバッグ例外およびモニタ制御レジスタの TRCENA ビットが有効な場合、これらのブロックの電力消費は最小化されます。デバッグ例外およびモニタ制御レジスタ p. 10-10 を参照して下さい。

SLEEPING がアサートされている間は、FCLK の周波数を下げることができます。

| Note                                      |
|-------------------------------------------|
| 図 7-1 のクロックゲート方式を使用して HCLK を止めると、デバッグアクマ  |
| スが禁止されます。CoreSight デバッグポート(DP)から供給される起動信号 |
| を使って、システムは図 7-1 のクロックゲート回路をバイパスすることがで     |

きます。

#### 7.2.2 SLEEPDEEP

低電力状態において SLEEPDEEP を使用してクロックコントローラを停止することで、消費電力を低減する方法を、図 7-2 に示します。低電力状態を抜けるとき、LOCK シグナルは、PLL が安定していて、Cortex-M3 クロックを有効にしても安全であることを示します。これにより、クロックが安定するまで、プロセッサが再起動しないことが保証されます。



図 7-2 SLEEPDEEP 電力制御の例

WIC が無効になっている場合、プロセッサは、割り込みを検出するために、 低電力状態でフリーラン FCLK を受信する必要があります。SLEEPDEEP が アサートされている間は、FCLK の周波数を下げることができます。

## 7.2.3 スリープの延長

SLEEPHOLDREQn 信号と SLEEPHOLDACKn 信号を使用すれば、スリープ状態を延長することができます。SLEEPING 信号が HIGH でコアがスリープ状態であれば、SLEEPHOLDREQn をアサートすることができます。その次のサイクルで、SLEEPHOLDACKn がアサートされ、延長要求が確定されます。ウェークアップ イベントが発生すると、通常どおり、SLEEPING はデアサートされますが、SLEEPHOLDACKn はデアサートされないため、コアはスリープ状態のままになります。コアをウェークアップするには、

SLEEPHOLDREQn をデアサートする必要があります。SLEEPING の場合と同様に、SLEEPHOLDREQn がアサートされているかどうかに関係なく、コアのホールトによって SLEEPHOLDACKn がデアサートされ、スリープモードが解除されます。

SLEEPING が HIGH 以外のときに SLEEPHOLDREQn がアサートされた場合、コアは応答を返さず、スリープイベントが発生した場合にのみスリープモードに入ります。

スリープイベントの実行中に割り込みがアサートされた場合のように、 SLEEPING が非常に短い期間だけアサートされることがあります。この場合 は、SLEEPHOLDREQn が応答前にデアサートされ、スリープモードが正常に 延長されない可能性があります。ご使用の実装では、このようなケースを想定して、スリープモードが応答なしで解除された場合に SLEEPHOLDREQn がデアサートされることを保証する必要があります。

図 7-1 p. 7-4 に示すように、スリープモードを使用して HCLK 信号をクロックゲートする場合は、SLEEPHOLDACKn を反転して SLEEPING と論理和を取り、クロックゲートのイネーブル期間を生成する必要があります。デバッガを使用する場合は、HCLK をイネーブルにする必要があります。または、CortexM3Integration レベルで提供される GATEHCLK 信号を使用して、HCLKのゲート制御に使うことができます。

#### 7.2.4 ウェークアップ割り込みコントローラの使用

このサブセクションでは、*ウェークアップ割り込みコントローラ*(WIC)の使用 方法について説明します。このセクションは次の項目から構成されています。

- ・ WIC の概要
- ・ WIC の機能

#### WIC の概要

Cortex-M3 NVIC には、新しく発生した割り込みの優先度が現在の優先度よりも高い場合は、現在の実行コンテキストまたは優先度よりも優先する必要があると判断する専用の回路が組み込まれています。この優先機構は、WFE、WFI、および sleep-on-exit の間も機能し、コアがスリープ後に命令の実行を再開しなければならないタイミングを決定します。

超低電力用途では、very-deep-sleep モード中のプロセッサの動的電力と静的電力を大幅に削減できることが理想的です。これは、クロックを停止するか、プロセッサへの電力供給を停止することによって実現することができます。電力供給が停止されると、NVIC は割り込みの優先順位付けや検出ができなくなります。これは、very-deep-sleep モードの解除タイミングの検知が困難になることを意味します。ウェークアップ割り込みコントローラ(WIC)は非常に少ないゲート数で割込み検出回路を提供し、very-deep-sleep へ入る時にフル NVIC で正しく設定しておけば、フル NVIC に取って代わってその動作をエミュレートすることが可能です。WIC は小型なため、その電源要件がvery-deep-sleep 中に利用できる電力制約に納まり、常に通電しておけることを保証します。

NVIC と違って、WIC には優先順位付け回路が組み込まれていません。WIC には、マスクされていない割り込みを検出するとすぐにウェークアップ信号を出力する、基本的な割り込みマスクシステムが実装されています。また、WIC はプログラマモデルで可視な状態を持たないため、スリープ中に消費電力が削減されることを除いては、デバイスのエンドユーザーからは見えません。

#### WIC の機能

必要に応じて、WIC を使用して FCLK をゲートし、プロセッサへの電力をオフにすることもできます。最初に、電力管理ユニット (PMU) が、WICENREQという名前のイネーブルをアサートして WIC との通信を開始します。次に、WIC が、WIC モードスリープに同意するための要求をプロセッサに送信します。プロセッサから応答が返ってきたら、WIC が PMU に応答を返します。すべての応答が確定すると、次の SLEEPDEEP モードを WIC モードスリープにすることが同意されます。この初期手順シーケンスの例を図 7-3 に示します。



図 7-3 WIC モードの許可シーケンス

WFI、WFE、sleep-on-exit のいずれかによって deep-sleep モードに入ると、プロセッサが、WICLOAD と WICMASK を使用して、WIC に適切なマスクをロードし、ウェークアップに必要な割り込みとイベントのどちらかまたはその両方を許可します。WICSENSE ベクタと WICMASK ベクタのどちらかまたはその両方に含まれる論理 1 が、対応する WICINT 信号に応答してウェークアップする必要があることを WIC に指示します。プログラム時に、マスクベクタが WIC によって保持されます。WICPEND は、WIC ブロックによってキャプチャされた保留割り込みのベクタです。このベクタは、NVIC のスリープ中に有効にされた割り込みと検出された割り込みの状態をラッチした形で提供します。これによって、WIC ベースのスリープ方式と組み合わせてパルス割り込みを使用することができます。

PMU は、電力オフシーケンス中にプロセッサがウェークアップしないように SLEEPHOLDREQn をアサートする必要があります。SLEEPHOLDACKn に よって応答が返ってくれば、PMU はシステムの電力オフを継続することができます。WIC が割り込みまたはイベントからウェークアップトリガを検出すると、WAKEUP ピンを使用して、プロセッサの電力をオンにするように PMU に指示します。電力が回復すると、プロセッサは、優先度が低かったためにウェークアップイベントを発生しなかった割り込みなど、これまでに発生した割り込みを保持している WICPEND 信号によって示されるイベントと割り込みのどちらかまたはその両方を処理します。ウェークアップ時に、プ

ロセッサが WICLEAR をアサートして WIC 内に保存されたマスクの内容をクリアします。その後、プロセッサは、別の WIC モードスリープ イベントが発生するまで、命令の実行を継続します。

上述した機能の例を図 7-4 p. 7-9 に示します。状態保存セルとともに使用する場合の ISOLATEn、RETAINn、および PWRDOWN の駆動方法も示します。



図 7-4 電力オフのタイミングシーケンス

状態保存セルを使用しているシステムのクランプ値と、PMU、WIC、および NVIC の接続例を図 7-5 p. 7-10 に示します。統合を容易にするためにクランプ値は同じ値に設定されています。WICPEND と割り込み OR ゲートの位置は 重要ではありません。通常、クランプは、統合中にツールによって挿入されます。



図 7-5 PMU、WIC、および Cortex-M3 の相互接続

クロックが供給されていない回路では、WIC からの信号を使用して、特定の割り込みによって WIC が WAKEUP 要求を生成したかどうかを推測したり、WIC によって直接サポートされない別の電力低減手段を提供することができます。WIC 全体で同じオフセットが使用されていれば、WIC の割り込み関連ピンに接続する、INTISR、NMI、および RXEV の組み合わせとその数を気にする必要はありません。

WIC は、WIC ベースの SLEEPDEEP に移行すべきではないことを指示する、または、WIC がすでに SLEEPDEEP に移行していた場合は、WAKEUP 信号を HIGH に駆動して SLEEPDEEP ポリシーを非 WIC ベースに戻すように指示する信号の WICDISABLE を使用して無効にすることができます。デバッガがシステムに取り付けられている場合は、この信号を HIGH のままにしてデバッグ中の電力分離を避ける必要があります。

ウェークアップイベントの発生源と発生原因は実装定義です。2本以上の任意の数の信号を実装でサポートすることができます。これによって、NMI、デバッグ要求、割り込み、およびRXEVのセットを潜在的なウェークアップ発生源として使用する場合の最大限の柔軟性が提供されます。

電力オフ領域にデバッグ回路が含まれている場合は、nTDOEN を慎重に扱う必要があります。この信号は、電力オフ中にイネーブルにされるため、0にクランプすることができません。次のいずれかを実行してください。

- ・ クランプの両側にインバータを挿入する。
- · コアの電力オフ中は外部システムが nTDOEN をマスクする。
- ・ 電力オフ中は nTDOEN を 1 にクランプする。

## 8章 ネスト型ベクタ割り込みコントローラ

本章では、*ネスト型ベクタ割り込みコントローラ*(NVIC)について説明します。本章は以下のセクションから構成されています。

- ・ *NVIC について* p. 8-2
- ·  $NVIC \, O\mathcal{T} \, D\mathcal{T} \, \mathcal{T} \, \mathcal{T$
- ・ レベル割り込みとパルス割り込みの比較 p. 8-48

## 8.1 NVIC について

NVIC には次の特徴があります。

- · レイテンシが短い例外および割り込み処理を実現する
- 電力管理を制御する
- システム制御レジスタを実装している

NVIC は最大 240 の割り込みをサポートし、各割り込みには最大 256 レベルの優先度を設定でき、動的に優先度を再設定することもできます。NVIC とプロセッサコア インタフェースは密接に結合されているため、レイテンシの短い割り込み処理や、後着割り込みの効率的な処理が可能です。NVIC は、割り込みのテールチェインを可能にするため、スタックされた(ネストされた)割り込みの情報を保持します。

NVIC への完全なアクセスは特権モードからのみ実行できますが、構成制御レジスタを許可すると、ユーザモードで割り込みを保留することもできます (*構成制御レジスタ* p. 8-28)。それ以外のユーザモードでのアクセスは、すべてバスフォールトを引き起こします。

すべてのNVICレジスタは、特に明記されていない限り、バイト、ハーフワード、ワードを使用してアクセスできます。

すべての NVIC レジスタとシステムデバッグ レジスタは、プロセッサのエンディアン形式の状態にかかわらず、リトルエンディアンです。

プロセッサ例外の処理については、5章 Exceptions を参照して下さい。

## 8.2 NVIC のプログラマモデル

このセクションでは、NVIC レジスタのリストを示し、説明を行います。このセクションは次の項目から構成されています。

- · NVIC レジスタのマップ
- · NVIC レジスタの説明 p. 8-7

#### 8.2.1 NVIC レジスタのマップ

NVIC レジスタの一覧を、テーブル 8-1 に示します。NVIC はシステム制御空間に含まれています。NVIC 空間は次のように分けられています。

- 0xE000E000~0xE000E00F、割り込みタイプレジスタ
- 0xE000E010~0xE000E0FF、システムタイマ
- $0xE000E100 \sim 0xE000ECFF$ , NVIC
- ・ 0xE000ED00~0xE000ED8F、システム制御ブロック(次の項目が含まれます)
  - CPUID
  - システム制御、コンフィギュレーション、ステータス
  - フォールト通知
- 0xE000EF00~0xE000EF0F、ソフトウェアトリガ例外レジスタ
- · 0xE000EFD0~0xE000EFFF、ID 空間

## テーブル 8-1 NVIC レジスタ

| レジスタ名                            | タイプ                | アドレス       | リセット時の値    | ページ  |
|----------------------------------|--------------------|------------|------------|------|
| 割り込み制御タイプレジスタ                    | 読み出し専用             | 0xE000E004 | a          | 8-7  |
| 補助制御レジスタ                         | 読み出し/書き込み          | 0xE000E008 | 0x00000000 | 8-8  |
| SysTick 制御およびステータスレジスタ           | 読み出し/書き込み          | 0xE000E010 | 0x00000000 | 8-9  |
| SysTick リロード値レジスタ                | 読み出し/書き込み          | 0xE000E014 | 予測不能       | 8-11 |
| SysTick 現在値レジスタ                  | 読み出し / 書き込み<br>クリア | 0xE000E018 | 予測不能       | 8-11 |
| SysTick 較正値レジスタ                  | 読み出し専用             | 0xE000E01C | STCALIB    | 8-12 |
| 割り込み要求 (IRQ)0 ~ 31 イネーブルセット レジスタ | 読み出し/書き込み          | 0xE000E100 | 0x00000000 | 8-13 |
|                                  |                    | •          | •          |      |
|                                  |                    |            |            |      |

| レジスタ名                                   | タイプ       | アドレス       | リセット時の値    | ページ  |
|-----------------------------------------|-----------|------------|------------|------|
|                                         |           |            |            |      |
| 割り込み要求 (IRQ)224 ~ 239 イネーブル<br>セット レジスタ | 読み出し/書き込み | 0xE000E11C | 0x00000000 | 8-13 |
| 割り込み要求 (IRQ)0 ~ 31 イネーブルクリ<br>ア レジスタ    | 読み出し/書き込み | 0xE000E180 | 0x00000000 | 8-14 |
|                                         |           | •          |            |      |
|                                         |           |            |            | •    |
|                                         |           | •          |            |      |
| 割り込み要求 (IRQ)224 ~ 239 イネーブルク<br>リア レジスタ | 読み出し/書き込み | 0xE000E19C | 0x00000000 | 8-14 |
| 割り込み要求 (IRQ)0 ~ 31 保留セットレジ<br>スタ        | 読み出し/書き込み | 0xE000E200 | 0x00000000 | 8-15 |
|                                         |           | •          |            | •    |
|                                         |           | •          |            | •    |
|                                         |           |            |            |      |
| 割り込み要求 (IRQ)224 ~ 239 保留セットレ<br>ジスタ     | 読み出し/書き込み | 0xE000E21C | 0x00000000 | 8-15 |
| 割り込み要求 (IRQ)0 ~ 31 保留クリアレジ<br>スタ        | 読み出し/書き込み | 0xE000E280 | 0x00000000 | 8-16 |
|                                         |           |            |            |      |
|                                         |           |            |            |      |
|                                         |           |            |            |      |
| 割り込み要求 (IRQ)224 ~ 239 保留クリアレ<br>ジスタ     | 読み出し/書き込み | 0xE000E29C | 0x00000000 | 8-16 |
| 割り込み要求 (IRQ)0 ~ 31 アクティブビッ<br>ト レジスタ    | 読み出し専用    | 0xE000E300 | 0x00000000 | 8-17 |
|                                         |           |            |            |      |
|                                         |           |            |            |      |

| レジスタ名                                   | タイプ                       | アドレス       | リセット時の値      | ページ  |
|-----------------------------------------|---------------------------|------------|--------------|------|
|                                         |                           |            |              |      |
| 割り込み要求 (IRQ)224 ~ 239 アクティブ<br>ビット レジスタ | 読み出し専用                    | 0xE000E31C | 0x00000000   | 8-17 |
| 通常割り込み要求 (IRQ)0 ~3 優先度レジス<br>タ          | 読み出し/書き込み                 | 0xE000E400 | 0x00000000   | 8-17 |
|                                         |                           |            |              |      |
|                                         |                           | •          | •            |      |
|                                         |                           |            |              | •    |
| 通常割り込み要求 (IRQ)224 ~ 239 優先度レジスタ         | 読み出し/書き込み                 | 0xE000E4EC | 0x00000000   | 8-17 |
| CPUID ベースレジスタ                           | 読み出し専用                    | 0xE000ED00 | 0x412FC230   | 8-19 |
| 割り込み制御状態レジスタ                            | 読み出し / 書き込み、<br>または読み出し専用 | 0xE000ED04 | 0x00000000   | 8-20 |
| ベクタテーブルオフセット レジスタ                       | 読み出し/書き込み                 | 0xE000ED08 | 0x00000000   | 8-22 |
| アプリケーション割り込み / リセット制御<br>レジスタ           | 読み出し/書き込み                 | 0xE000ED0C | 0x000000000b | 8-24 |
| システム制御レジスタ                              | 読み出し/書き込み                 | 0xE000ED10 | 0x00000000   | 8-27 |
| 構成制御レジスタ                                | 読み出し/書き込み                 | 0xE000ED14 | 0x00000000   | 8-28 |
| システムハンドラ4~7優先度レジスタ                      | 読み出し/書き込み                 | 0xE000ED18 | 0x00000000   | 8-30 |
| システムハンドラ 8 ~ 11 優先度レジスタ                 | 読み出し/書き込み                 | 0xE000ED1C | 0x00000000   | 8-30 |
| システムハンドラ 12 ~ 15 優先度レジスタ                | 読み出し/書き込み                 | 0xE000ED20 | 0x00000000   | 8-30 |
| システムハンドラ制御および状態レジスタ                     | 読み出し/書き込み                 | 0xE000ED24 | 0x00000000   | 8-31 |
| 構成可能フォールトステータス レジスタ                     | 読み出し/書き込み                 | 0xE000ED28 | 0x00000000   | 8-35 |
| ハードフォールトステータス レジスタ                      | 読み出し/書き込み                 | 0xE000ED2C | 0x00000000   | 8-41 |
| デバッグフォールトステータス レジスタ                     | 読み出し/書き込み                 | 0xE000ED30 | 0x00000000   | 8-42 |
| メモリ管理アドレスレジスタ                           | 読み出し/書き込み                 | 0xE000ED34 | 予測不能         | 8-44 |
| バスフォールトアドレス レジスタ                        | 読み出し/書き込み                 | 0xE000ED38 | 予測不能         | 8-45 |

| レジスタ名                              | タイプ       | アドレス       | リセット時の値    | ページ  |
|------------------------------------|-----------|------------|------------|------|
| 補助フォールトステータス レジスタ                  | 読み出し/書き込み | 0xE000ED3C | 0x00000000 | 8-46 |
| PFR0: プロセッサ機能レジスタ 0                | 読み出し専用    | 0xE000ED40 | 0x00000030 | _    |
| PFR0: プロセッサ機能レジスタ 1                | 読み出し専用    | 0xE000ED44 | 0x00000200 | _    |
| DFR0: デバッグ機能レジスタ 0                 | 読み出し専用    | 0xE000ED48 | 0x00100000 | _    |
| AFR0: 補助機能レジスタ 0                   | 読み出し専用    | 0xE000ED4C | 0x00000000 | _    |
| MMFR0: メモリモデル機能レジスタ 0              | 読み出し専用    | 0xE000ED50 | 0x00000030 | _    |
| MMFR1: メモリモデル機能レジスタ 1              | 読み出し専用    | 0xE000ED54 | 0x00000000 | _    |
| MMFR2: メモリモデル機能レジスタ 2              | 読み出し専用    | 0xE000ED58 | 0x00000000 | -    |
| MMFR3: メモリモデル機能レジスタ 3              | 読み出し専用    | 0xE000ED5C | 0x00000000 | _    |
| ISAR0: ISA 機能レジスタ 0                | 読み出し専用    | 0xE000ED60 | 0x01141110 | _    |
| ISAR1: ISA 機能レジスタ 1                | 読み出し専用    | 0xE000ED64 | 0x02111000 | -    |
| ISAR2: ISA 機能レジスタ 2                | 読み出し専用    | 0xE000ED68 | 0x21112231 | _    |
| ISAR3: ISA 機能レジスタ 3                | 読み出し専用    | 0xE000ED6C | 0x01111110 | _    |
| ISAR4: ISA 機能レジスタ 4                | 読み出し専用    | 0xE000ED70 | 0x01310102 | _    |
| ソフトウェアトリガ割り込みレジスタ                  | 書き込み専用    | 0xE000EF00 | -          | 8-46 |
| ペリフェラル識別レジスタ (PID4)                | 読み出し専用    | 0xE000EFD0 | 0x04       | -    |
| ペリフェラル識別レジスタ (PID5)                | 読み出し専用    | 0xE000EFD4 | 0x00       | -    |
| ペリフェラル識別レジスタ (PID6)                | 読み出し専用    | 0xE000EFD8 | 0x00       | -    |
| ペリフェラル識別レジスタ (PID7)                | 読み出し専用    | 0xE000EFDC | 0x00       | _    |
| ペリフェラル識別レジスタ ビット [7:0]<br>(PID0)   | 読み出し専用    | 0xE000EFE0 | 0x00       | -    |
| ペリフェラル識別レジスタ ビット [15:8]<br>(PID1)  | 読み出し専用    | 0xE000EFE4 | 0xB0       | -    |
| ペリフェラル識別レジスタ ビット [23:16]<br>(PID2) | 読み出し専用    | 0xE000EFE8 | 0x2B       | -    |

| レジスタ名                               | タイプ    | アドレス       | リセット時の値 | ページ |
|-------------------------------------|--------|------------|---------|-----|
| ペリフェラル識別レジスタ ビット [31:24]<br>(PID3)  | 読み出し専用 | 0xE000EFEC | 0x00    | _   |
| コンポーネント識別レジスタビット [7:0]<br>(CID0)    | 読み出し専用 | 0xE000EFF0 | 0x0D    | -   |
| コンポーネント識別レジスタ ビット [15:8]<br>(CID1)  | 読み出し専用 | 0xE000EFF4 | 0xE0    | _   |
| コンポーネント識別レジスタ ビット<br>[23:16] (CID2) | 読み出し専用 | 0xE000EFF8 | 0x05    | _   |
| コンポーネント識別レジスタ ビット<br>[31:24] (CID3) | 読み出し専用 | 0xE000EFFC | 0xB1    | -   |

- a. リセット時の値は、定義されている割り込みの数によって異なります。
- b. ビット [10:8] はリセットされます。ENDIANESS ビットのビット [15] は、**BIGEND** のサンプリングによるリセット時にセットされます。

### 8.2.2 NVIC レジスタの説明

以下のセクションでは、NVICレジスタの使用法について説明します。

\_\_\_\_\_Note \_\_\_\_\_

メモリ保護ユニット (MPU) レジスタ、およびデバッグレジスタについては、 それぞれ 9 章 *Memory Protection Unit* と 10 章 *Core Debug* を参照して下さい。

## 割り込みコントローラタイプ レジスタ

NVIC がサポートしている割り込み線の数を確認するには、割り込みコントローラタイプレジスタを読み込みます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E004

アクセス 読み出し専用

**リセット時** そのプロセッサ実装で定義されている割り込みの数に依存します。

割り込みコントローラタイプ レジスタのビット割り当てを、図 8-1 に示します。



図 8-1 割り込みコントローラタイプ レジスタのビット割り当て

割り込みコントローラタイプ レジスタのビット割り当ての説明を、テーブル 8-2 に示します。

テーブル 8-2 割り込みコントローラタイプ レジスタのビット割り当て

| ビット    | フィールド       | 機能                                                                                                                                                                                  |
|--------|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:5] | -           | 予約                                                                                                                                                                                  |
| [4:0]  | INTLINESNUM | 割り込み線の合計数で、32 個のグループ<br>単位で示されます。<br>b00000 = 032a<br>b00001 = 3364<br>b00010 = 6596<br>b00011 = 97128<br>b00100 = 129160<br>b00101 = 161192<br>b00110 = 193224<br>b00111 = 225256a |

a. プロセッサは、 $1 \sim 240$  の外部割り込みのみをサポートします。

## 補助制御レジスタ

補助制御レジスタは、プロセッサ内部の特定の機能面を無効にするために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E008

アクセス 読み出し/書き込み

リセット時 0x00000000

補助制御レジスタのビット割り当てを、図8-2に示します。



図 8-2 補助制御レジスタのビット割り当て

補助制御レジスタのビット割り当ての説明を、テーブル 8-3 に示します。

テーブル 8-3 補助制御レジスタのビット割り当て

| ビット    | フィールド      | 機能                                                                                                                                |
|--------|------------|-----------------------------------------------------------------------------------------------------------------------------------|
| [31:3] | =          | 予約                                                                                                                                |
| [2]    | DISFOLD    | IT フォールディングを禁止します。                                                                                                                |
| [1]    | DISDEFWBUF | デフォルトのメモリマップ アクセス中のライトバッファの使用を禁止します。<br>これによって、すべてのバスフォールトが正確なバスフォールトになりますが、<br>メモリへストアが完了しなければ、次の命令を実行できないため、プロセッサの<br>性能が低下します。 |
| [0]    | DISMCYCINT | マルチサイクル命令の割り込みを禁止します。これによって、割り込みのスタッキングが発生する前に LDM/STM が完了するため、プロセッサの割り込みレイテンシが増大します。                                             |

## SysTick 制御およびステータスレジスタ

SysTick 機能を有効にするには、SysTick 制御およびステータスレジスタを使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E010

アクセス 読み出し/書き込み

リセット時 0x00000000

SysTick 制御およびステータスレジスタのビット割り当てを、図 8-3 に示します。



図 8-3 SysTick 制御およびステータスレジスタのビット割り当て

SysTick 制御およびステータスレジスタのビット割り当ての説明を、テーブル 8-4 に示します。

テーブル 8-4 SysTick 制御およびステータスレジスタのビット割り当て

| ビット     | フィールド     | 機能                                                                                                                                                                                                               |
|---------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:17] | -         | 予約                                                                                                                                                                                                               |
| [16]    | COUNTFLAG | 最後の読み出しの後にタイマが 0 になった場合、1 を返します。アプリケーションにより SysTick 制御およびステータスレジスタのどの部分でも読み出されると、クリアされます。デバッガが DAP を使用して読み出したとき、AHB-AP 制御レジスタの MasterType ビットが 0 にセットされている場合だけは、このビットは読み出し時にクリアされます。                             |
| [2]     | CLKSOURCE | 0 = 外部参照クロック<br>1 = コアクロック<br>参照クロックが提供されない場合は、コアクロックと同じクロックが供給される<br>ように1のまま保持します。コアクロックには、参照クロックと比べて最低でも<br>2.5 倍以上のスピードが要求されます。この要件が満たされない場合、カウント<br>値は予測不能です。                                                |
| [1]     | TICKINT   | 1=0までカウントダウンすると、SysTick ハンドラを保留します。<br>0=0までカウントダウンしても、SysTick ハンドラを保留しません。ソフトウェ<br>アは、COUNTFLAG を使用して、0までカウントされたかどうかを判断できます。                                                                                    |
| [0]     | ENABLE    | 1 = カウンタはマルチショット方式で動作します。つまり、カウンタにリロード値<br>がロードされてから、カウントダウンが開始されます。0 になると、<br>COUNTFLAG を 1 にセットします。また、オプションで、TICKINT に基づいて<br>SysTick ハンドラを保留することもできます。その後、リロード値を再びロード<br>して、カウントを開始します。<br>0 = カウンタは禁止されています。 |

#### SysTick リロード値レジスタ

カウンタが 0 になったときに現在値レジスタへロードされる開始値は、SysTick リロード値レジスタで指定します。これは、 $1 \sim 0x00FFFFFF$  の任意の値です。開始値を 0 にすることもできますが、SysTick 割り込みとCOUNTFLAG は 1 から 0 へのカウントの際にアクティブとなるため、この値は無効です。

このため、このレジスタがマルチショットタイマとして動作する場合、N+1回目のクロックパルス(Nは $1\sim0x00FFFFFF$ の任意の値)ごとにアクティブとなります。したがって、ティック割り込みを100クロックパルスごとに発生する必要がある場合、RELOAD に99を書き込む必要があります。ティック割り込みごとに新しい値が書き込まれる場合は、シングルショットとして扱われるので、実際のカウントダウンを書き込む必要があります。例えば、400クロックパルス後にティックを発生する必要がある場合は、RELOAD に400を書き込む必要があります。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E014

アクセス 読み出し/書き込み

リセット時 予測不能

SysTick リロード値レジスタのビット割り当てを、図 8-4 に示します。



#### 図 8-4 SysTick リロード値レジスタのビット割り当て

SysTick リロード値レジスタのビット割り当ての説明を、テーブル 8-5 に示します。

#### テーブル 8-5 SysTick リロード値レジスタのビット割り当て

| ビット     | フィールド  | 機能                                      |
|---------|--------|-----------------------------------------|
| [31:24] | _      | 予約                                      |
| [23:0]  | RELOAD | カウンタが 0 になったときに、SysTick 現在値レジスタにロードする値。 |

#### SysTick 現在値レジスタ

レジスタの現在の値を調べるには、Svs Tick 現在値レジスタを使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E018

アクセス 読み出し/書き込みクリア

リセット時 予測不能

SysTick 現在値レジスタのビット割り当てを、図 8-5 に示します。



#### 図 8-5 SysTick 現在値レジスタのビット割り当て

SysTick 現在値レジスタのビット割り当ての説明を、テーブル 8-6 に示します。

#### テーブル 8-6 SvsTick 現在値レジスタのビット割り当て

| ビット     | フィールド   | 機能                                                                                                                                                                       |
|---------|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:24] | =       | 予約                                                                                                                                                                       |
| [23:0]  | CURRENT | レジスタがアクセスされたときの現在値。読み出し-変更-書き込み保護は提供されないので、変更は慎重に行って下さい。<br>このレジスタは書き込みクリアです。このレジスタに任意の値を書き込むと、レジスタが0にクリアされます。レジスタをクリアすると、SysTick 制御およびステータスレジスタの COUNTFLAG ビットもクリアされます。 |

#### SysTick 較正値レジスタ

SysTick 較正値レジスタは、ソフトウェアが乗算と除算を使って要求されるスピードにスケーリングすることができるように使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E01C

アクセス 読み出し

リセット時 STCALIB

SysTick 較正値レジスタのビット割り当ての説明を、図 8-6 に示します。



図 8-6 SysTick 較正値レジスタのビット割り当て

SysTick 較正値レジスタのビット割り当ての説明を、テーブル 8-7 に示します。

#### テーブル 8-7 SysTick 較正値レジスタのビット割り当て

| ビット     | フィールド | 機能                                                                                                                                                                                   |  |
|---------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| [31]    | NOREF | 1 = 参照クロックが提供されていません。                                                                                                                                                                |  |
| [30]    | SKEW  | 1 = クロック周波数が原因で、較正値が正確に 10ms ではありません。これは、ソフトウェアのリアルタイム クロックの安定性に影響を与える可能性があります。                                                                                                      |  |
| [29:24] | _     | 予約                                                                                                                                                                                   |  |
| [23:0]  | TENMS | この値は、10ms タイミングのために使用するリロード値です。SKEW の値に応じて、<br>正確に 10ms の場合と、10ms に最も近くなる値の場合があります。<br>この値が 0 として読み出される場合、較正値は不明です。これは通常、参照クロック<br>がシステムからの未知の入力であるか、動的にスケーリングが可能であるかのいずれ<br>かが理由です。 |  |

## 割り込みイネーブルセットレジスタ

割り込みイネーブルセットレジスタは、次の目的に使用します。

- 割り込みを許可する。
- · どの割り込みが現在許可されているのかを判別する。

レジスタの各ビットは、32個の割り込みのうちの1つと対応します。割り込みイネーブルセットレジスタにビットをセットすることで、対応する割り込みが許可されます。

保留中の割り込みのイネーブルビットがセットされると、プロセッサは優先度に基づいて割り込みをアクティブにします。イネーブルビットがクリアされている場合、割り込み信号をアサートすると、その割り込みは保留されます。しかし、優先度にかかわらず、この割り込みをアクティブにすることはできません。このため、禁止された割り込みは、ラッチされる汎用I/Oビットとして使用することができます。また、割り込みを呼び出すことなくこのビットを読み込んでクリアできます。

割り込みイネーブルセットレジスタのビットをクリアするには、割り込みイ ネーブルクリアレジスタの対応するビットに1を書き込みます(割り込みイ ネーブルクリアレジスタ p. 8-14 参照)。

\_\_\_\_ Note \_\_\_\_

割り込みイネーブルセットレジスタのビットをクリアしても、現在アクティ ブな割り込みは影響を受けません。新しい割り込みがアクティブになること のみが禁止されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおり です。

アドレス  $0xE000E100 \sim 0xE000E11C$ 

アクセス 読み出し / 書き込み

リセット時 0x00000000

割り込みイネーブルセットレジスタのビット割り当ての説明を、テーブ ル8-8に示します。

#### テーブル 8-8 割り込みイネーブルセットレジスタのビット割り当て

#### ビット フィールド 機能 割り込みイネーブルセットビット。書き込み操作の場合、次の意味を持ちます。 [31:0] SETENA 1=割り込みを許可 0 = 無効

読み込み操作の場合、次の意味を持ちます。

1=割り込みを許可

0=割り込みを禁止

SETENA ビットに対する 0 の書き込みは無効です。このビットを読み出すと、現在の許 可状態が返されます。SETENA フィールドはリセット時にクリアされます。

## 割り込みイネーブルクリアレジスタ

割り込みイネーブルクリアレジスタは、次の目的に使用します。

- 割り込みを禁止する。
- どの割り込みが現在禁止されているのかを判別する。

レジスタの各ビットは、32個の割り込みのうちの1つと対応します。割り込 みイネーブルクリアレジスタのビットをセットすると、対応する割り込みが 禁止されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E180 ~ 0xE000E19C

アクセス 読み出し/書き込み

リセット時 0x00000000

割り込みイネーブルクリアレジスタのビット割り当ての説明を、テーブル 8-9 に示します。

#### テーブル 8-9 割り込みイネーブルクリアレジスタのビット割り当て

#### ビット フィールド 機能

[31:0] CLRENA 割り込みイネーブルクリアビット。書き込み操作の場合、次の意味を持ちます。

1 = 割り込みを禁止

0 = 無効

読み込み操作の場合、次の意味を持ちます。

1=割り込みを許可

0=割り込みを禁止

CLRENA ビットに対する 0 の書き込みは無効です。このビットを読み出すと、現在の許可状態が返されます。

## 割り込み保留セットレジスタ

割り込み保留セットレジスタは、次の目的に使用します。

- · 割り込みを強制的に保留状態に変更する。
- · どの割り込みが現在保留されているのかを判別する。

レジスタの各ビットは、32個の割り込みのうちの1つと対応します。割り込み保留セットレジスタのビットをセットすると、対応する割り込みが保留されます。

割り込み保留セットレジスタのビットをクリアするには、割り込み保留クリアレジスタの対応するビットに1を書き込みます(*割り込み保留クリアレジスタ*参照)。割り込み保留セットレジスタのビットをクリアすると、割り込みは非保留状態になります。

| N | Jote |  |
|---|------|--|
|   |      |  |

割り込み保留セットレジスタへの書き込みは、すでに保留または禁止されている割り込みに対しては無効です。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E200 ~ 0xE000E21C アクセス 読み出し / 書き込み

リセット時 0x00000000

割り込み保留セットレジスタのビット割り当ての説明を、テーブル 8-10 に示します。

#### テーブル 8-10 割り込み保留セットレジスタのビット割り当て

| ビット    | フィールド   | 機能                                                                                                      |
|--------|---------|---------------------------------------------------------------------------------------------------------|
| [31:0] | SETPEND | 割り込み保留セットビット 1 = 対応する割り込みを保留 0 = 対応する割り込みは保留していない SETPEND ビットに対する 0 の書き込みは無効です。このビットを読み出すと、現在の状態が返されます。 |

#### 割り込み保留クリアレジスタ

割り込み保留クリアレジスタは、次の目的に使用します。

- 保留中の割り込みをクリアする。
- · どの割り込みが現在保留されているのかを判別する。

レジスタの各ビットは、32個の割り込みのうちの1つと対応します。割り込み保留クリアレジスタのビットをセットすると、対応する保留中の割り込みは非アクティブの状態になります。

割り込み保留クリアレジスタへの書き込みは、アクティブな割り込みに対しては、その割り込みが保留されていない限り無効です。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E280 ~ 0xE000E29C

アクセス 読み出し/書き込み

リセット時 0x00000000

割り込み保留クリアレジスタのビット割り当ての説明を、テーブル 8-11 に示します。

#### テーブル 8-11 割り込み保留クリアレジスタのビット割り当て

| ピット    | フィールド   | 機能                                                                                                                   |
|--------|---------|----------------------------------------------------------------------------------------------------------------------|
| [31:0] | CLRPEND | 割り込み保留クリアビット<br>1 = 保留中の割り込みをクリア<br>0 = 保留中の割り込みをクリアしない<br>CLRPEND ビットに対する 0 の書き込みは無効です。このビットを読み出<br>すと、現在の状態が返されます。 |

## アクティブビット レジスタ

どの割り込みがアクティブであるかを判別するには、アクティブビットレジスタを読み出します。レジスタの各フラグは、32個の割り込みのうちの1つと対応します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E300 ~ 0xE000E31C

アクセス 読み出し専用

リセット時 0x00000000

アクティブビット レジスタのビット割り当ての説明を、テーブル 8-12 に示します。

#### テーブル 8-12 アクティブビット レジスタのビット割り当て

| ピット    | フィールド  | 機能                                                                                              |
|--------|--------|-------------------------------------------------------------------------------------------------|
| [31:0] | ACTIVE | 割り込みアクティブフラグ<br>1 = 割り込みはアクティブであるか、横<br>取りされてスタックされています。<br>0 = 割り込みは非アクティブであるか、<br>スタックされています。 |

## 割り込み優先度レジスタ

割り込み優先度レジスタは、利用可能な各割り込みに、0~255の優先度を割り当てるために使用します。0が最も高い優先度で、255が最も低い優先度です。

優先度レジスタには、実装定義の値が最初にストアされます。つまり、4 ビットの優先度がある場合、優先度の値はバイトのビット [7:4] に保存されま す。ただし、3 ビットの優先度がある場合は、優先度の値はバイトのビット [7:5] に保存されます。これは、アプリケーションがいくつの優先度を利用で きるのか知る必要なしに動作できることを意味します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000E400 ~ 0xE000E41F

アクセス 読み出し/書き込み

リセット時 0x00000000

割り込み $0 \sim 31$  用の割り込み優先度レジスタ $0 \sim 7$  のビット割り当てを、図 8-7 に示します。

|          | 31 24  | 23 16  | 15 8   | 7 0    |
|----------|--------|--------|--------|--------|
| E000E400 | PRI_3  | PRI_2  | PRI_1  | PRI_0  |
| E000E404 | PRI_7  | PRI_6  | PRI_5  | PRI_4  |
| E000E408 | PRI_11 | PRI_10 | PRI_9  | PRI_8  |
| E000E40C | PRI_15 | PRI_14 | PRI_13 | PRI_12 |
| E000E410 | PRI_19 | PRI_18 | PRI_17 | PRI_16 |
| E000E414 | PRI_23 | PRI_22 | PRI_21 | PRI_20 |
| E000E418 | PRI_27 | PRI_26 | PRI_25 | PRI_24 |
| E000E41C | PRI_31 | PRI_30 | PRI_29 | PRI_28 |

図 8-7 割り込み優先度レジスタの 0~31 ビットの割り当て

下位の PRI\_n ビットにより、優先度グループ化のサブ優先度を指定することができます。 *例外の優先度* p. 5-6 を参照して下さい。

割り込み優先度レジスタのビット割り当ての説明を、テーブル 8-13 に示します。ここで、n は割り込みの番号で、0 より大きく 240 以下です。

#### テーブル 8-13 割り込み優先度レジスタの0~31 ビットの割り当て

| ビット   | フィールド | 機能         |
|-------|-------|------------|
| [7:0] | PRI_n | 割り込み πの優先度 |

#### CPU ID ベースレジスタ

次の内容を判別するには、CPU ID ベースレジスタを読み出します。

- プロセッサコアの ID 番号
- · プロセッサコアのバージョン番号
- ・ プロセッサコアの実装の詳細

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED00

アクセス 読み出し専用

リセット時 0x412FC230

CPUID ベースレジスタのビット割り当てを、図 8-8 に示します。



#### 図 8-8 CPUID ベースレジスタのビット割り当て

CPUID ベースレジスタのビット割り当ての説明を、テーブル 8-14 に示します。

#### テーブル 8-14 CPUID ベースレジスタのビット割り当て

| ビット     | フィールド       | 機能                      |
|---------|-------------|-------------------------|
| [31:24] | IMPLEMENTER | 実装者コード。ARM の場合は0x41 です。 |
| [23:20] | VARIANT     | 実装定義のバリアント番号            |

#### テーブル 8-14 CPUID ベースレジスタのビット割り当て (続く)

| ビット     | フィールド    | 機能                                                                                                                                       |
|---------|----------|------------------------------------------------------------------------------------------------------------------------------------------|
| [19:16] | 定数       | 0xF として読み出されます。                                                                                                                          |
| [15:4]  | PARTNO   | ファミリ内のプロセッサ番号 [11:10] b11 = Cortex ファミリ [9:8] b00 = バージョン [7:6] b00 = 予約 [5:4] b10 = M (v7-M) [3:0] X = ファミリ番号。Cortex-M3 ファミリの場合は b0011。 |
| [3:0]   | REVISION | 実装定義のリビジョン番号                                                                                                                             |

#### 割り込み制御状態レジスタ

割り込み制御状態レジスタは、次の目的に使用します。

- 保留中のマスク不能割り込み(NMI)をセットする。
- · 保留中の SVC をセットまたはクリアする。
- · 保留中の SysTick をセットまたはクリアする。
- 保留中の例外をチェックする。
- · 最も優先度が高い、保留中の例外のベクタ番号をチェックする。
- アクティブな例外のベクタ番号をチェックする。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED04

アクセス 読み出し/書き込み、または読み出し専用

リセット時 0x00000000

割り込み制御状態レジスタのビット割り当てを、図 8-9 p. 8-21 に示します。



図 8-9 割り込み制御状態レジスタのビット割り当て

割り込み制御状態レジスタのビット割り当ての説明を、テーブル 8-15 に示します。

#### テーブル 8-15 割り込み制御状態レジスタのビット割り当て

| ビット     | フィールド      | タイプ            | 機能                                                                                                                                              |
|---------|------------|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------|
| [31]    | NMIPENDSET | 読み出し /<br>書き込み | 保留中の NMI をセットするビット<br>1 = 保留中の NMI をセットします。<br>0 = 保留中の NMI をセットしません。<br>NMIPENDSET は、NMI を保留し、アクティブにします。NMI は最<br>優先の割り込みなので、設定すると直ちに効果を発揮します。 |
| [30:29] | -          | _              | 予約                                                                                                                                              |
| [28]    | PENDSVSET  | 読み出し /<br>書き込み | 保留中の PendSV をセットするビット<br>1 = 保留中の PendSV をセットします。<br>0 = 保留中の PendSV をセットしません。                                                                  |
| [27]    | PENDSVCLR  | 書き込み<br>専用     | 保留中の PendSV をクリアするビット<br>1 = 保留中の PendSV をクリアします。<br>0 = 保留中の PendSV をクリアしません。                                                                  |
| [26]    | PENDSTSET  | 読み出し /<br>書き込み | 保留中の SysTick をセットするビット<br>1 = 保留中の SysTick をセットします。<br>0 = 保留中の SysTick をセットしません。                                                               |

テーブル 8-15 割り込み制御状態レジスタのビット割り当て (続く)

| ビット     | フィールド       | タイプ        | 機能                                                                                                                                                                                                                                                                                                        |
|---------|-------------|------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [25]    | PENDSTCLR   | 書き込み<br>専用 | 保留中の SysTick をクリアするビット<br>1 = 保留中の SysTick をクリアします。<br>0 = 保留中の SysTick をクリアしません。                                                                                                                                                                                                                         |
| [24]    | -           | -          | 予約                                                                                                                                                                                                                                                                                                        |
| [23]    | ISRPREEMPT  | 読み出し<br>専用 | このビットは、デバッグ時のみ使用できます。保留中の割り込みが、次の実行サイクルにアクティブになることを示します。デバッグホールト制御およびステータスレジスタの C_MASKINTS がクリアされている場合、割り込みは処理されます。                                                                                                                                                                                       |
| [22]    | ISRPENDING  | 読み出し<br>専用 | 割り込み保留フラグ。NMI とフォールトは除外します。<br>1 = 割り込みは保留中。<br>0 = 割り込みは保留中ではない。                                                                                                                                                                                                                                         |
| [21:12] | VECTPENDING | 読み出し<br>専用 | 保留中の ISR 番号フィールド。VECTPENDING には、最も優先度<br>が高い保留中の ISR の割り込み番号が格納されています。                                                                                                                                                                                                                                    |
| [11]    | RETTOBASE   | 読み出し<br>専用 | すべてのアクティブな例外のセットから IPSR_current_exception を<br>引いた結果が、空のセットである場合、このビットは 1 になりま<br>す。                                                                                                                                                                                                                      |
| [10]    | -           | _          | 予約                                                                                                                                                                                                                                                                                                        |
| [9]     | -           | _          | 予約                                                                                                                                                                                                                                                                                                        |
| [8:0]   | VECTACTIVE  | 読み出し専用     | アクティブな ISR 番号フィールド。VECTACTIVE には、NMI およびハードフォールトを含む、現在実行されている ISR の割り込み番号が格納されています。共有ハンドラは、VECTACTIVE を使用して、その ISR がどの割り込みにより呼び出されたのかを特定できます。VECTACTIVE フィールドから 16 を減算して、割り込みイネーブルクリア / セットレジスタ、割り込み保留クリア / セットレジスタ、割り込み優先度レジスタへのインデックスとすることができます。INTISR[0] のベクタ番号は 16 です。VECTACTIVE フィールドはリセット時にクリアされます。 |

## ベクタテーブルオフセット レジスタ

ベクタテーブル オフセットレジスタは、次の内容を決定するために使用します。

- · ベクタテーブルが RAM またはコードメモリにあるかどうか。
- ベクタテーブルのオフセット。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED08

アクセス 読み出し/書き込み

リセット時 0x00000000

ベクタテーブル オフセットレジスタのビット割り当てを、図 8-10 p. 8-23 に示します。



## 図 8-10 ベクタテーブル オフセットレジスタのビット割り当て

ベクタテーブル オフセットレジスタのビット割り当ての説明を、テーブル 8-16 に示します。

#### テーブル 8-16 ベクタテーブル オフセットレジスタのビット割り当て

| ピット     | フィールド   | 機能                                                                        |
|---------|---------|---------------------------------------------------------------------------|
| [31:30] | =       | 予約。RAZ/WI                                                                 |
| [29]    | TBLBASE | テーブルベースはコード (0) または RAM(1) のいずれかに存在します。                                   |
| [28:7]  | TBLOFF  | ベクタテーブルベース オフセットフィールド。SRAM または CODE 空間の最下位から<br>テーブルのベースまでのオフセットが含まれています。 |
| [6:0]   | -       | 予約。RAZ/WI                                                                 |

ベクタテーブル オフセットレジスタは、CODE または SRAM 空間にあるベクタテーブルの位置を示しています。リセット時のデフォルト値は 0 (CODE 空間)です。位置を設定するとき、オフセットはテーブルにある例外の数に基づいてアラインされる必要があります。つまり、16 個までの割り込みが使える、最小のアライメントは 32 ワードになります。割り込みの数がより多い場合は、次の 2 のべき乗まで切り上げて、アライメントを調整する必要があります。例えば、21 個の割り込みが必要な場合、テーブルサイズが 37 ワードになり、次の 2 のべき乗は 64 なので、アライメントは 64 ワード境界の必要があります。



テーブルアライメントの要件は、テーブルオフセットのビット [6:0] が常に 0 であることです。TBLBASE と TBLOFF が 7'b0000000 で合成され、完全な ベクタテーブルのベースオフセット値が構成されます。

## アプリケーション割り込みおよびリセット制御レジスタ

アプリケーション割り込みおよびリセット制御レジスタは、次の目的に使用します。

- · データのエンディアン形式を判別する。
- ・ デバッグまたはハードウェア障害からの回復のため、すべてのアクティブな状態情報をクリアする。
- · システムリセットを実行する。
- ・ 優先度のグループ分け位置(2進小数点)を変更する。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED0C

アクセス 読み出し/書き込み

リセット時 0x00000000

アプリケーション割り込みおよびリセット制御レジスタのビット割り当てを、図 8-11 に示します。



図 8-11 アプリケーション割り込みおよびリセット制御レジスタのビット割り当て

アプリケーション割り込みおよびリセット制御レジスタのビット割り当ての説明を、テーブル 8-17 に示します。

# テーブル 8-17 アプリケーション割り込みおよびリセット制御レジスタのビット割り当て

| ビット     | フィールド       | 機能                                                                                                                                                                                                                                                                                                                                                                                                                        |
|---------|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:16] | VECTKEY     | レジスタキー。このレジスタへ書き込みを行うには、VECTKEY フィールドに 0x5FA を指定する必要があります。それ以外の場合、書き込み値は無視されます。                                                                                                                                                                                                                                                                                                                                           |
| [31:16] | VECTKEYSTAT | 0xFA05 として読み出されます。                                                                                                                                                                                                                                                                                                                                                                                                        |
| [15]    | ENDIANESS   | データエンディアン形式ビット 1 = ビッグエンディアン 0 = リトルエンディアン ENDIANESS は、リセット時に BIGEND 入力ポートからサンプリングされます。リセット期間外では ENDIANESS を変更できません。                                                                                                                                                                                                                                                                                                      |
| [14:11] | -           | 予約                                                                                                                                                                                                                                                                                                                                                                                                                        |
| [10:8]  | PRIGROUP    | 割り込み優先度グループ分けフィールドで、次の意味を持ちます。         PRIGROUP 0       サブ優先度と横取り優先度の分割         1       7.1 で、横取り優先度が7ビット、サブ優先度が1ビットを示します。         3       6.2 で、横取り優先度が6ビット、サブ優先度が2ビットを示します。         5       5.3 で、横取り優先度が5ビット、サブ優先度が3ビットを示します。         6       4.4 で、横取り優先度が4ビット、サブ優先度が4ビットを示します。         7       2.6 で、横取り優先度が2ビット、サブ優先度が6ビットを示します。         1.7 で、横取り優先度が1ビット、サブ優先度が7ビットを示します。         0.8 で、横取り優先度なし、サブ優先度が8ビットを示します。 |

## テーブル 8-17 アプリケーション割り込みおよびリセット制御レジスタのビット割り当て (続く)

| ビット   | フィールド         | 機能                                                                                                                                                                                                                                                                                                |
|-------|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       |               | PRIGROUPフィールドは、同じ横取りレベルを持つ例外のサブ優先度を作成するために、2 進小数点の位置を示します。割り込み優先度レジスタの PRI_nフィールドを、横取りレベルとサブ優先度レベルに分割します。2 進小数点の位置は、値の左です。つまり、PRIGROUPの値は、 <i>最下位ビット</i> (LSB) の左から始まる小数点を表しています。これは7:0 のビット [0] になります。優先度に割り当てられているビットの数および選択されている実装によっては、最下位の値は0ではないこともあります。                                    |
| [7:3] | _             | 予約                                                                                                                                                                                                                                                                                                |
| [2]   | SYSRESETREQ   | リセットが必要なことを示している外部システムに対して、信号のアサートを引き起こします。デバッグ以外の主要なコンポーネントすべてについて、強制的に大規模なシステムリセットを行うことを目的としています。このビットをセットしても、ホールトデバッグが実行されるのを防ぐことはできません。                                                                                                                                                       |
| [1]   | VECTCLRACTIVE | 次のように、アクティブなベクタビットをクリアします。 1 = アクティブな NMI、フォールト、および割り込みの、すべての状態情報をクリアします。 0 = クリアしません。 スタックの再初期化はアプリケーションで行う必要があります。 VECTCLRACTIVE ビットは、デバッグ中に既知の状態に戻るために使用されます。VECTCLRACTIVE ビットは、自身によりクリアされます。 IPSR は、この操作ではクリアされません。このため、アプリケーションで使用する場合は、ベースレベルの起動またはアクティブビットを設定可能なシステムハンドラの内部でのみ使用する必要があります。 |
| [0]   | VECTRESET     | システムリセット ビットで、デバッグコンポーネント以外のシステムをリセットします。 1 = システムをリセットします。 0 = システムをリセットしません。 VECTRESET ビットは、自身によりクリアされます。VECTRESET ビットはリセット時にクリアされます。 デバッグの場合は、コアが停止したときのみこのビットを書き込んで下さい。                                                                                                                       |

\_\_\_\_\_ Note \_\_\_\_\_

SYSRESETREQ は、システムリセットによりクリアされます。これは、 VECTRESET を同時にアサートすると、SYSRESETREQ が書き込まれたのと同 じサイクルにクリアされる可能性があることを意味します。この場合、外部 のシステムが SYSRESETREQ を観測できなくなる可能性があります。したがって、VECTRESET と SYSRESETREQ は排他的に使用し、同時に両方に1を書き込まないようにする必要があります。

## システム制御レジスタ

システム制御レジスタは、次のような電力管理機能のため使用します。

- プロセッサが低電力状態にいつ移行できるかをシステムへ知らせる
- プロセッサが低電力状態に入る、または退出する方法の制御

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED10

アクセス 読み出し/書き込み

リセット時 0x00000000

システム制御レジスタのビット割り当てを、図8-12に示します。



図 8-12 システム制御レジスタのビット割り当て

システム制御レジスタのビット割り当ての説明を、テーブル8-18に示します。

## テーブル 8-18 システム制御レジスタのビット割り当て

| ピット    | フィールド       | 機能                                                                                                                                                                                      |
|--------|-------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:5] | =           | 予約                                                                                                                                                                                      |
| [4]    | SEVONPEND   | このビットが許可されると、割り込みが非アクティブから保留中に移行したときに、WFE がウェークアップされます。許可されていない場合は、WFE は外部のSEV 命令で生成されたイベント信号のみによりウェークアップされます。このイベント入力 (RXEV) は、イベント待ちでないときであっても受け付けられ、次のWFE に対して効果を発揮します。              |
| [3]    | _           | 予約                                                                                                                                                                                      |
| [2]    | SLEEPDEEP   | ディープスリープビット 1 = Cortex-M3 クロックの停止が可能なことをシステムに通知します。このビットをセットすると、プロセッサを停止可能なときに SLEEPDEEP ポートがアサートされます。 0 = システムクロックを停止することはできません。 SLEEPDEEP の使用法の詳細については、7 章 Power Management を参照して下さい。 |
| [1]    | SLEEPONEXIT | ハンドラモードからスレッドモードに戻るとき、退出時スリープに移行します。 1 = ISR の退出時スリープに移行します。 0 = スレッドモードへ戻るときにスリープへ移行しません。 割り込み駆動型アプリケーションは、この機能を使用して、空のメインアプリケーションに戻ることを避けられます。                                        |
| [0]    | _           | 予約                                                                                                                                                                                      |

## 構成制御レジスタ

構成制御レジスタは、次の目的に使用します。

- ・ NMI、ハードフォールト、FAULTMASK がバスフォールトを無視するのを許可する。
- ・ 0による除算およびアンアラインドアクセスをトラップする。
- ソフトウェアトリガ例外レジスタへのユーザアクセスを許可する。
- スレッドモードへのエントリを制御する。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED14

アクセス 読み出し/書き込み

## リセット時 0x00000200

\_\_\_\_\_ Note \_\_\_\_\_

STKALIGN は、STKALIGNINIT の値に応じて、0 または1 にリセットすることができます。

構成制御レジスタのビット割り当てを、図8-13に示します。



図 8-13 構成制御レジスタのビット割り当て

構成制御レジスタのビット割り当ての説明を、テーブル 8-19 に示します。

テーブル 8-19 構成制御レジスタのビット割り当て

| ビット     | フィールド     | 機能                                                                                                                                                                                                                                                                                                 |
|---------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:10] | -         | 予約                                                                                                                                                                                                                                                                                                 |
| [9]     | STKALIGN  | 1 = 例外エントリのときに、例外の前に使用されていた SP が 8 バイトアラインドに調整され、復元のためのコンテキストが保存されます。 SP は対応する例外からの復帰時に復元されます。 0 = 例外の開始時に、例外の前に使用されていた SP には、4 バイトのアライメントのみが保証されます。                                                                                                                                               |
| [8]     | BFHFNMIGN | 許可された場合、優先度-1および-2で実行されているハンドラ (ハードフォールト、NMI、および FAULTMASK から昇格されたハンドラ)が、ロードおよびストア命令により生じたデータバス フォールトを 無視します。禁止されている場合、これらのバスフォールトはロック アップを引き起こします。このビットを有効にする場合は、十分な注意を払うようにして下さい。すべてのデータバス フォールトが無視される ため、ハンドラおよびそのデータが絶対的に安全なメモリにある場合のみ、使用して下さい。通常、制御パスの問題の検出や修正のためにシステムデバイスやブリッジを調査するのに使用されます。 |

## テーブル 8-19 構成制御レジスタのビット割り当て (続く)

| ビット   | フィールド           | 機能                                                                                                                                                                                                                        |
|-------|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [7:5] | -               | 予約                                                                                                                                                                                                                        |
| [4]   | DIV_0_TRP       | 0による除算でのトラップ。これにより、0による除算が試みられた場合のフォールト / 停止が許可されます。関連する用法フォールトステータス レジスタのビットは DIVBYZERO です。詳細については、 <i>用法フォールトステータス レジスタ</i> p. 8-39 を参照して下さい。                                                                           |
| [3]   | UNALIGN_TRP     | アンアラインド アクセス用のトラップ。これにより、アンアラインドな<br>ハーフまたはフルワード アクセスに対するフォールト / 停止が許可され<br>ます。アンアラインドな複数ロード / ストアは常にフォールトを引き起<br>こします。関連する用法フォールトステータス レジスタのビットは<br>UNALIGNED です。詳細については、 <i>用法フォールトステータス レジス</i><br>タ p. 8-39 を参照して下さい。 |
| [2]   | -               | 予約                                                                                                                                                                                                                        |
| [1]   | USERSETMPEND    | 1 が書き込まれた場合、メインスタック ポインタと対応しているメイン<br>例外をトリガ(保留)するために、ユーザコードがソフトウェアトリガ<br>割り込みレジスタに書き込みを行うことを許可します。                                                                                                                       |
| [0]   | NONEBASETHRDENA | 0 (デフォルト値) の場合、最後の例外から戻ったときはスレッドモード<br>のみに移行することができます。1 に設定されている場合、戻り値の制<br>御によってハンドラモードのどのレベルからでもスレッドモードに移行<br>することが可能です。                                                                                                |

# システムハンドラ優先度レジスタ

システムハンドラ優先度レジスタは3つあり、次のシステムハンドラの優先度付けに使用します。

- ・メモリ管理
- ・バスフォールト
- ・ 用法フォールト
- デバッグモニタ
- · SVC
- SysTick
- PendSV

システムハンドラは、どの優先度レベルにも設定可能な例外ハンドラの特殊なクラスです。ほとんどのシステムハンドラは、オン (許可) とオフ (禁止)のいずれにもマスクできます。禁止された場合、そのフォールトは常にハードフォールトとして取り扱われます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED18、0xE000ED1C、0xE000ED20

アクセス 読み出し/書き込み

リセット時 0x00000000

システムハンドラ優先度レジスタのビット割り当てを、図 8-14 p. 8-31 に示します。

|          | 31 24  | 23 16  | 15 8   | 7 0    |
|----------|--------|--------|--------|--------|
| E000ED18 | PRI_7  | PRI_6  | PRI_5  | PRI_4  |
| E000ED1C | PRI_11 | PRI_10 | PRI_9  | PRI_8  |
| E000ED20 | PRI_15 | PRI_14 | PRI_13 | PRI_12 |

#### 図 8-14 システムハンドラ優先度レジスタのビット割り当て

システムハンドラ優先度レジスタのビット割り当ての説明を、テーブル 8-20 に示します。

## テーブル 8-20 システムハンドラ優先度レジスタのビット割り当て

| ピット     | フィールド  | 機能                                                       |
|---------|--------|----------------------------------------------------------|
| [31:24] | PRI_N3 | システムハンドラ 7、11、15 の優先度。それぞれ、予約、SVCall、SysTick<br>に対応します。  |
| [23:16] | PRI_N2 | システムハンドラ 6、10、14 の優先度。それぞれ、用法フォールト、予約、<br>PendSV に対応します。 |
| [15:8]  | PRI_N1 | システムハンドラ 5、9、13 の優先度。それぞれ、バスフォールト、予約、<br>予約に対応します。       |
| [7:0]   | PRI_N  | システムハンドラ 4、8、12 の優先度。それぞれ、メモリ管理、予約、デ<br>バッグモニタに対応します。    |

## システムハンドラ制御および状態レジスタ

システムハンドラ制御状態および状態レジスタは、次の目的に使用します。

- システムハンドラを許可または禁止する。
- ・ バスフォールト、メモリ管理フォールト、SVC の保留ステータスを判定する。

システムハンドラのアクティブステータスを判定する。

フォールトハンドラが禁止されているときに対応するフォールト状態が発生した場合、そのフォールトはハードフォールトに昇格されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED24

アクセス 読み出し/書き込み

リセット時 0x00000000

システムハンドラ制御および状態レジスタのビット割り当てを、図 8-15 p. 8-32 に示します。



図 8-15 システムハンドラ制御および状態レジスタのビット割り当て

システムハンドラ制御および状態レジスタのビット割り当ての説明を、テーブル 8-21 に示します。

テーブル 8-21 システムハンドラ制御および状態レジスタのビット割り当て

| ビット     | フィールド          | 機能                                     |
|---------|----------------|----------------------------------------|
| [31:19] | -              | 予約                                     |
| [18]    | USGFAULTENA    | 禁止する場合は 0 に、許可する場合は 1 にセットします。         |
| [17]    | BUSFAULTENA    | 禁止する場合は 0 に、許可する場合は 1 にセットします。         |
| [16]    | MEMFAULTENA    | 禁止する場合は 0 に、許可する場合は 1 にセットします。         |
| [15]    | SVCALLPENDED   | SVCall が保留されている場合、1<br>として読み出されます。     |
| [14]    | BUSFAULTPENDED | BusFault が保留されている場合、<br>1として読み出されます。   |
| [13]    | MEMFAULTPENDED | MemManage が保留されている場合、1 として読み出されます。     |
| [12]    | USGFAULTPENDED | 用法フォールトが保留されている<br>場合、1として読み出されます。     |
| [11]    | SYSTICKACT     | SysTick がアクティブな場合、1<br>として読み出されます。     |
| [10]    | PENDSVACT      | PendSV がアクティブな場合、1<br>として読み出されます。      |
| [9]     | -              | 予約                                     |
| [8]     | MONITORACT     | モニタがアクティブな場合、1 と<br>して読み出されます。         |
| [7]     | SVCALLACT      | SVCall がアクティブな場合、1 と<br>して読み出されます。     |
| [6:4]   |                | 予約                                     |
| [3]     | USGFAULTACT    | UsageFault がアクティブな場合、<br>1 として読み出されます。 |

#### テーブル 8-21 システムハンドラ制御および状態レジスタのビット割り当て (続く)

| ピット | フィールド       | 機能                                    |
|-----|-------------|---------------------------------------|
| [2] | -           | 予約                                    |
| [1] | BUSFAULTACT | BusFault がアクティブな場合、1<br>として読み出されます。   |
| [0] | MEMFAULTACT | MemManage がアクティブな場合、<br>1 として読み出されます。 |

アクティブビットは、アクティブか、現在実行中か、または横取りによりスタックされているシステムハンドラがあるかどうかを示します。この情報はデバッグに使用され、アプリケーションハンドラによっても使用されます。 保留ビットは、リトライできないフォールトがより高い優先度の割り込みの後着が原因で引き伸ばされている場合のみセットされます。

#### —— Caution ———

アクティブビットは書き込み、クリア、またはセットが可能です。しかし、 実行の際は十分に注意して下さい。これらのビットのクリアおよびセットは、 スタックの内容の修復や、他のデータ構造のクリーンアップを行いません。 コンテキストスイッチャが、スレッドのコンテキストを保存するためにクリ アとセットを使用することを意図しています。フォールトハンドラ中での使 用も考えられます。最も一般的な状況は、未定義の命令およびコプロセッサ のエミュレーションのために、SVCall ハンドラまたは UsageFault ハンドラに あるスレッドのコンテキストを保存することです。

この操作を実行するためのモデルは、現在の状態を保存して、ハンドラのコンテキストを格納しているスタックを切り替えて、新しいスレッドの状態をロードして、新しいスレッドのスタックに切り替えてから、スレッドに戻ることです。IPSR はこの操作を反映するように変更されないので、現在のハンドラのアクティブビットを絶対クリアしないようにしてください。スタックされたアクティブなハンドラを変更するためだけに使用して下さい。

表で示されているように、SVCALLPENDED と BUSFAULTPENDED ビットは、対応するハンドラが後着割り込みによって保留されている場合にセットされます。これらのビットは、元になるハンドラが実際に起動されるまで、クリアされません。つまり、もし SVCall またはバスフォールト ハンドラが開始される前に、スタックエラーまたはベクタ読み込みエラーが発生した場合、これらのビットはクリアされません。これにより、プッシュエラーまたはベクタ読み出しエラーハンドラでは、ビットをクリアするか再試行するかを選択できます。

## 構成可能フォールトステータス レジスタ

構成可能フォールトステータス レジスタは次の3つがあり、ローカルフォールトに関する情報を取得するために使用します。これらのレジスタには、次が含まれます。

- · メモリ管理フォールトステータス レジスタ
- · *用法フォールトステータス レジスタ* p. 8-39

これらのレジスタのフラグは、ローカルフォールトの原因を示します。複数のフォールトが発生した場合は、複数のフラグが設定されることがあります。これらのレジスタは読み出し/書き込みクリアです。つまり、これらのレジスタは通常に読み出せますが、任意のビットに1を書き込むと、そのビットがクリアされます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

**アドレス** 0xE000ED28 メモリ管理フォールトステータス レジスタ

0xE000ED29 バスフォールトステータス レジスタ

0xE000ED2A 用法フォールトステータス レジスタ

**アクセス** 読み出し / 1 を書き込んでクリア

リセット時 0x00000000

\_\_\_\_\_ Note \_\_\_\_

構成可能フォールトステータス レジスタのビット割り当てを、図 8-16 に示します。



図 8-16 構成可能フォールトステータス レジスタのビット割り当て

個々のステータスレジスタへのアクセスは、適切なアドレスとサイズにアラインさせる必要があります。32 ビットワード全体はアドレスの 0xE000ED28 を使用してアクセスされ、BFSR と MFSR はそれぞれが正しくアラインされたバイトサイズとしてアクセスされ、UFSR はアドレスの 0xE000ED2A に正しくアラインされたハーフワードとしてアクセスされます。

## メモリ管理フォールトステータス レジスタ

メモリ管理フォールトステータス レジスタのフラグは、メモリアクセスフォールトの原因を示します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED28

**アクセス** 読み出し / 1 を書き込んでクリア

リセット時 0x00000000

メモリ管理フォールトステータス レジスタのビット割り当てを、図 8-17 に示します。



図 8-17 メモリ管理フォールトステータス レジスタのビット割り当て

メモリ管理フォールトステータス レジスタのビット割り当ての説明を、テーブル 8-22 に示します。

## テーブル 8-22 メモリ管理フォールトステータス レジスタのビット割り当て

| ビット   | フィールド     | 機能                                                                                                                                                                                                                                                                                   |
|-------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [7]   | MMARVALID | メモリ管理アドレスレジスタ (MMAR) アドレス有効フラグ 1 = MMAR での有効なフォールトアドレス。バスフォールトなどの後着フォールトは、メモリ管理フォールトをクリアすることができます。 0 = MMAR での有効なフォールトアドレスなし。 優先度が原因でハードフォールトに昇格される MemManage フォールトが発生した場合、ハードフォールト ハンドラは、このビットをクリアする必要があります。これによって、MMAR 値が上書きされてしまっている、スタックされたアクティブな MemManage ハンドラに戻るという問題を防止できます。 |
| [6:5] | _         | 予約                                                                                                                                                                                                                                                                                   |
| [4]   | MSTKERR   | 例外のスタッキングで、1つ以上のアクセス違反が発生しました。SP は調整された<br>状態のままで、スタックのコンテキスト領域の値は正しくない可能性があります。<br>MMAR は書き込まれていません。                                                                                                                                                                                |
| [3]   | MUNSTKERR | 例外からの復帰のアンスタッキングで、1つ以上のアクセス違反が発生しました。<br>これは、ハンドラにチェインされているので、元の復帰スタックはまだ存在してい<br>ます。SP は失敗した復帰によって調整されず、新しい保存は実行されていません。<br>MMAR は書き込まれていません。                                                                                                                                       |
| [2]   | -         | 予約                                                                                                                                                                                                                                                                                   |
| [1]   | DACCVIOL  | データアクセス違反フラグ。許可されていない場所に対してロード / ストア操作が<br>試みられると、DACCVIOL フラグがセットされます。復帰 PC は、フォールトの発<br>生した命令を示しています。このエラーでは、試みられたアクセスのアドレスが<br>MMAR にロードされます。                                                                                                                                     |
| [0]   | IACCVIOL  | 命令アクセス違反フラグ。実行が許可されていない場所から命令のフェッチが試みられると、IACCVIOLフラグがセットされます。このエラーは、XN領域へのすべてのアクセスで発生し、MPUが禁止されている場合や存在しない場合でも発生します。復帰PCは、フォールトの発生した命令を示しています。MMARは書き込まれていません。                                                                                                                      |
|       |           | バスフォールトステータス レジスタ                                                                                                                                                                                                                                                                    |
|       |           | バスフォールトステータス レジスタのフラグは、バスアクセス フォールトの<br>原因を示します。                                                                                                                                                                                                                                     |
|       |           | このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。<br>アドレス 0xE000ED29                                                                                                                                                                                                                             |

# **アクセス** 読み出し / 1 を書き込んでクリア **リセット時** 0x00000000

バスフォールトステータス レジスタのビット割り当てを、図 8-18 に示します。



## 図 8-18 パスフォールトステータス レジスタのビット割り当て

バスフォールトステータス レジスタのビット割り当ての説明を、テーブル 8-23 に示します。

## テーブル 8-23 パスフォールトステータス レジスタのビット割り当て

| ビット   | フィールド     | 機能                                                                                                                                                                                                                                                                            |
|-------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [7]   | BFARVALID | このビットは、バスフォールトアドレスレジスタ(BFAR)に有効なアドレスが含まれている場合にセットされます。これは、そのアドレスがわかっているバスフォールトの後に真になります。メモリ管理フォールトなど他のフォールトが後で発生すると、このビットがクリアされる可能性があります。優先度が原因でハードフォールトに昇格されるバスフォールトが発生した場合、ハードフォールトハンドラは、このビットをクリアする必要があります。これによって、BFAR値が上書きされているスタックされたアクティブなバスフォールトハンドラに復帰する場合の問題が回避されます。 |
| [6:5] | _         | 予約                                                                                                                                                                                                                                                                            |
| [4]   | STKERR    | 例外でのスタッキングで、1つ以上のバスフォールトが発生しました。SP は調整された状態のままで、スタックのコンテキスト領域の値は正しくない可能性があります。BFAR は書き込まれていません。                                                                                                                                                                               |
| [3]   | UNSTKERR  | 例外復帰でのアンスタッキングで、1つ以上のバスフォールトが発生しました。これは、ハンドラにチェインされているので、元の復帰スタックはまだ存在しています。SP は失敗した復帰によって調整されず、新しい保存は実行されていません。BFAR は書き込まれていません。                                                                                                                                             |

## テーブル 8-23 バスフォールトステータス レジスタのビット割り当て (続く)

| ビット | フィールド       | 機能                                                                                                                                                                                                                                                                                       |
|-----|-------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [2] | IMPRECISERR | 不正確なデータバス エラーこれは BusFault ですが、復帰 PC は原因である命令と関係がありません。これは、同期フォールトではありません。そのため、現在のアクティベーションの優先度がバスフォールトより高いことが検出された場合、保留のみが行われます。より低い優先度のアクティベーションに戻った際に、バスフォールトはアクティブになります。優先度の低い例外に戻る前に正確なフォールトが発生した場合、IMPRECISERR と正確なフォールトステータス ビットの1つが同時にセットされていることが、ハンドラによって検出されます。BFARは書き込まれていません。 |
| [1] | PRECISERR   | 正確なデータバス エラーの復帰                                                                                                                                                                                                                                                                          |
| [0] | IBUSERR     | 命令バスエラー フラグ<br>1 = 命令バスエラー<br>0 = 命令バスエラーなし<br>IBUSERR フラグは、プリフェッチエラーによりセットされます。フォールトはそ<br>の命令で停止するため、分岐シャドーでエラーが発生した場合は、フォールトは<br>発生しません。BFAR は書き込まれていません。                                                                                                                              |

## 用法フォールトステータス レジスタ

用法フォールトステータスレジスタのフラグは、次のエラーを示します。

- · EPSR と命令の不正な組み合わせ
- · 不正な PC ロード
- ・ 不正なプロセッサ状態
- ・ 命令デコードエラー
- ・ コプロセッサ命令使用の試み
- 不正なアンアラインドアクセス

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED2A

アクセス 読み出し/書き込みクリア

リセット時 0x00000000

用法フォールトステータス レジスタのビット割り当てを、図 8-19 に示します。



図 8-19 用法フォールトステータス レジスタのビット割り当て

用法フォールトステータス レジスタのビット割り当ての説明を、テーブル 8-24 に示します。

## テーブル 8-24 用法フォールトステータス レジスタのビット割り当て

| ビット     | フィールド      | 機能                                                                                                                                                              |
|---------|------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [15-10] | =          | 予約                                                                                                                                                              |
| [9]     | DIVBYZERO  | DIV_0_TRP( <i>構成制御レジスタ</i> p. 8-28 参照)が許可されていて、SDIV または UDIV 命令が除数 0 で使用された場合、このフォールトが発生します。命令は実行され、復帰 PC はこの命令を指し示します。DIV_0_TRP が設定されていない場合は、除算により 0 の商が戻されます。 |
| [8]     | UNALIGNED  | UNALIGN_TRP( <i>構成制御レジスタ</i> p. 8-28 参照)が許可されていて、アンアラインドなメモリアクセスが試みられた場合、このフォールトが発生します。<br>アンアラインドな LDM/STM/LDRD/STRD 命令は、UNALIGN_TRP の設定にかかわらず、常にフォールトになります。   |
| [7:4]   | _          | 予約                                                                                                                                                              |
| [3]     | NOCP       | コプロセッサ命令使用の試み。プロセッサはコプロセッサ命令をサポートしてい<br>ません。                                                                                                                    |
| [2]     | INVPC      | EXC_RETURN を PC に不正にロードする試み。無効な命令、無効なコンテキスト、無効な値。復帰 PC は、PC の設定を試みた命令を指し示しています。                                                                                 |
| [1]     | INVSTATE   | UNDEFINED 命令以外の理由による、EPSR と命令の無効な組み合わせ。復帰 PC は、フォールトを引き起こした無効な状態の命令を指し示します。                                                                                     |
| [0]     | UNDEFINSTR | UNDEFINSTR フラグは、プロセッサが未定義の命令を実行しようとした場合に<br>設定されます。これは、プロセッサがデコードできない命令です。復帰 PC は、<br>未定義の命令を指し示します。                                                            |

----- Note -----

このレジスタがクリアされる前に複数のフォールトが発生した場合、このフォールトビットは加算的に動作します。

## ハードフォールトステータス レジスタ

ハードフォールトステータス レジスタ(HFSR) は、ハードフォールト ハンド ラをアクティブにするイベントについての情報を取得するために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED2C

アクセス 読み出し / 1 を書き込んでクリア

リセット時 0x00000000

HFSR は書き込みクリアレジスタです。これは、ビットに1を書き込むと、そのビットがクリアされることを意味します。ハードフォールトステータスレジスタのビット割り当てを、図 8-20 に示します。



図 8-20 ハードフォールトステータス レジスタのビット割り当て

ハードフォールトステータス レジスタのビット割り当ての説明を、テーブル 8-25 に示します。

## テーブル 8-25 ハードフォールトステータス レジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                                                                                                                                                                    |
|--------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31]   | DEBUGEVT | このビットは、デバッグに関連するフォールトがあった場合にセットされます。<br>これは、ホールトデバッグが許可されていない場合のみ起こり得ます。モニタが許可されたデバッグの場合、現在の優先度がモニタより高いときに、BKPTに対してのみ起こります。ホールトおよびモニタデバッグの両方が禁止さている場合、無視されないデバッグイベント(最低でも BKPT)に対してのみ起こります。デバッグフォールトステータスレジスタは更新されます。 |
| [30]   | FORCED   | 構成可能フォールトが受信されましたが、優先度または構成可能フォールトが禁止されていることが原因でアクティブにできないため、ハードフォールトがアクティブになりました。<br>この場合、ハードフォールト ハンドラは、他のフォールトステータス レジスタを読み出して、原因を特定する必要があります。                                                                     |
| [29:2] | -        | 予約                                                                                                                                                                                                                    |
| [1]    | VECTTBL  | このビットは、ベクタテーブルが例外処理(バスフォールト)で読み出されたことが原因でフォールトが発生した場合にセットされます。この場合、常にハードフォールトになります。 復帰 PC は、横取りされた命令を指し示します。                                                                                                          |
| [0]    | -        | 予約                                                                                                                                                                                                                    |

# デバッグフォールトステータス レジスタ

デバッグフォールトステータス レジスタは、次の内容をモニタするのに使用します。

- ・ 外部デバッグ要求
- · ベクタキャッチ
- · データウォッチポイント一致
- BKPT 命令の実行
- ・ ホールト要求

複数のフォールト条件が発生した場合、デバッグフォールトステータス レジスタの複数のフラグがセットされることがあります。このレジスタは読み出し/書き込みクリアです。これは、通常どおりの読み込みが可能であることを示します。1をビットに書き込むと、そのビットがクリアされます。

\_\_\_\_ Note \_\_\_\_

これらのビットは、イベントがキャッチされない限りセットされません。つまり、これはある種の停止の原因になります。ホールトデバッグが許可されている場合、これらのイベントはプロセッサを停止して、デバッグ状態に移行させます。デバッグが禁止され、デバッグモニタが許可されている場合、優先度によって許されれば、これはデバッグモニタ ハンドラ呼び出しになります。デバッグとモニタが両方とも禁止されている場合は、これらのイベントのうち一部はハードフォールトで、ハードフォールトステータス レジスタの DBGEVT ビットがセットされます。一部のイベントは無視されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED30

**アクセス** 読み出し / 1 を書き込んでクリア

リセット時 0x00000000

デバッグフォールトステータス レジスタのビット割り当てを、図 8-21 に示します。



図 8-21 デバッグフォールトステータス レジスタのビット割り当て

デバッグフォールトステータス レジスタのビット割り当ての説明を、テーブル 8-26 に示します。

## テーブル 8-26 デバッグフォールトステータス レジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                                                                                            |
|--------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| [31:5] | _        | 予約                                                                                                                                            |
| [4]    | EXTERNAL | 外部デバッグ要求フラグ<br>1 = EDBGRQ シグナルがアサートされます。<br>0 = EDBGRQ シグナルはアサートされません。<br>プロセッサは次の命令の境界で停止します。                                                |
| [3]    | VCATCH   | ベクタキャッチ フラグ<br>1 = ベクタキャッチが発生しました。<br>0 = ベクタキャッチは発生していません。<br>VCATCH フラグがセットされている場合、フォールトのタイプを示すため、ローカ<br>ルフォールトステータス レジスタの 1 つのフラグもセットされます。 |
| [2]    | DWTTRAP  | データウォッチポイントおよびトレース(DWT)フラグ<br>1 = DWT 一致<br>0 = DWT 不一致<br>プロセッサは、現在の命令または次の命令で停止します。                                                         |
| [1]    | ВКРТ     | BKPT フラグ<br>1 = BKPT 命令を実行します。<br>0 = BKPT 命令を実行しません。<br>BKPT フラグは、フラッシュパッチ コードおよび通常コード中の BKPT 命令でセットされます。復帰 PC は、命令を含むブレークポイントを指し示します。       |
| [0]    | HALTED   | ホールト要求フラグ<br>1 = ステップを含む、NVIC により要求されたホールト。プロセッサは次の命令で<br>ホールトします。<br>0 = ホールト要求なし                                                            |

# メモリ管理フォールトアドレス レジスタ

メモリ管理フォールトアドレスレジスタは、メモリ管理フォールトの原因となった位置のアドレスを読み出すために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED34

アクセス 読み出し/書き込み

## リセット時 予測不能

メモリ管理フォールトアドレス レジスタのビット割り当ての説明を、テーブル 8-27 に示します。

## テーブル 8-27 メモリ管理フォールトアドレス レジスタのビット割り当て

| ビット    | フィールド   | 機能                                                                                                                                                                                                                                                                          |
|--------|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:0] | ADDRESS | メモリ管理フォールトアドレス フィールド。ADDRESS は、フォールトが発生したロード / ストアを試みたデータアドレスです。アンアラインドなアクセスでフォールトが発生した場合、このアドレスは実際にフォールトが発生したアドレスです。アクセスはアラインされた複数の部分に分割されている可能性があるので、このアドレスは要求されたサイズの範囲内の任意のオフセットの可能性があります。メモリ管理フォールトステータス レジスタのフラグは、フォールトの原因を示します。メモリ管理フォールトステータス レジスタ p. 8-36 を参照して下さい。 |

## バスフォールトアドレス レジスタ

バスフォールトアドレス レジスタは、バスフォールトが発生した位置のアドレスを読み出すために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED38

アクセス 読み出し/書き込み

リセット時 予測不能

バスフォールトアドレス レジスタのビット割り当ての説明を、テーブル 8-28 に示します。

# テーブル 8-28 バスフォールトアドレス レジスタのビット割り当て

| ビット    | フィールド   | 機能                                                                                                                                                                                                                  |
|--------|---------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:0] | ADDRESS | バスフォールトアドレス フィールド。ADDRESS は、フォールトが発生したロード / ストアを試みたデータアドレスです。アンアラインドなアクセスでフォールトが発生した場合のアドレスは、仮にそれがフォールトの発生したアドレスでなくても、その命令により要求されたアドレスになります。バスフォールトステータス レジスタのフラグは、フォールトの原因を示します。バスフォールトステータス レジスタ p. 8-37を参照して下さい。 |

## 補助フォールトステータス レジスタ

補助フォールトステータスレジスタ(AFSR)は、ソフトウェアに対して追加のシステムフォールト情報を判定するために使用します。

AFSR フラグは、プロセッサの AUXFAULT 入力に直接マップされます。外部ピンが1サイクルの間 HIGH レベルになると、対応する AFSR ビットが1としてラッチされます。このビットは、対応する AFSR ビットに1を書き込むことによってのみクリアされます。

AFSR ビットが書き込まれた場合、または1としてラッチされた場合、例外は発生しません。例外が必要な場合は、割り込みを使う必要があります。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED3C

アクセス 読み出し/書き込みクリア

リセット時 0x00000000

AFSR のビット割り当ての説明を示します。

#### テーブル 8-29 補助フォールトステータス レジスタのビット割り当て

| ビット    | フィールド  | 機能                                                                        |
|--------|--------|---------------------------------------------------------------------------|
| [31:0] | IMPDEF | 実装定義。これらのビットは、AUXFAULT 入力への信号割り当てに直接マッピング<br>されます。その他の命令 p. A-4 を参照して下さい。 |

## ソフトウェアトリガ割り込みレジスタ

ソフトウェアトリガ割り込みレジスタは、トリガを行う割り込みを保留する ために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000EF00

アクセス 書き込み専用

リセット時 0x00000000

ソフトウェアトリガ割り込みレジスタのビット割り当てを、図 8-22 に示します。



## 図 8-22 ソフトウェアトリガ割り込みレジスタのビット割り当て

ソフトウェアトリガ割り込みレジスタのビット割り当ての説明を、テーブル 8-30 に示します。

## テーブル 8-30 ソフトウェアトリガ割り込みレジスタのビット割り当て

| ビット    | フィールド | 機能                                                                                       |
|--------|-------|------------------------------------------------------------------------------------------|
| [31:9] | -     | 予約                                                                                       |
| [8:0]  | INTID | 割り込み ID フィールド。INTID フィールドに値を書き込むことは、割り込み保留セットレジスタの対応する割り込みビットをセットして、割り込みを手動で保留することと同じです。 |

# 8.3 レベル割り込みとパルス割り込みの比較

プロセッサは、レベル割り込みとパルス割り込みの両方をサポートしています。レベル割り込みは、デバイスにアクセスする ISR によってクリアされるまで、アサートされ続けます。パルス割り込みは、エッジモデルの一種です。エッジは、非同期のままではなく、Cortex-M3 クロック (FCLK) の立ち上がりエッジでサンプリングされる必要があります。

レベル割り込みの場合、割り込みルーチンから戻る前に信号がアサート解除されないときは、割り込みは再保留され、再度アクティブになります。これは FIFO およびバッファベースのデバイスの場合に特に有用です。これにより、それらのデバイスが余分な作業なしに、1 つの ISR によって、または起動の繰り返しによってドレインされることが保証されるのが理由です。これは、デバイスは空になるまで、信号をアサートのまま保持することを意味します。

パルス割り込みは、ISRの間に再アサートすることができます。このため、割り込みが同時に保留中とアクティブの両方の状態になる場合があります。アプリケーションの設計では、最初のパルスがアクティブになる前に2番目のパルスが到着しないことを保証する必要があります。最初の割り込みがすでに保留しているので、2番目の保留は無効です。ただし、割り込みが1サイクル以上アサートされた場合、NVICは保留ビットをラッチします。ISRがアクティブになると、保留ビットはクリアされます。ISRがアクティブな間に割り込みが再度アサートされた場合、保留ビットが再度ラッチされることがあります。

パルス割り込みは、ほとんどの場合外部信号によって、一定の間隔で発生する、または繰り返し発生する信号に使用されます。

# 9 章 メモリ**保護ユニット**

本章では、メモリ保護ユニット (MPU) について説明します。本章は以下のセクションから構成されています。

- · *MPUについて* р. 9-2
- · MPUのプログラマモデル p. 9-3
- · 割り込みと MPU の更新 p. 9-21
- · *MPUのアクセス許可* p. 9-14
- ・ *MPU アボート* p. 9-17
- · MPU 領域の更新 p. 9-18

# 9.1 MPU について

MPU は、メモリを保護するためのオプションコンポーネントです。プロセッサは、標準の ARMv7 *保護メモリシステム アーキテクチャ* (PMSAv7) モデルをサポートしています。MPU は、次の機能を完全にサポートしています。

- · 保護領域
- · 次のような昇順領域優先度を持つ保護領域のオーバーラップ
  - 7 = 最高優先度
  - 0 = 最低優先度
- ・ アクセス許可
- システムへのメモリ属性のエクスポート

MPU で不一致やアクセス許可違反が発生すると、優先度をプログラム可能なメモリ管理フォールトハンドラが呼び出されます。詳細については、メモリ管理フォールトアドレス レジスタ p. 8-44 を参照して下さい。

MPU は、次の目的に使用できます。

- 特権ルールの強制
- ・ プロセスの分離
- アクセス規則の強制

# 9.2 MPU のプログラマモデル

このセクションでは、MPUを制御するレジスタについて説明します。このセクションは次の項目から構成されています。

- ・ MPU レジスタの概要
- MPU レジスタの説明

## 9.2.1 MPU レジスタの概要

MPU レジスタの概要を、テーブル 9-1 に示します。

## テーブル 9-1 MPU レジスタ

| レジスタ名                          | タイプ            | アドレス       | リセット時の値    | ページ              |
|--------------------------------|----------------|------------|------------|------------------|
| MPU タイプレジスタ                    | 読み出し<br>専用     | 0xE000ED90 | 0x00000800 | p. 9-4           |
| MPU 制御レジスタ                     | 読み出し/<br>書き込み  | 0xE000ED94 | 0x00000000 | p. 9-5           |
| MPU 領域番号レジスタ                   | 読み出し/<br>書き込み  | 0xE000ED98 | _          | p. 9-6           |
| MPU 領域ベースアドレス レジスタ             | 読み出し/<br>書き込み  | 0xE000ED9C | -          | p. 9-7           |
| MPU 領域属性およびサイズレジスタ             | 読み出し/<br>書き込み  | 0xE000EDA0 | -          | p. 9-8           |
| MPU エイリアス 1 領域ベースアドレス<br>レジスタ  | D9C のエイ<br>リアス | 0xE000EDA4 | _          | p. 9-12          |
| MPU エイリアス 1 領域属性およびサイズ<br>レジスタ | DAO のエイ<br>リアス | 0xE000EDA8 | -          | p. 9-12          |
| MPU エイリアス 2 領域ベースアドレス<br>レジスタ  | D9C のエイ<br>リアス | 0xE000EDAC | _          | p. 9-12          |
| MPU エイリアス 2 領域属性およびサイズ<br>レジスタ | DAO のエイ<br>リアス | 0xE000EDB0 | -          | p. 9 <b>-</b> 12 |
| MPU エイリアス 3 領域ベースアドレス<br>レジスタ  | D9C のエイ<br>リアス | 0xE000EDB4 | -          | p. 9 <b>-</b> 12 |
| MPU エイリアス 3 領域属性およびサイズ<br>レジスタ | DAO のエイ<br>リアス | 0xE000EDB8 | -          | p. 9-12          |

## 9.2.2 MPU レジスタの説明

このセクションでは、それぞれの MPU レジスタについて説明します。

## MPU タイプレジスタ

MPU タイプレジスタは、MPU がサポートする領域の数を確認するために使用します。MPU が存在するかどうかを判定するには、ビット [15:8] を読み出します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED90

アクセス 読み出し専用

リセット時 0x00000800

MPU タイプレジスタのビット割り当ての説明を、図 9-1 に示します。



図 9-1 MPU タイプレジスタのビット割り当て

MPU タイプレジスタのビット割り当ての説明を、テーブル 9-2 に示します。

#### テーブル 9-2 MPU タイプレジスタのビット割り当て

| ビット     | フィールド    | 機能                                                                                                        |
|---------|----------|-----------------------------------------------------------------------------------------------------------|
| [31:24] | _        | 予約                                                                                                        |
| [23:16] | IREGION  | このプロセッサコアでは統合 MPU しか使用されないため、IREGION は常に 0x00 に設定されています。                                                  |
| [15:8]  | DREGION  | サポートされている MPU 領域の数を示すフィールド。8 つの領域をサポートする MPU が実装されている場合は DREGION が 0x08 に設定されますが、そうでない場合は 0x00 に設定されています。 |
| [7:0]   | _        | 予約                                                                                                        |
| [0]     | SEPARATE | このプロセッサコアでは統合 MPU しか使用されないため、SEPARATE は常に $0$ に設定されています。                                                  |

## MPU 制御レジスタ

MPU 制御レジスタは次の目的に使用します。

- MPU を許可する。
- ・デフォルトのメモリマップ(バックグラウンド領域)を許可する。
- ・ ハードフォールト、マスク不能割り込み(NMI)、FAULTMASK で昇格されたハンドラ内で MPU を許可する。

MPU が許可されている場合、PRIVDEFENA ビットがセットされていないかぎり、MPU が動作するには、少なくともメモリマップの1つの領域が MPU で許可されている必要があります。PRIVDEFENA ビットがセットされており、どの領域も許可されていない場合、特権コード以外は実行できません。

MPU が禁止されている場合は、MPU が存在しない場合と同様に、デフォルトのアドレスマップが使用されます。

MPU が許可されている場合、システムパーティションへのアクセスと、ベクタテーブルのロードアクセスだけがいつでも実行できます。その他の部分へアクセスが可能かどうかは、領域と、PRIVDEFENA ビットがセットされているかどうかに基づいて決定されます。

HFNMIENA がセットされていない場合、例外の優先度が-1または-2のときには MPU が許可されません。これらの優先度は、ハードフォールトや NMI が発生した場合、または FAULTMASK が許可されている場合にのみ起こり得ます。この 2つの優先度で動作している場合、HFNMIENA ビットによって MPU が許可されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED94

アクセス 読み出し/書き込み

リセット時 0x00000000

MPU 制御レジスタのビット割り当ての説明を、図 9-2 に示します。



図 9-2 MPU 制御レジスタのビット割り当て

MPU 制御レジスタのビット割り当ての説明を、テーブル 9-3 に示します。

## テーブル 9-3 MPU 制御レジスタのビット割り当て

| ピット    | フィールド      | 機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|--------|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:2] | -          | 予約                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| [2]    | PRIVDEFENA | このビットは、MPU が許可されている場合に、特権アクセス用のデフォルトのメモリマップをバックグラウンド領域として許可します。バックグラウンド領域は、どの設定可能な領域よりも前に領域番号1として存在するかのように機能します。他の領域を設定すると、このデフォルトのマップ上にオーバレイされ、デフォルト設定より優先されます。 このビットを0にセットした場合は、デフォルトのメモリマップは禁止され、メモリは領域フォールトでカバーされません。 MPU が許可され、PRIVDEFENA が許可されている場合のデフォルトのメモリマップは、4章 Memory Map で説明されているとおりです。このメモリマップは、メモリタイプ、実行不可(XN)、キャッシュ、および共有可の規則が適用されます。ただし、これは特権モード(フェッチとデータアクセス)でのみ適用されます。ただし、これは特権モード(フェッチとデータ用の領域を設定しない限り、コードはフォールトを発生します。 MPU が禁止されている場合は、特権モードとユーザモードの両方のコードでデフォルトのマップが使用されます。 XN 規則と SO 規則は、MPU が許可されているかどうかに関係なく、常にシステムパーティションに適用されます。 MPU が禁止されている場合、このビットは無視されます。 PRIVDEFENA ビットはリセット時にクリアされます。 |
| [1]    | HFNMIENA   | このビットは、ハードフォールト、NMI、および FAULTMASK で昇格されたハンドラ内で MPU を許可します。このビットが1で、ENABLE ビットが1の場合は、これらのハンドラ内で MPU が許可されます。このビットが0の場合は、ENABLE の値に関係なく、これらのハンドラ内で MPU が禁止されます。このビットが1で ENABLE ビットが0の場合、動作は予測不能です。<br>HFNMIENA ビットはリセット時にクリアされます。                                                                                                                                                                                                                                                                                                                                                                                        |
| [0]    | ENABLE     | MPU 許可ビット<br>1 = MPU を許可<br>0 = MPU を禁止<br>ENABLE ビットはリセット時にクリアされます。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |

# MPU 領域番号レジスタ

MPU 領域番号レジスタは、どの保護領域をアクセスするかを選択するのに使用します。保護領域を選択したら、MPU 領域ベースアドレス レジスタまたは MPU 属性およびサイズレジスタを使用して、その領域の特性を設定します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED98

アクセス 読み出し/書き込み

リセット時 予測不能

MPU 領域番号レジスタのビット割り当ての説明を、図 9-3 p. 9-7 に示します。



図 9-3 MPU 領域番号レジスタのビット割り当て

MPU 領域番号レジスタのビット割り当ての説明を、テーブル 9-4 に示します。

## テーブル 9-4 MPU 領域番号レジスタのビット割り当て

| ビット    | フィールド  | 機能                                                                                                                                                 |
|--------|--------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:8] | -      | 予約                                                                                                                                                 |
| [7:0]  | REGION | 領域選択フィールド。領域属性およびサイズレジスタと領域ベースアドレス レジス タを使用するときに、操作をする領域を選択します。このフィールドを上書きする、アドレスの VALID フィールド + REGION フィールドへの書き込みの場合を除いて、最初にこのフィールドに書き込む必要があります。 |

#### MPU 領域ベースアドレス レジスタ

MPU 領域ベースアドレス レジスタは、領域のベースアドレスを書き込むのに 使用します。このレジスタにも REGION フィールドがあるため、VALID ビットがセットされていれば、MPU 領域番号レジスタ内の REGION フィールドを オーバライドすることができます。

領域ベースアドレス レジスタは、領域のベースアドレスを設定します。この レジスタはその領域のサイズでアラインします。つまり、64KB の領域は、64KB の倍数、たとえば、0x00010000 や 0x00020000 でアラインする必要があります。

領域は、常に現在の MPU 領域番号として読み出されます。VALID は、常に 0 として読み出されます。VALID と REGION にそれぞれ 1 と n を書き込むと、領域番号が n に変更されます。これは、MPU 領域番号レジスタに書き込む簡単な方法です。

このレジスタにワード以外でアクセスした場合の結果は予測不能です。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000ED9C

アクセス 読み出し/書き込み

リセット時 予測不能

MPU 領域ベースアドレス レジスタのビット割り当ての説明を、図 9-4 p. 9-8 に示します。



図 9-4 MPU 領域ベースアドレス レジスタのビット割り当て

MPU 領域ベースアドレス レジスタのビット割り当ての説明を、テーブル 9-5 に示します。

## テーブル 9-5 MPU 領域ベースアドレス レジスタのビット割り当て

| ピット    | フィールド  | 機能                                                                                                                                          |
|--------|--------|---------------------------------------------------------------------------------------------------------------------------------------------|
| [31:N] | ADDR   | 領域ベースアドレス フィールド。ベースアドレスは領域サイズの偶数倍でアラインされるため、Nの値は領域サイズに依存します。MPU 領域属性およびサイズレジスタのSZENABLE フィールドで指定されたサイズの2のべき乗によって、ベースアドレスで何ビットが使用されるかが決まります。 |
| [4]    | VALID  | MPU 領域番号有効ビット<br>1 = MPU 領域番号レジスタのビット [3:0](REGION 値)が書き換えられます。<br>0 = MPU 領域番号レジスタは変化せず、解釈されています。                                          |
| [3:0]  | REGION | MPU 領域オーバライド フィールド                                                                                                                          |

#### MPU 領域属性およびサイズレジスタ

MPU 領域属性およびサイズレジスタは、MPU アクセス許可を制御するために使用します。このレジスタは、それぞれがハーフワードサイズの2つの部分レジスタで構成されています。これらの部分レジスタには、それぞれのサイズを使用してアクセスすることも、ワード操作を使用して同時にアクセスすることもできます。

領域サイズが32、64、128 バイトの場合は、サブ領域禁止ビットがサポートされません。これらの領域サイズが使用されている場合は、サブ領域禁止ビットを0としてプログラムする必要があります。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000EDA0

アクセス 読み出し/書き込み

リセット時 予測不能

MPU 領域属性およびサイズレジスタのビット割り当てを、図 9-5 p. 9-9 に示します。

| 31 | 29 28 | 27 2        | 26 24 | 23 22 | 21 19 | 18 | 17 | 16 | 15 8 | 7 ( | 6        | 5    | 1 0    | ) |
|----|-------|-------------|-------|-------|-------|----|----|----|------|-----|----------|------|--------|---|
| 予  |       | R<br>e<br>s | AP    | 予約    | TEX   | S  |    | В  | SRD  | 予約  | <b>5</b> | SIZE | E<br>N | 1 |

#### 図 9-5 MPU 領域属性およびサイズレジスタのビット割り当て

MPU 領域属性およびサイズレジスタのビット割り当てを、テーブル 9-6 に示します。詳細については、*MPUのアクセス許可* p. 9-14 を参照して下さい。

## テーブル 9-6 MPU 領域属性およびサイズレジスタのビット割り当て

| ビット     | フィールド | 機能                                                    |  |  |  |
|---------|-------|-------------------------------------------------------|--|--|--|
| [31:29] | _     | 予約                                                    |  |  |  |
| [28]    | XN    | 命令アクセス禁止ビット<br>1 = 命令フェッチを禁止します。<br>0 = 命令フェッチを許可します。 |  |  |  |
| [27]    | _     | 予約                                                    |  |  |  |
| [26:24] | AP    | データアクセス許可フィールド                                        |  |  |  |
|         | 値     | 特権アクセス許可 ユーザアクセス許可                                    |  |  |  |

# テーブル 9-6 MPU 領域属性およびサイズレジスタのビット割り当て (続く)

| ビット     | フィールド  | 機能                                                                                                                                          |           |  |
|---------|--------|---------------------------------------------------------------------------------------------------------------------------------------------|-----------|--|
|         | b000   | アクセス不可                                                                                                                                      | アクセス不可    |  |
|         | b001   | 読み出し / 書き込み                                                                                                                                 | アクセス不可    |  |
|         | b010   | 読み出し / 書き込み                                                                                                                                 | 読み出し専用    |  |
|         | b011   | 読み出し / 書き込み                                                                                                                                 | 読み出し/書き込み |  |
|         | b100   | 予約                                                                                                                                          | 予約        |  |
|         | b101   | 読み出し専用                                                                                                                                      | アクセス不可    |  |
|         | b110   | 読み出し専用                                                                                                                                      | 読み出し専用    |  |
|         | b111   | 読み出し専用                                                                                                                                      | 読み出し専用    |  |
| [23:22] | _      | 予約                                                                                                                                          |           |  |
| [21:19] | TEX    | タイプ拡張フィールド                                                                                                                                  |           |  |
| [18]    | S      | 共有可ビット                                                                                                                                      |           |  |
|         |        | 1 = 共有可                                                                                                                                     |           |  |
|         |        | 0 = 共有不可                                                                                                                                    |           |  |
| [17]    | С      | キャッシュ可ビット                                                                                                                                   |           |  |
|         |        | 1=キャッシュ可                                                                                                                                    |           |  |
|         |        | 0=キャッシュ不可                                                                                                                                   |           |  |
| [16]    | В      | バッファ可ビット                                                                                                                                    |           |  |
|         |        | 1=バッファ可                                                                                                                                     |           |  |
|         |        | 0=バッファ不可                                                                                                                                    |           |  |
| [15:8]  | SRD    | サブ領域禁止(SRD)フィールド。SRD ビットをセットすると、対応するサブ領域が禁止されます。領域は、同じサイズの8つのサブ領域に分割されます。128 バイト以下の領域サイズについては、サブ領域はサポートされません。詳細については、サブ領域 p. 9-13 を参照して下さい。 |           |  |
| [7:6]   |        | 予約                                                                                                                                          |           |  |
| [5:1]   | SIZE   | MPU 保護領域サイズフィールド。テーブル 9-7 を参照して下さい。                                                                                                         |           |  |
| [0]     | ENABLE | 領域許可ビット                                                                                                                                     |           |  |

アクセス許可の詳細については、*MPUのアクセス許可* p. 9-14 を参照して下さい。

テーブル 9-7 MPU 保護領域サイズフィールド

| サイズ   |
|-------|
| 予約    |
| 予約    |
| 予約    |
| 予約    |
| 32B   |
| 64B   |
| 128B  |
| 256B  |
| 512B  |
| 1KB   |
| 2KB   |
| 4KB   |
| 8KB   |
| 16KB  |
| 32KB  |
| 64KB  |
| 128KB |
| 256KB |
| 512KB |
| 1MB   |
| 2MB   |
| 4MB   |
| 8MB   |
|       |

#### テーブル 9-7 MPU 保護領域サイズフィールド (続く)

| 領域     | サイズ   |
|--------|-------|
| b10111 | 16MB  |
| b11000 | 32MB  |
| b11001 | 64MB  |
| b11010 | 128MB |
| b11011 | 256MB |
| b11100 | 512MB |
| b11101 | 1GB   |
| b11110 | 2GB   |
| b11111 | 4GB   |

#### 9.2.3 エイリアスレジスタを使用した MPU へのアクセス

レジスタのエイリアシングを使用して、MPU レジスタのロード速度を最適化することができます。 *ネスト型ベクタ割り込みコントローラ* (NVIC) のエイリアスレジスタが 3 セットあります。詳細については、*NVIC レジスタの説明* p. 8-7 を参照して下さい。

エイリアスによるレジスタへのアクセスは、通常の方法と全く同じです。これらのエイリアスを使用すると、シーケンシャル書き込み (STM) によって1~4個の領域を更新することができます。この方法は、禁止/変更/許可の必要がない場合に使用します。

領域の内容を読み出す場合は領域番号を書き込む必要があるため、エイリアスは使用できません。

4つの領域を更新するためのコードシーケンスの例を次に示します。

; R1 = 4 region pairs from process control block (8 words)

MOVR0,#NVIC BASE

ADD R0,#MPU REG CTRL

LDM R1, [R2-R9]; load region information for 4 regions

STM R0, [R2-R9]; update all 4 regions at once

\_\_\_\_\_ Note \_\_\_\_\_

C/C++ コンパイラでは、通常はこのシーケンスに memcpy() 関数を使用することができます。ただし、コンパイラでワード転送を使用していることを確認する必要があります。

## 9.2.4 サブ領域

領域属性およびサイズレジスタにある8つのサブ領域禁止(SRD)ビットによって、領域がそのサイズに基づいて、同じサイズの8つのユニットに分割されます。これによって、いくつかの1/8サブ領域を選択的に禁止することができます。最下位ビットは最初の1/8サブ領域に、最上位ビットは最後の1/8サブ領域に対応します。あるサブ領域を禁止すると、その範囲とオーバラップしている別の領域が代わりに一致をとるようにします。そのサブ領域とオーバラップする別の領域が存在しない場合は、デフォルトの動作が採用され、不一致フォールトが発生します。サブ領域は、最も小さい3つの領域サイズ、つまり32、64、128のサイズでは使用できません。これらのサブ領域を使用した場合、結果は予測不能です。

#### SRD の使用例

同じベースアドレスを持つ2つの領域がオーバラップしています。1つは64KBの領域で、もう1つは512KBの領域です。512KBの領域の下位64KBを禁止して、64KBの領域の属性を適用します。これは、512KBの領域のSRDをb0000001に設定することによって実現されます。

## 9.3 MPU のアクセス許可

このセクションでは、MPUのアクセス許可について説明します。領域アクセス制御レジスタ(MPU領域属性およびサイズレジスタ p. 9-8参照)のアクセス許可ビットである TEX、C、B、AP、XNによって、対応するメモリ領域へのアクセスが制御されます。必要な許可なしにメモリ領域へアクセスを行うと、アクセス許可フォールトが発生します。

TEX、C、Bのエンコードの説明を、テーブル 9-8 に示します。

テーブル 9-8 TEX、C、B のエンコード

| TEX  | С | В | 説明                                          | メモリタイプ        | 領域の共有可能性 |
|------|---|---|---------------------------------------------|---------------|----------|
| b000 | 0 | 0 | ストロングリオーダ                                   | ストロングリ<br>オーダ | 共有可      |
| b000 | 0 | 1 | 共有デバイス                                      | デバイス          | 共有可      |
| b000 | 1 | 0 | 外部および内部ライトスルー、書き込み割り<br>当てなし                | ノーマル          | S        |
| b000 | 1 | 1 | 外部および内部ライトバック、書き込み割り<br>当てなし                | ノーマル          | S        |
| b001 | 0 | 0 | 外部および内部でキャッシュ不可                             | ノーマル          | S        |
| b001 | 0 | 1 | 予約                                          | 予約            | 予約       |
| b001 | 1 | 0 | 実装定義                                        |               |          |
| b001 | 1 | 1 | 外部および内部ライトバック、読み出し / 書<br>き込み割り当て           | ノーマル          | S        |
| b010 | 0 | 0 | 共有不可デバイス                                    | デバイス          | 共有不可     |
| b010 | 0 | 1 | 予約                                          | 予約            | 予約       |
| b010 | 1 | X | 予約                                          | 予約            | 予約       |
| b1BB | А | А | キャッシュされたメモリ、BB = 外部ポリ<br>シー、<br>AA = 内部ポリシー | ノーマル          | S        |

テーブル 9-8 の S は、MPU 領域属性およびサイズレジスタの S ビット [2] を意味します。

メモリ属性エンコードのキャッシュポリシーの説明を、テーブル 9-9 に示します。

テーブル 9-9 メモリ属性エンコードのキャッシュポリシー

| メモリ属性エンコード(AA と BB) | キャッシュポリシー                  |
|---------------------|----------------------------|
| 00                  | キャッシュ不可                    |
| 01                  | ライトバック、読み出し / 書き<br>込み割り当て |
| 10                  | ライトスルー、書き込み割り<br>当てなし      |
| 11                  | ライトバック、書き込み割り<br>当てなし      |

\_\_\_\_ Note \_\_\_\_

HPROT と MEMATTR で示されるすべてのキャッシュポリシーは、外部 キャッシュに関係します。

AP のエンコードの説明を、テーブル 9-10 に示します。

#### テーブル 9-10 AP のエンコード

| AP[2:0] | 特権アクセス許可  | ユーザアクセス許可 | 説明                                     |
|---------|-----------|-----------|----------------------------------------|
| 000     | アクセス不可    | アクセス不可    | すべてのアクセスでアクセス許可フォール<br>トが発生します。        |
| 001     | 読み出し/書き込み | アクセス不可    | 特権アクセスのみ                               |
| 010     | 読み出し/書き込み | 読み出し専用    | ユーザモードで書き込みを行うと、アクセ<br>ス許可フォールトが発生します。 |
| 011     | 読み出し/書き込み | 読み出し/書き込み | 完全アクセス                                 |
| 100     | 予測不能      | 予測不能      | 予約                                     |
| 101     | 読み出し専用    | アクセス不可    | 特権読み出しのみ                               |
| 110     | 読み出し専用    | 読み出し専用    | 特権 / ユーザ読み出しのみ                         |
| 111     | 読み出し専用    | 読み出し専用    | 特権 / ユーザ読み出しのみ                         |

XN のエンコードの説明を、テーブル 9-11 に示します。

## テーブル 9-11 XN のエンコード

| XN | 説明                |
|----|-------------------|
| 0  | すべての命令フェッチを許<br>可 |
| 1  | 命令フェッチを禁止         |

## 9.4 MPU アボート

MPU アボートの詳細については、メモリ管理フォールトアドレス レジスタ p. 8-44 を参照して下さい。

## 9.5 MPU 領域の更新

MPU 領域をプログラムするための、メモリマップされた 3 ワードで構成される 3 つのレジスタが存在します。これらのレジスタは部分レジスタで、個別にプログラムやアクセスが可能です。つまり、既存の ARMv6、ARMv7、および CP15 のコードを移植することができます。この場合、MRC 命令と MCR 命令が LDRx 命令と STRx 命令に置き換えられます。

また、これらのレジスタに3つのワードとしてアクセスし、そのうちの2 ワードだけを使用してプログラムすることもできます。STM 命令を使用して 一組の領域を同時にプログラムできるエイリアスが提供されています。

### 9.5.1 CP15 と等価なコードを使用した MPU 領域の更新

CP15 と等価なコードの使用例を次に示します。

R1 = region number

R2 = size/enable

R3 = attributes

R4 = address

MOV R0,#NVIC\_BASE

ADD R0,#MPU REG CTRL

STR R1,[R0,#0]; region number

STR R4,[R0,#4]; address

STRH R2,[R0,#8]; size and enable

STRH R3,[R0,#10]; attributes

| <br>N | Λt |  |
|-------|----|--|
|       |    |  |

この期間に割り込みが横取り可能な場合、この領域はその動作に影響することがあります。つまり領域を、まず禁止し、書き込んでから、許可する必要があります。通常、コンテキストスイッチャではこの操作は必要ありませんが、他の場所で更新が行われる場合は必要になります。

R1 = region number

; R2 = size/enable

: R3 = attributes

: R4 = address

MOV RO,#NVIC BASE

ADD R0.#MPU REG CTRL

STR R1,[R0,#0]; region number

BIC R2.R2. #1: disable

STRH R2,[R0,#8]; size and enable

STR R4,[R0,#4]; address

STRH R3,[R0,#10]; attributes

ORR R2,#1; enable

STRH R2,[R0,#8]; size and enable

専用ペリフェラルバスはストロングリオーダタイプのメモリエリアのため、DMB/DSB は必要ありません。ただし、コンテキストスイッチャの終了などによって MPU への変更が適用される前に、DSB が必要になります。

ISB は、MPU 領域をプログラムするコードが分岐または呼び出しによって開始された場合に必要です。例外からの復帰または例外の取得によってコードが開始された場合は、ISB は必要ありません。

#### 9.5.2 2 ワードまたは 3 ワードを使用した MPU 領域の更新

情報がどう分割されているかによって、2 ワードまたは3 ワードを使用して 直接プログラムすることができます。

; R1 = region number

; R2 = address

R3 = size, attributes in one

MOVR0,#NVIC BASE

ADD RO,#MPU REG CTRL

STR R1,[R0,#0]; region number

STR R2,[R0,#4]; address

STR R3,[R0,#8]; size, attributes

次のように STM で最適化することができます。

; R1 = region number

; R2 = address

; R3 = size, attributes in one

MOVR0,#NVIC BASE

ADD R0,#MPU REG CTRL

STM R0,{R1-R3}; region number, address, size, and attributes

パック済みの情報については、2 ワードでこの操作を実行できます。つまり、ベースアドレス レジスタは領域 - 有効ビットに加えて領域番号を格納しています。この方法は、ブートリストやプロセス制御ブロック(PCB)のようにデータが静的にパックされている場合に有効です。

; R1 = address and region number in one

; R2 = size and attributes in one

MOVRO,#NVIC BASE

ADD R0,#MPU REG CTRL

STR R1,[R0,#4]; address and region number

STR R2,[R0,#8]; size and attributes

次のように STM で最適化することができます。

; R1 = address and region number in one

; R2 = size and attributes in one

MOVR0,#NVIC BASE

ADD R0,#MPU\_REG\_CTRL

STM R0,{R1-R2}; address, region number, size

割り込みと MPU の更新の詳細については、割り込みと MPU の更新 p. 9-21 を参照して下さい。

## 9.6 割り込みと MPU の更新

MPU 領域にはクリティカルなデータが含まれていることがあります。これは、更新に複数のバストランザクションが必要なためです。これは、通常は2ワードです。そのため、スレッド切り替えには注意が必要です。つまり、割り込みによって2つのワードが分断され、その領域を不整合な情報のままにしてしまう可能性があります。これによって、2種類の問題が発生します。

- ・ 割り込みが発生し、その割り込みでも MPU が更新される可能性があります。この場合は、読み出し 変更 書き込みの問題だけでなく、その割り込みルーチンが同じ領域を変更しないことを保証しているような場合にも影響します。これは、プログラムは、レジスタに書き込まれる領域番号に依存しているので、どの領域を更新するかを知っているからです。したがって、このケースでは各更新ルーチンの間は割り込みを禁止する必要があります。
- ・ 更新されている領域を使用する、または、ベースフィールドあるいはサイズフィールドのいずれかのみが更新されてしまったので影響を受けてしまう割り込みが発生する可能性があります。サイズフィールドが変更され、ベースフィールドが変更されなかった場合は、このベースとサイズから構成されるアドレスが、通常は他の領域で処理されるエリア中にまでオーバラップしてしまう可能性があります。このケースでは、禁止-変更-許可の手法を使用する必要があります。

ただし、ユーザ領域を切り替える標準の OS コンテキストスイッチ コードでは、これらの領域がユーザ特権かつユーザエリア アドレスに事前設定されているため、問題はありません。つまり、割り込みが発生しても副作用は起きません。そのため、許可 / 禁止コードを使用したり、割り込みを禁止したりする必要がありません。

最も一般的な手法は、ブートコードとコンテキストスイッチャのみで MPU のプログラムを行うことです。プログラムを行う場所がこの 2 か所のみで、コンテキストスイッチャではユーザ領域しか更新されない場合、割り込みの禁止は必要ありません。コンテキストスイッチャは最初からクリティカルな領域であり、ブートコードは割り込み禁止状態で実行されるためです。

メモリ保護ユニット

# 10 章 コアデバッグ

本章では、プロセッサのデバッグとテストを行う方法について説明します。 本章は以下のセクションから構成されています。

- · コアデバッグについてp. 10-2
- · *コアデバッグ レジスタ* p. 10-4
- · コアデバッグアクセスの例 p. 10-15
- ・ コアデバッグでのアプリケーションレジスタの使用法 p. 10-16

## 10.1 コアデバッグについて

コアデバッグには、コアデバッグレジスタ経由でアクセスします。これらのレジスタヘデバッグアクセスを行うには、アドバンストハイパフォーマンスバス(AHB-AP)ポートを使用します。詳細については、*AHB-AP*p. 11-44を参照して下さい。プロセッサは、内部の*専用ペリフェラルバス*(PPB)経由で、これらのレジスタに直接アクセスできます。

コアデバッグレジスタの説明を、テーブル10-1に示します。

#### テーブル 10-1 コアデバッグ レジスタ

| アドレス       | タイプ           | リセット時の値     | 説明                         |
|------------|---------------|-------------|----------------------------|
| 0xE000EDF0 | 読み出し/<br>書き込み | 0x00000000a | デバッグホールト制御およびステータス<br>レジスタ |
| 0xE000EDF4 | 書き込み<br>専用    | -           | デバッグコアレジスタ セレクタレジスタ        |
| 0xE000EDF8 | 読み出し/         | -           | デバッグコアレジスタ データレジスタ         |
| 0xE000EDFC | 読み出し/<br>書き込み | 0x00000000b | デバッグ例外およびモニタ制御レジスタ         |

- a. ビット 5、3、2、1、0 は PORESETn によってリセットされます。ビット [1] も SYSRESETn によって、またはアプリケーション割り込みおよびリセット制御レジスタの VECTRESET ビットに1 を書き込むことによってリセットされます。
- b. ビット 16、17、18、19 も **SYSRESETn** によって、またはアプリケーション割り込み およびリセット制御レジスタの **VECTRESET** ビットに 1 を書き込むことによってリセットされます。

デバッグフォールトステータス レジスタもデバッグに使用されます。詳細については、デバッグフォールトステータス レジスタ p. 8-42 を参照して下さい。

コアデバッグはオプションのコンポーネントです。コアデバッグを取り除いた場合、ホールトモードでのデバッグはサポートされないため、ホールト、ステップ実行、またはレジスタ転送の機能は存在しません。この場合でも、デバッグモニタモードはサポートされます。

#### 10.1.1 ホールトモードでのデバッグ

デバッガは、デバッグホールト制御およびステータスレジスタの C\_DEBUGEN および C\_HALT ビットをセットすることでコアをホールトできます。コアは、ホールトされたときにデバッグホールト制御およびステータスレジスタの S\_HALT ビットをセットして応答します。 コアをホールトしてから、C\_STEPビットを1にセットし、C\_HALTビットを0にクリアすると、コアをシングルステップ実行できます。コアは、ステップ実行を完了したときにデバッグホールト制御およびステータスレジスタのS\_HALTビットをセットして応答し、再度ホールト状態になります。

#### 10.1.2 コアデバッグの退出

コアは、デバッグホールト制御およびステータスレジスタの C\_DEBUGEN ビットをクリアすることでホールトから抜けられます。

## 10.2 コアデバッグ レジスタ

デバッグ機能は次のレジスタによって提供されます。

- デバッグホールト制御およびステータスレジスタ
- · デバッグ例外およびモニタ制御レジスタ p. 10-10
- · デバッグコアレジスタ データレジスタ p. 10-10
- · デバッグ例外およびモニタ制御レジスタ p. 10-10

## 10.2.1 デバッグホールト制御およびステータスレジスタ

デバッグホールト制御およびステータスレジスタ(DHCSR) の目的は次のとおりです。

- · プロセッサの状態についてのステータス情報を提供する。
- コアデバッグを許可する。
- ・ プロセッサのホールトとステップ実行を行う。

DHCSRレジスタには次のような特徴があります。

- ・ 32 ビットの読み出し / 書き込みレジスタである。
- ・ アドレスは 0xE000EDF0 である。

| Note     | <del></del>                  |
|----------|------------------------------|
| DHCSR は、 | パワーオンを含むシステムリセットでのみリセットされます。 |
| DHCSR のビ | ット 16 のリセット時の値は予測不能です。       |

このレジスタのビット割り当てを、図 10-1 p. 10-5 に示します。



#### 図 10-1 デバッグホールト制御およびステータスレジスタのビット割り当て

デバッグ ID レジスタのビットの機能を、テーブル 10-2 に示します。

#### テーブル 10-2 デバッグホールト制御およびステータスレジスタ

| ビット     | タイプ  | フィールド       | 機能                                                                                                                                                                                        |
|---------|------|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:16] | 書き込み | DBGKEY      | デバッグキー。このレジスタに書き込むときは、必ず 0xA05F を書き込む必要があります。ステータスビット [25:16] として読み出されます。キーとして書き込まれない場合、書き込み操作は無視され、どのビットもレジスタに書き込まれません。                                                                  |
| [31:26] | _    | _           | 予約、RAZ                                                                                                                                                                                    |
| [25]    | 読み出し | S_RESET_ST  | このビットが最後に読み出された後でコアがリセットされた、または現在リセット中であることを示します。このビットはスティッキービットで、読み出し時にクリアされます。このため、2回読み出して最初に1、次に0が読み出された場合、以前にリセットされたことを示します。2回読み出して2回とも1が読み出された場合、現在リセット中である(まだリセット状態に置かれている)ことを示します。 |
| [24]    | 読み出し | S_RETIRE_ST | 最後に読み出された後で命令が完了したことを示します。この<br>ビットはスティッキービットで、読み出し時にクリアされます。<br>このビットを使用して、コアがロード / ストアやフェッチでス<br>トールしているかどうかを判断できます。                                                                    |
| [23:20] | -    | -           | 予約、RAZ                                                                                                                                                                                    |

## テーブル 10-2 デバッグホールト制御およびステータスレジスタ (続く)

| ピット    | タイプ       | フィールド       | 機能                                                                                                                                                                                                                                                                             |
|--------|-----------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [19]   | 読み出し      | S_LOCKUP    | コアが(ホールト中ではなく)実行中で、ロックアップ条件が存在している場合に1が読み出されます。                                                                                                                                                                                                                                |
| [18]   | 読み出し      | S_SLEEP     | コアがスリープ状態 (WFI、WFE、または SLEEP-ON-EXIT) であることを示します。 <b>C_HALT</b> を使用して制御を取り戻すか、割り込みでウェークアップするのを待つ必要があります。<br>SLEEP-ON-EXIT の詳細については、テーブル 7-1 p. 7-3 を参照して下さい。                                                                                                                   |
| [17]   | 読み出し      | S_HALT      | S_HALT がセットされているときは、コアはデバッグ状態です。                                                                                                                                                                                                                                               |
| [16]   | 読み出し      | S_REGRDY    | デバッグコアレジスタ セレクタレジスタで、レジスタの読み出し<br>/ 書き込みが使用できます。最後の転送が完了しました。                                                                                                                                                                                                                  |
| [15:6] | _         | _           | 予約                                                                                                                                                                                                                                                                             |
| [5]    | 読み出し/書き込み | C_SNAPSTALL | ロード / ストア操作でコアがストールしている場合、ストールが解除され、命令が強制的に完了します。これによって、ホールトデバッグがコアの制御を取り戻せます。このビットは、次の条件が満たされている場合のみセットできます。 C_DEBUGEN = 1 C_HALT = 1 コアは、S_RETIRE_ST を 0 として読み出します。これは、進行した命令がないことを示しています。これによって、使用ミスが回避されます。これが使用された場合、バス状態は予測不能です。 S_RETIRE は、ロード / ストア操作時のコアのストールを検出できます。 |
| [4]    | -         | -           | 予約                                                                                                                                                                                                                                                                             |
| [3]    | 読み出し/書き込み | C_MASKINTS  | ステップ実行時、またはホールトデバッグでの実行時に割り込みをマスクします。NMI はマスク不可なので、NMI には影響しません。プロセッサがホールトしているとき(S_HALT == 1)にのみ変更する必要があります。また、命令の実行により発生したフォールト例外や SVC には影響しません。CMASKINTS は、ホールトを解除する前にセットまたはクリアする必要があります。つまり、C_MASKINTS をセットまたはクリアする書き込みと、C_HALT をセットまたはクリアする書き込みは別々に行う必要があります。              |

#### テーブル 10-2 デバッグホールト制御およびステータスレジスタ (続く)

| ビット | タイプ           | フィールド     | 機能                                                                                                                                                                                                                                        |
|-----|---------------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [2] | 読み出し/<br>書き込み | C_STEP    | ホールトデバッグでコアをステップ実行します。 <b>C_DEBUGEN</b> = 0 のときは、このビットは無効です。プロセッサがホールトしているとき (S_HALT == 1) にのみ変更する必要があります。                                                                                                                                |
| [1] | 読み出し/<br>書き込み | C_HALT    | コアをホールトします。このビットは、ブレークポイントなど、コアがホールトするときに自動的にセットされます。コアのリセット時には、このビットはクリアされます。このビットは、C_DEBUGEN が1のときにのみ書き込み可能で、それ以外のときは無視されます。このビットを1にセットするとき、C_DEBUGEN にも同じ値として1をセットする必要があります(値[1:0]が2'b11)。C_DEBUGEN がすでに1で、b11が書き込まれたときのみ、コアがホールトできます。 |
| [0] | 読み出し/<br>書き込み | C_DEBUGEN | デバッグを許可します。このビットは、AHB-APによってのみ書き込み可能で、コアからは書き込めません。コアはこのビットをセットまたはクリアできないため、コアからの書き込みは無視されます。<br>コアが自分をホールトするために C_HALT へ書き込むときは、コアはこのビットに1を書き込む必要があります。                                                                                  |

**C\_DEBUGEN** = 1 で、ホールトモードが許可されていない場合、他のすべてのフィールドは無効です。

このレジスタは、システムリセット時にリセットされません。パワーオンリセット時にはリセットされます。ただし、C\_HALTビットはシステムリセット時に常にクリアされます。

リセット時にホールトするには、次のビットを許可する必要があります。

- ・ デバッグ例外およびモニタ制御レジスタのビット [0] (VC\_CORERESET)
- ・ デバッグホールト制御およびステータスレジスタのビット [0] (C DEBUGEN)

|  | - Note |      |  |
|--|--------|------|--|
|  | 11000  |      |  |
|  |        | <br> |  |

このレジスタにワード以外のサイズで書き込みを行った場合、結果は予測不能です。読み出しは任意のサイズで許可され、この方法を使用してスティッキービットの意図しない変更を防止、または意図的に変更できます。

## 10.2.2 デバッグコアレジスタ セレクタレジスタ

デバッグコアレジスタ セレクタレジスタ(DCRSR)は、データの転送先または転送元となるプロセッサレジスタを選択するために使用します。

DCRSR には次の特徴があります。

- · 17 ビットの書き込み専用レジスタである。
- ・ アドレスは 0xE000EDF4 である。

このレジスタのビット割り当てを、図 10-2 に示します。



#### 図 10-2 デバッグコアレジスタ セレクタレジスタのビット割り当て

デバッグコアレジスタ セレクタレジスタのビットの機能を、テーブル 10-3 に示します。

#### テーブル 10-3 デバッグコアレジスタ セレクタレジスタ

| ピット     | タイプ | フィールド | 機能 |
|---------|-----|-------|----|
| [31:17] | -   | -     | 予約 |

#### テーブル 10-3 デバッグコアレジスタ セレクタレジスタ (続く)

| ビット    | タイプ  | フィールド  | 機能                                                                                                                                                                                                                                                      |
|--------|------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [16]   | 書き込み | REGWnR | 1 = 書き込み<br>0 = 読み出し                                                                                                                                                                                                                                    |
| [15:5] | _    | -      | 予約                                                                                                                                                                                                                                                      |
| [4:0]  | 書き込み | REGSEL | 5b00000 = R0 5b00001 = R1  5b01111 = DebugReturnAddress() 5b10000 = xPSR/ フラグ、例外状態情報、例外番号 5b10001 = MSP (メイン SP) 5b10010 = PSP (プロセス SP) 5b10100:  CONTROL ビット [31:24]  FAULTMASK ビット [23:16]  BASEPRI ビット [15:8]  PRIMASK ビット [7:0] 未使用の値はすべて予約されています。 |

このレジスタは書き込み専用で、データをデバッグコアレジスタ データレジスタと選択されたレジスタとの間で転送するため、コアとのハンドシェークを生成します。コアのトランザクションが完了するまで、DHCSRのビット [16] (S\_REGRDY) は 0 に保持されます。

#### ----- Note ------

- · このレジスタにワード以外のサイズで書き込みを行った場合、結果は予 測不能です。
- ・ PSR レジスタはこの方法で完全にアクセス可能です。これに対して、 MRS 命令を使用した場合、一部は 0 として読み出されます。
- ・ すべてのビットは書き込み可能ですが、一部の組み合わせでは実行が再開されたときにフォールトが発生します。
- ・ IT は書き込みが可能で、IT ブロック中であるのと同様に動作します。
- ・ ICI は書き込み可能ですが、無効な値が書き込まれた場合や、LDM/STM で使用されていない場合は、例外からの復帰と同様にフォールトが発生します。ICI をある値から 0 に変更すると、元になる LDM/STM は継続ではなく、最初から開始します。

#### 10.2.3 デバッグコアレジスタ データレジスタ

デバッグコアレジスタデータレジスタ(DCRDR)は、プロセッサとの間でレジスタの読み出しと書き込みを行うためのデータを保持する目的に使用されます。

DCRDR には次の特徴があります。

- ・ 32 ビットの読み出し / 書き込みレジスタである。
- · アドレスは 0xE000EDF8 である。

これは、デバッグコアレジスタ セレクタレジスタによって選択されたレジスタに書き込まれるデータの値です。

プロセッサがデバッグコアレジスタ セレクタからの要求を受信すると、このレジスタは通常のロード / ストアユニットの操作を使用して、プロセッサにより読み出しまたは書き込みされます。

コアレジスタの転送が実行されない場合、OS RSD や Real View Monitor などのソフトウェアベースのデバッグモニタが、このレジスタを非ホールトデバッグでの通信に使用できます。これによって、フラグやビットにより状態を応答し、コマンドに対して受け付け、応答、または両方が行われたかどうかを示すことができます。

## 10.2.4 デバッグ例外およびモニタ制御レジスタ

デバッグ例外およびモニタ制御レジスタ(DEMCR)は次の目的に使用されます。

- ベクタキャッチ。つまり、指定のベクタが実行のために読み出されるとき、デバッグエントリを発生します。
- デバッグモニタの制御

DEMCR には次の特徴があります。

- ・ 32 ビットの読み出し / 書き込みレジスタである。
- ・ アドレスは 0xE000EDFC である。

このレジスタのビット割り当てを、図 10-2 p. 10-8 に示します。



#### 図 10-3 デバッグ例外およびモニタ制御レジスタのビット割り当て

デバッグ例外およびモニタ制御レジスタのビットの機能を、テーブル 10-4 に示します。

テーブル 10-4 デバッグ例外およびモニタ制御レジスタ

| ビット     | タイプ            | フィールド                | 機能                                                                                                                                                                                                                                                                                            |
|---------|----------------|----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:25] | _              | -                    | 予約、SBZP                                                                                                                                                                                                                                                                                       |
| [24]    | 読み出し /<br>書き込み | TRCENA               | 次のトレースおよびデバッグブロックの使用を許可するには、このビットを1にセットする必要があります。 ・ データウォッチポイントおよびトレース(DWT) ユニット ・ 計装トレース マクロセル(ITM) ・ エンベデッドトレース マクロセル(ETM) ・ トレースポート インタフェースユニット(TPIU)。 これによって、トレースが必要ない場合に消費電力の管理が許可されます。アプリケーションは、ITM、またはデバッガで使用するために、この機能を許可できます。  Note  デバッグまたはトレースコンポーネントが実装に存在しない場合、TRCENA はセットできません。 |
| [23:20] | _              | -                    | 予約、SBZP                                                                                                                                                                                                                                                                                       |
| [19]    | 読み出し /<br>書き込み | MON_REQ <sup>a</sup> | モニタによって、ウェークアップの発生した原因を識別するために使用されます。 1 = MON_PEND によるウェークアップ 0 = デバッグ例外によるウェークアップ                                                                                                                                                                                                            |

## テーブル 10-4 デバッグ例外およびモニタ制御レジスタ (続く)

| ビット     | タイプ            | フィールド                  | 機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|---------|----------------|------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [18]    | 読み出し /<br>書き込み | MON_STEPª              | MON_EN = 1 の場合、このビットによってコアがステップ実行されます。MON_EN = 0 の場合、このビットは無視されます。これは、C_STEP と等価です。割り込みは、モニタの優先度と、PRIMAST、FAULTMASK、または BASEPRI の設定に従ってのみステップ実行されます。                                                                                                                                                                                                                                                                                                                       |
| [17]    | 読み出し /<br>書き込み | MON_PEND <sup>a</sup>  | 優先度で許可されたときにアクティブになるようにモニタを保留します。これにより、AHB-APポートを経由して、モニタをウェークアップすることができます。モニタデバッグ用のC_HALTと等価です。 このレジスタは、システムリセット時にリセットされません。パワーオンリセット時にのみリセットされます。リセットハンドラまたはそれ以後のソフトウェア、あるいはDAPによってデバッグモニタを許可する必要があります。                                                                                                                                                                                                                                                                  |
| [16]    | 読み出し /<br>書き込み | MON_ENa                | デバッグモニタを許可します。許可されると、優先度レベルはシステムハンドラの優先度レジスタによって制御されます。禁止されている場合、すべてのデバッグイベントはハードフォールトになります。デバッグホールト制御およびステータスレジスタの C_DEBUGEN は、このビットに優先します。ベクタキャッチは半同期です。一致するイベントが検出されると、ホールト要求が発生します。プロセッサは命令の境界でのみホールト可能なため、次の命令の境界まで待つ必要があります。その結果、プロセッサは例外ハンドラの最初の命令で停止します。ただし、ベクタキャッチがトリガされたときは、2つの特別なケースがあります。 ・ ベクタ、ベクタ読み出し、またはスタックプッシュエラーの間にフォールトが取得された場合、ベクタエラーまたはスタックプッシュに対応するフォールトハンドラでホールトが発生します。 ・ ベクタ処理の間に到着した後着割り込みは取得されません。つまり、後着の最適化をサポートする実装では、この場合に後着割り込みを抑制する必要があります。 |
| [15:11] | -              | -                      | 予約、SBZP                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| [10]    | 読み出し /<br>書き込み | VC_HARDERRb            | ハードフォールトでのデバッグトラップ                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
| [9]     | 読み出し /<br>書き込み | VC_INTERR <sup>b</sup> | 割り込み / 例外へのサービスのエラーによるデバッグトラップ。これらは他のフォールトのサブセットで、BUSERR または<br>HARDERR の前にキャッチされます。                                                                                                                                                                                                                                                                                                                                                                                       |

#### テーブル 10-4 デバッグ例外およびモニタ制御レジスタ (続く)

| ピット   | タイプ            | フィールド                     | 機能                                                                      |
|-------|----------------|---------------------------|-------------------------------------------------------------------------|
| [8]   | 読み出し /<br>書き込み | VC_BUSERR <sup>b</sup>    | 通常のバスエラーによるデバッグトラップ                                                     |
| [7]   | 読み出し /<br>書き込み | VC_STATERR <sup>b</sup>   | 用法フォールト状態エラーでのデバッグトラップ                                                  |
| [6]   | 読み出し/<br>書き込み  | VC_CHKERR <sup>b</sup>    | 用法フォールトイネーブル チェックエラーでのデバッグトラップ                                          |
| [5]   | 読み出し /<br>書き込み | VC_NOCPERR <sup>b</sup>   | 存在しないか、または CAR レジスタで存在しないとマークさ<br>れているコプロセッサへの用法フォールトアクセスでのデバッ<br>グトラップ |
| [4]   | 読み出し/<br>書き込み  | VC_MMERR <sup>b</sup>     | メモリ管理フォールトでのデバッグトラップ                                                    |
| [3:1] | -              | _                         | 予約、SBZP                                                                 |
| [0]   | 読み出し /<br>書き込み | VC_CORERESET <sup>b</sup> | リセットベクタキャッチ。コアリセットが発生すると、実行中<br>のシステムがホールトします。                          |

- a. コアリセット時には、このビットはクリアされます。
- b. C\_DEBUGEN = 1 の場合のみ使用できます。

このレジスタは、デバッグ下の例外の動作を管理します。

ベクタキャッチは、ホールトデバッグでのみ使用できます。上位ハーフワードはモニタ制御用に、下位ハーフワードはホールト例外サポートに使用されます。

このレジスタは、システムリセット時にリセットされません。

パワーオンリセット時にはリセットされます。ビット [19:16] は、コアリセット時に常にクリアされます。デバッグモニタは、リセットハンドラまたはそれ以降のソフトウェア、あるいは AHB-AP ポートによって許可されます。

ベクタキャッチは半同期です。一致するイベントが検出されると、ホールト要求が発生します。プロセッサは命令の境界でのみホールト可能なため、次の命令の境界まで待つ必要があります。その結果、プロセッサは例外ハンドラの最初の命令で停止します。ただし、ベクタキャッチがトリガされたときは、2つの特別なケースがあります。

1. ベクタ読み出しまたはスタックプッシュの間にフォールトが取得された場合、ベクタエラーまたはスタックプッシュ エラーのためのフォールトハンドラで、ホールトが発生します。

2. ベクタ読み出しまたはスタックプッシュエラー時に検出された後着割り込みは処理されません。つまり、後着の最適化をサポートする実装では、この場合に後着割り込みを抑制する必要があります。

# 10.3 コア デバッグアクセスの例

プロセッサをホールトしてレジスタの1つに値を書き込むには、次のシーケンスを実行します。

- 1. デバッグホールト制御およびステータスレジスタに 0xA05F0003 を書き込みます。これによって、デバッグが許可され、コアがホールトします。
- 2. デバッグホールト制御およびステータスレジスタの S\_HALT ビットが セットされるまで待ちます。このビットは、コアがホールトしたことを 示します。
- 3. 書き込む値を、デバッグコアレジスタデータレジスタに書き込みます。
- 4. 書き込み先のレジスタ番号を、デバッグコアレジスタ セレクタレジス タに書き込みます。

## 10.4 コアデバッグでのアプリケーションレジスタの使用法

アプリケーションレジスタは、ステータスへのアクセスと、システムへ変更を適用するためにも使用できます。

アプリケーションレジスタをコアデバッグに使用する場合、次の点に注意してください。

- ・ AHB-AP とアプリケーションの両方がこれらのレジスタを変更する場合、読み出し-変更-書き込みの問題が発生します。
- PENDSET や PENDCLR のような書き込みレジスタの場合、これらのレジスタは最初に読み出されないため、読み出し 変更 書き込みの問題が発生します。
- ・ 優先度を含むレジスタと、他の読み出し/書き込みレジスタの場合、読み出し-変更-書き込み操作を実行するときに、読み出しと書き込みとの間でレジスタに変更が発生する可能性があります。いくつかの場合には、この問題を軽減するためにバイトアクセスが許可されており、プロセッサが動作しているときには、デバッガはこの問題に注意を払う必要があります。

コアデバッグで主に使用されるアプリケーションレジスタと、レジスタのビットをテーブル 10-5 に示します。アプリケーションレジスタの完全な一覧については、『ARMv7-M アーキテクチャ リファレンスマニュアル』を参照して下さい。

#### テーブル 10-5 コアデバッグで使用されるアプリケーションレジスタ

| レジスタ                     | コアデバッグで使用されるビット<br>またはフィールド             |
|--------------------------|-----------------------------------------|
| 割り込み制御状態                 | ISRPREEMPT<br>ISRPENDING<br>VECTPENDING |
| ベクタテーブル オフセット            | ベクタテーブルの検索用                             |
| アプリケーション割り込み /<br>リセット制御 | VECTCLRACTIVE<br>ENDIANESS              |
| 構成制御                     | DIV_0_TRP<br>UNALIGN_TRP                |
| システムハンドラ制御および状態          | ACTIVE<br>PENDED                        |

# 11 章 システムデバッグ

本章では、プロセッサのシステムデバッグについて説明します。本章は以下 のセクションから構成されています。

- · システムデバッグについて p. 11-2
- $\cdot$   $\rightarrow \lambda z = \lambda z$
- · システムデバッグのプログラマモデル p. 11-5
- · FPB p. 11-6
- · *DWT* p. 11-13
- · *ITM* p. 11-33
- · AHB-APp. 11-44

## 11.1 システムデバッグについて

プロセッサにはいくつかのシステムデバッグ コンポーネントが組み込まれており、次のような目的に役立ちます。

- ・ 低コストでのデバッグ
- ・トレースおよびプロファイリング
- ・ ブレークポイント
- ウォッチポイント
- ・コードへのパッチ

----- Note -----

システムデバッグコンポーネントには、次のものが含まれます。

- ブレークポイントおよびコードへのパッチを実装するためのフラッシュ パッチおよびブレークポイント(FPB)ユニット
- ・ ウォッチポイント、トリガリソース、システムプロファイリングを実装 するためのデータウォッチポイントおよびトレース(DWT) ユニット
- printf形式のデバッグをサポートするアプリケーション駆動型トレース ソース用の計装トレースマクロセル(ITM)
- ・ 命令トレース用のエンベデッドトレース マクロセル(ETM)。プロセッサ は、ETM を持つバージョンと持たないバージョンの両方でサポートさ れています。

すべてのデバッグコンポーネントは内部の*専用ペリフェラルバス* (PPB) 上に存在し、特権コードを使用してアクセスすることができます。

システムデバッグ コンポーネントはオプションです。トレースやデバッグの機能が必要ない場合は、システムデバッグ コンポーネントをすべて取り除くことができます。この理由から、ブレークポイントやウオッチポイント、および計装トレースとトリガはサポートされていない可能性があります。

| • | コアデバッグの詳細については、 | 10 章 Core Debug を参照して下さい |
|---|-----------------|--------------------------|

## 11.2 システムデバッグ アクセス

デバッグ制御およびデータアクセスは、アドバンスト ハイパフォーマンスバス アクセスポート (AHB-AP) インタフェースを経由して行われます。このインタフェースは、シリアルワイヤ デバッグポート (SW-DP) またはシリアルワイヤ JTAG デバッグポート (SWJ-DP) コンポーネントのいずれかによって行われます。SW-DP および SWJ-DP コンポーネントの情報については、13 章 Debug Port を参照して下さい。アクセスには次のものが含まれます。

- 内部 PPB。デバッガはこのバスを経由して、次に示すコンポーネントへ アクセスできます。
  - *ネスト型ベクタ割り込みコントローラ*(NVIC)。プロセッサコアへのデバッグアクセスは、NVIC を経由して行われます。詳細については、10 章 *Core Debug* を参照して下さい。
  - DWT ユニット
  - FPB ユニット
  - ITM
  - メモリ保護ユニット(MPU)

デバッガは、システムリセット中に PPB 空間内のすべてのレジスタを 読み出すことができます。また、パワーオン リセットによってのみリ セットされる、PPB 空間内のレジスタに書き込むこともできます。

- ・ 外部専用ペリフェラルバス。デバッグでは、このバスを経由して、次の コンポーネントにアクセスできます。
  - ETM。命令トレースのみをサポートする低コストのトレースマクロセル。詳細については、14 章 Embedded Trace Macrocellを参照して下さい。
  - トレースポート インタフェースユニット(TPIU)。このコンポーネ ントは、Cortex-M3トレースデータ(ITM、および存在する場合は ETM からのデータ)とオフチップのトレースポート アナライザと の間のブリッジとして動作します。詳細については、17章 Trace Port Interface Unit を参照して下さい。
  - ROM テーブル
- ・ デバッグでは、このバスを経由して、コード空間内に位置するメモリへ アクセスできます。
- システムバス空間内に位置するバス、メモリ、ペリフェラルへアクセス できます。

システムデバッグ アクセスの構造、および AHB-AP がシステムコンポーネントおよび外部バスのそれぞれにアクセスする方法を、図 11-1 p. 11-4 に示します。



図 11-1 システムデバッグ アクセスのブロック図

# 11.3 システムデバッグのプログラマモデル

このセクションでは、すべてのシステムデバッグ コンポーネントについて、 デバッグレジスタを一覧表記し、説明を加えます。このセクションは以下の 項目から構成されています。

- *FPB* p. 11-6
- · *DWT* p. 11-13
- · ITM p. 11-33
- · AHB-APp. 11-44

#### ----- Note -----

- ・ コアデバッグ レジスタの詳細については、*コアデバッグ レジスタ* p. 10-4 を参照して下さい。
- ・ SWJ-DP および SW-DP レジスタの詳細については、13 章 *Debug Port* を 参照して下さい。
- ・ TPIU の詳細については、17 章 Trace Port Interface Unit を参照して下さい。

#### 11.4 FPB

FPB には次の特徴があります。

- ハードウェアブレークポイントを実装
- ・ コード空間からシステム空間へ、コードおよびデータにパッチを適用

完全な FPB ユニットには、次のコンポーネントが含まれます。

- コード空間からのリテラルロードとの一致を検出し、システム空間の対応するエリアにリマッピングするための、2 つのリテラルコンパレータ
- ・ コード空間からの命令フェッチとの一致を検出し、システム空間の対応するエリアにリマッピングするための6つの命令コンパレータ。または、個別にコンパレータを構成して、一致が発生した場合はブレークポイント命令(BKPT)をプロセッサコアへ戻すようにすると、ハードウェアブレークポイントの機能を提供することができます。

FPB はグローバル許可を持ちますが、8 つのコンパレータに対して個別に許可することもできます。エントリの比較が一致すると、リマップレジスタに設定されているアドレスと、一致したコンパレータに対応するオフセットを加えたアドレスに、アドレスをリマッピングするか、または機能が許可されている場合は BKPT 命令にリマップします。比較は動作中に行われますが、比較の結果の発生が遅すぎるため、コード空間で発生する元の命令フェッチおよびリテラルロードは中止できません。ただし、プロセッサはこのトランザクションを無視し、リマップされたトランザクションのみが使用されます。

MPU が存在する場合は、リマップされたアドレスではなく元のアドレスに対して MPU ルックアップが実行されます。

デバッグ機能が必要ない場合、またはサポートするブレークポイントの数を2まで減らしても問題ない場合は、FPBを取り除くことができます。FPBが2つのブレークポイントしかサポートしない場合、コンパレータ0および1のみが使用され、フラッシュパッチはサポートされません。

#### —— Note ——

- ・ アンアラインドなリテラルアクセスはリマップされません。この場合は、DCode バスに対する元のアクセスが実行されます。
- ・ 排他ロードは FPB に対しては予測不能です。アドレスはリマップされますが、排他ロードとしてのアクセスは実行されません。
- ビットバンド エイリアスへのリマッピングは、直接エイリアスアドレスにアクセスを行い、ビットバンド領域へのリマップは行いません。

#### FPB のプログラマモデル 11.4.1

フラッシュパッチ レジスタの一覧を、テーブル 11-1 p. 11-7 に示します。

\_\_\_\_\_ Note \_\_\_\_\_

どのフラッシュパッチ レジスタも、存在する、または存在しないものとして 構成できます。存在しないものとして構成されているすべてのレジスタは、0 として読み出されます。

#### テーブル 11-1 FPB レジスタの概要

| 名前       | タイプ           | アドレス       | 説明                                 |
|----------|---------------|------------|------------------------------------|
| FP_CTRL  | 読み出し/<br>書き込み | 0xE0002000 | フラッシュパッチ制御レジスタ p. 11-8 参照          |
| FP_REMAP | 読み出し/<br>書き込み | 0xE0002004 | フラッシュパッチ リマップレジスタ p. 11-10 参<br>照  |
| FP_COMP0 | 読み出し/<br>書き込み | 0xE0002008 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP1 | 読み出し/<br>書き込み | 0xE000200C | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP2 | 読み出し/<br>書き込み | 0xE0002010 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP3 | 読み出し/<br>書き込み | 0xE0002014 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP4 | 読み出し/<br>書き込み | 0xE0002018 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP5 | 読み出し/<br>書き込み | 0xE000201C | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP6 | 読み出し/<br>書き込み | 0xE0002020 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| FP_COMP7 | 読み出し/<br>書き込み | 0xE0002024 | フラッシュパッチ コンパレータレジスタ<br>p. 11-11 参照 |
| PID4     | 読み出し<br>専用    | 0xE0002FD0 | 値 0x04                             |
| PID5     | 読み出し<br>専用    | 0xE0002FD4 | 值 0x00                             |

#### テーブル 11-1 FPB レジスタの概要 (続く)

| 名前   | タイプ        | アドレス       | 説明     |
|------|------------|------------|--------|
| PID6 | 読み出し<br>専用 | 0xE0002FD8 | 値 0x00 |
| PID7 | 読み出し<br>専用 | 0xE0002FDC | 值 0x00 |
| PID0 | 読み出し<br>専用 | 0xE0002FE0 | 值 0x03 |
| PID1 | 読み出し<br>専用 | 0xE0002FE4 | 值 0xB0 |
| PID2 | 読み出し<br>専用 | 0xE0002FE8 | 值 0x2B |
| PID3 | 読み出し<br>専用 | 0xE0002FEC | 値 0x00 |
| CID0 | 読み出し<br>専用 | 0xE0002FF0 | 値 0x0D |
| CID1 | 読み出し<br>専用 | 0xE0002FF4 | 値 0xE0 |
| CID2 | 読み出し<br>専用 | 0xE0002FF8 | 値 0x05 |
| CID3 | 読み出し<br>専用 | 0xE0002FFC | 値 0xB1 |

## フラッシュパッチ制御レジスタ

フラッシュパッチ制御レジスタは、フラッシュパッチ ブロックを許可するために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0002000

アクセス 読み出し/書き込み

**リセット時** ビット [0] (ENABLE) は 1'b0 にリセットされます。

フラッシュパッチ制御レジスタのビット割り当てを、図 11-2 に示します。



## 図 11-2 フラッシュパッチ制御レジスタのビット割り当て

フラッシュパッチ制御レジスタのビット割り当ての説明を、テーブル 11-2 に示します。

## テーブル 11-2 フラッシュパッチ制御レジスタのビット割り当て

| ビット     | フィールド     | 機能                                                                                                                                                             |  |
|---------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| [31:15] | =         | 予約。0 として読み出され、書き込みは無視されます。                                                                                                                                     |  |
| [14:12] | NUM_CODE2 | コードコンパレータの全バンク数で、バンクごとに 16 個のコンパレータが含まれます。コードコンパレータが 16 個より少ない場合は、バンクカウントは 0 で、現在の数は NUM_CODE で示されます。この読み出し専用フィールドは 3'b000で、Cortex-M3 プロセッサのバンクが 0 であることを示します。 |  |
| [11:8]  | NUM_LIT   | リテラルスロット フィールドの数。この読み出し専用フィールドの値は b0000<br>(リテラルスロットが存在しない) または b0010(2 つのリテラルスロットが存在<br>する)です。                                                                |  |
| [7:4]   | NUM_CODE1 | コードスロット フィールドの数。この読み出し専用フィールドの値は b0000<br>(コードスロットが存在しない)、b0010 (2 つのコードスロットが存在する)、<br>b0110 (6 つのコードスロットが存在する)のいずれかです。                                        |  |
| [3:2]   | _         | 予約                                                                                                                                                             |  |
| [1]     | KEY       | キーフィールド。フラッシュパッチ制御レジスタに書き込むには、この書き込み<br>専用ビットに1を書き込む必要があります。                                                                                                   |  |
| [0]     | ENABLE    | フラッシュパッチ ユニットのイネーブルビット<br>1=フラッシュパッチ ユニットを許可<br>0=フラッシュパッチ ユニットを禁止<br>ENABLE ビットはリセット時にクリアされます。                                                                |  |

## フラッシュパッチ リマップレジスタ

フラッシュパッチ リマップレジスタは、一致したアドレスがシステム空間の どの位置にリマップされるかを指定するために使用します。REMAP アドレスは 8 ワードアラインドで、8 つの FPB コンパレータのそれぞれに対して 1 ワードが割り当てられます。

比較が一致すると、次の位置にリマップされます。

{3'b001, REMAP, COMP[2:0], HADDR[1:0]}

## ここで、

- 3'b001 により、リマップされたアクセスがシステム空間に固定されています。
- ・ REMAP は24ビットで8ワードアラインドのリマップアドレスです。
- ・ COMP は一致しているコンパレータです。テーブル 11-3 を参照して下さい。

テーブル 11-3 COMP マッピング

| COMP[2:0] | コンパレータ   | 説明         |
|-----------|----------|------------|
| 000       | FP_COMP0 | 命令コンパレータ   |
| 001       | FP_COMP1 | 命令コンパレータ   |
| 010       | FP_COMP2 | 命令コンパレータ   |
| 011       | FP_COMP3 | 命令コンパレータ   |
| 100       | FP_COMP4 | 命令コンパレータ   |
| 101       | FP_COMP5 | 命令コンパレータ   |
| 110       | FP_COMP6 | リテラルコンパレータ |
| 111       | FP_COMP7 | リテラルコンパレータ |

HADDR[1:0] は、元のアドレスの2つの最下位ビット(LSB)です。HADDR[1:0] は、命令フェッチに対しては常時2'b00です。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0002004

アクセス 読み出し/書き込み

**リセット時** このレジスタはリセットされません。

フラッシュパッチ リマップレジスタのビット割り当てを、図 11-3 に示します。



## 図 11-3 フラッシュパッチ リマップレジスタのビット割り当て

フラッシュパッチ リマップレジスタのビット割り当ての説明を、テーブル 11-4 に示します。

テーブル 11-4 フラッシュパッチ リマップレジスタのビット割り当て

| ピット     | フィールド | 機能                               |
|---------|-------|----------------------------------|
| [31:29] | -     | 予約。読み出し値 b001。リマップをシステム空間へ接続します。 |
| [28:5]  | REMAP | ベースアドレス フィールドをリマップします。           |
| [4:0]   | _     | 予約。0 として読み出され、書き込みは無視されます。       |

## フラッシュパッチ コンパレータレジスタ

フラッシュパッチ コンパレータレジスタは、PC のアドレスと比較する値を格納するために使用されます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アクセス 読み出し/書き込み

アドレス 0xE0002008、0xE000200C、0xE0002010、0xE0002014、0xE0002018、0xE000201C、0xE0002020、0xE0002024

**リセット時** ビット[0] (ENABLE) は1'b0 にリセットされます。

フラッシュパッチ コンパレータレジスタのビット割り当てを、図 11-4 に示します。



図 11-4 フラッシュパッチ コンパレータレジスタのビット割り当て

フラッシュパッチ コンパレータレジスタのビット割り当ての説明を、テーブ  $\nu$  11-5 p. 11-12 に示します。

# テーブル 11-5 フラッシュパッチ コンパレータレジスタのビット割り当て

| ビット     | フィールド   | 機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |
|---------|---------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| [31:30] | REPLACE | COMP アドレスが一致した場合に発生させるイベントを選択します。<br>次のように解釈されます。<br>b00 = リマップアドレスにリマップします。FP_REMAP を参照して下さい。<br>b01 = BKPT を下位ハーフワードに設定します。上位ハーフワードには影響しません。<br>b10 = BKPT を上位ハーフワードに設定します。下位ハーフワードには影響しません。<br>b11 = BKPT を下位および上位ハーフワードの両方に設定します。<br>b00 以外の設定は、命令コンパレータに対してのみ有効です。リテラルコンパレータ<br>では、b00 以外の設定は無視されます。<br>アドレスリマッピングは、b00 設定に対してのみ有効です。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |
| [29]    | _       | 予約                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |
| [28:2]  | COMP    | 比較アドレス                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |  |
| [1]     | -       | 予約                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |  |
| [0]     | ENABLE  | フラッシュパッチ コンパレータレジスタ $n$ の比較およびリマップの許可 $1=$ フラッシュパッチ コンパレータレジスタ $n$ の比較およびリマップを許可 $0=$ フラッシュパッチ コンパレータレジスタ $n$ の比較およびリマップを禁止 $P_CTRL$ の |  |

#### 11.5 DWT

DWT ははオプションのユニットで、次のようなデバッグ機能を実行します。

- ・ DWT ユニットには4つのコンパレータが組み込まれており、ハードウェアウォッチポイント、ETMトリガ、PC サンプライベントトリガ、またはデータアドレスサンプライベントトリガとして構成することができます。最初のコンパレータ DWT\_COMPO は、クロックサイクルカウンタ CYCCNT に対して比較することもできます。2番目のコンパレータ DWT\_COMP1 は、データコンパレータとしても使用できます。DWT にコンパレータが1つだけ含まれるように構成し、そのコンパレータをウォッチポイントまたはトリガとして使用可能にすることもできます。コンパレータが1つしか存在しない場合、データの一致はサポートされません。
- ・ DWTには、次のものに対して使用するカウンタが組み込まれています。
  - クロックサイクル (CYCCNT)
  - フォールドされた命令
  - ロード / ストアユニット (LSU) 操作
  - スリープサイクル
  - CPI (最初のサイクルを除くすべての命令サイクル)
  - 割り込みオーバヘッド

| Note  |                        |
|-------|------------------------|
| イベントけ | カウンタがオーバフローするたびに送信されます |

・ DWT を構成すると、定義された間隔で PC サンプルおよび割り込みイベント情報を送信することができます。

### 11.5.1 DWT レジスタの概要と説明

DWT レジスタの一覧を、テーブル 11-6 p. 11-14 に示します。

どの DWT レジスタも、存在する、または存在しないものとして構成できます。存在しないものとして構成されているすべてのレジスタは、0 として読み出されます。

テーブル 11-6 DWT レジスタの概要

| 名前            | タイプ            | アドレス       | リセット時の値    | 説明                                               |
|---------------|----------------|------------|------------|--------------------------------------------------|
| DWT_CTRL      | 読み出し /<br>書き込み | 0xE0001000 | 0x40000000 | DWT 制御レジスタ p. 11-16 参照                           |
| DWT_CYCCNT    | 読み出し /<br>書き込み | 0xE0001004 | 0x00000000 | <i>DWT カレント PC サンプラサイクル カウントレジスタ</i> p. 11-20 参照 |
| DWT_CPICNT    | 読み出し /<br>書き込み | 0xE0001008 | _          | <i>DWT CPI カウントレジスタ</i> p. 11-21 参照              |
| DWT_EXCCNT    | 読み出し /<br>書き込み | 0xE000100C | -          | DWT 例外オーバヘッドカウント レジスタ<br>p. 11-22 参照             |
| DWT_SLEEPCNT  | 読み出し /<br>書き込み | 0xE0001010 | -          | <i>DWT スリープカウント レジスタ</i> p. 11-23<br>参照          |
| DWT_LSUCNT    | 読み出し /<br>書き込み | 0xE0001014 | -          | <i>DWT LSU カウントレジスタ</i> p. 11-24 参照              |
| DWT_FOLDCNT   | 読み出し /<br>書き込み | 0xE0001018 | -          | <i>DWT フォールドカウント レジスタ</i><br>p. 11-25 参照         |
| DWT_PCSR      | 読み出し専<br>用     | 0xE000101C | -          | <i>DWT プログラムカウンタ サンプルレジス</i><br>夕 p. 11- 26 参照   |
| DWT_COMP0     | 読み出し /<br>書き込み | 0xE0001020 | _          | <i>DWT コンパレータレジスタ</i> p. 11-26 参照                |
| DWT_MASK0     | 読み出し /<br>書き込み | 0xE0001024 | _          | <i>DWT マスクレジスタ 0 ~ 3</i> p. 11-27 参照             |
| DWT_FUNCTION0 | 読み出し /<br>書き込み | 0xE0001028 | 0x00000000 | <i>DWT 機能レジスタ 0 ~ 3</i> p. 11-28 参照              |
| DWT_COMP1     | 読み出し /<br>書き込み | 0xE0001030 | _          | <i>DWT コンパレータレジスタ</i> p. 11-26 参照                |
| DWT_MASK1     | 読み出し /<br>書き込み | 0xE0001034 | -          | <i>DWT マスクレジスタ 0 ~ 3</i> p. 11-27 参照             |
| DWT_FUNCTION1 | 読み出し /<br>書き込み | 0xE0001038 | 0x00000000 | <i>DWT 機能レジスタ 0 ~ 3</i> p. 11-28 参照              |
| DWT_COMP2     | 読み出し /<br>書き込み | 0xE0001040 | _          | <i>DWT コンパレータレジスタ</i> p. 11-26 参照                |

# テーブル 11-6 DWT レジスタの概要 (続く)

| 名前            | タイプ            | アドレス       | リセット時の値    | 説明                                   |
|---------------|----------------|------------|------------|--------------------------------------|
| DWT_MASK2     | 読み出し /<br>書き込み | 0xE0001044 | -          | <i>DWT マスクレジスタ 0 ~ 3</i> p. 11-27 参照 |
| DWT_FUNCTION2 | 読み出し /<br>書き込み | 0xE0001048 | 0x00000000 | <i>DWT 機能レジスタ 0 ~ 3</i> p. 11-28 参照  |
| DWT_COMP3     | 読み出し /<br>書き込み | 0xE0001050 | -          | <i>DWT コンパレータレジスタ</i> p. 11-26 参照    |
| DWT_MASK3     | 読み出し /<br>書き込み | 0xE0001054 | -          | <i>DWT マスクレジスタ 0 ~ 3</i> p. 11-27 参照 |
| DWT_FUNCTION3 | 読み出し /<br>書き込み | 0xE0001058 | 0x00000000 | <i>DWT 機能レジスタ 0 ~ 3</i> p. 11-28 参照  |
| PID4          | 読み出し専<br>用     | 0xE0001FD0 | 0x04       | 值 0x04                               |
| PID5          | 読み出し専<br>用     | 0xE0001FD4 | 0x00       | 值 0x00                               |
| PID6          | 読み出し専<br>用     | 0xE0001FD8 | 0x00       | 值 0x00                               |
| PID7          | 読み出し専<br>用     | 0xE0001FDC | 0x00       | 值 0x00                               |
| PID0          | 読み出し専<br>用     | 0xE0001FE0 | 0x02       | 值 0x02                               |
| PID1          | 読み出し専<br>用     | 0xE0001FE4 | 0xB0       | 值 0xB0                               |
| PID2          | 読み出し専<br>用     | 0xE0001FE8 | 0x2B       | 值 0x2B                               |
| PID3          | 読み出し専<br>用     | 0xE0001FEC | 0x00       | 值 0x00                               |
| CID0          | 読み出し専<br>用     | 0xE0001FF0 | 0x0D       | 值 0x0D                               |

#### テーブル 11-6 DWT レジスタの概要 (続く)

| 名前   | タイプ        | アドレス       | リセット時の値 | 説明     |
|------|------------|------------|---------|--------|
| CID1 | 読み出し専<br>用 | 0xE0001FF4 | 0xE0    | 値 0xE0 |
| CID2 | 読み出し専<br>用 | 0xE0001FF8 | 0x05    | 値 0x05 |
| CID3 | 読み出し専<br>用 | 0xE0001FFC | 0xB1    | 値 0xB1 |

## DWT 制御レジスタ

DWT 制御レジスタは、DWT ユニットを許可するために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001000

アクセス 読み出し/書き込み

**リセット時** ウォッチポイントおよびトリガ用に4つのコンパレータが存在

する場合 0x40000000

ウォッチポイント専用の 4 つのコンパレータが存在する場合 0x4F000000

1つのコンパレータのみが存在する場合 0x10000000

ウォッチポイント専用の1つのコンパレータのみが存在し、トリガが存在しない場合 0x1F000000

DWT が存在しない場合 0x00000000

DWT 制御レジスタのビット割り当てを、図 11-5 p. 11-17 に示します。



図 11-5 DWT 制御レジスタのビット割り当て

DWT 制御レジスタのビット割り当ての説明を、テーブル 11-7 に示します。

テーブル 11-7 DWT 制御レジスタのビット割り当て

| ビット     | フィールド     | 機能                                                                                           |
|---------|-----------|----------------------------------------------------------------------------------------------|
| [31:28] | NUMCOMP   | コンパレータ数のフィールド。このフィールドは読み出し専用で、存在するコンパレータの数を示しています。有効な値は b0100、b0001、b0000 のいずれかです。           |
| [27]    | NOTRCPKT  | このビットがセットされている場合、トレースサンプリングと例外トレースはサポートされていません。                                              |
| [26]    | NOEXTTRIG | このビットがセットされている場合、CMPMATCH[N] はサポートされていません。                                                   |
| [25]    | NOCYCCNT  | このビットがセットされている場合、DWT_CYCCNT はサポートされていません。                                                    |
| [24]    | NOPRFCNT  | このビットがセットされている場合、DWT_FOLDCNT、DWT_LSUCNT、<br>DWT_SLEEPCNT、DWT_EXCCNT、DWT_CPICNT はサポートされていません。 |
| [23]    | 予約        | -                                                                                            |

# テーブル 11-7 DWT 制御レジスタのビット割り当て (続く)

| ピット  | フィールド       | 機能                                                                                                                                                                                                                                                                       |
|------|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [22] | CYCEVTENA   | サイクルカウント イベントを許可します。POSTCNT カウンタによってトリガされると、イベントを送信します。詳細については、CYCTAP (ビット [9]) および POSTPRESET、ビット [4:1] を参照して下さい。 1 = サイクルカウント イベントを許可 0 = サイクルカウント イベントを禁止 このイベントは、PCSAMPLENA、ビット [12] が禁止されている場合にのみ送信されます。 PCSAMPLENA は、このビットの設定に優先します。 CYCEVTENA ビットは、リセット時にクリアされます。 |
| [21] | FOLDEVTENA  | フォールドされた命令カウントイベントを許可します。DWT_FOLDCNT がオーバフローすると、イベントを送信します(フォールドされた命令の 256 サイクルごと)。フォールドされた命令とは、実行に 1 サイクルも掛からなかった命令です。例えば、IT 命令はフォールドされるため 1 サイクルも使用されません。1 = フォールドされた命令のカウントイベントを許可0 = フォールドされた命令のカウントイベントを禁止FOLDEVENTA ビットは、リセット時にクリアされます。                            |
| [20] | LSUEVTENA   | LSU カウントイベントを許可します。DWT_LSUCNT がオーバフローすると、イベントを送信します(LSU 演算の 256 サイクルごと)。LSU カウントには、命令の初期サイクル後にかかるすべての LSU サイクルをカウントします。 1 = LSU カウントイベントを許可 0 = LSU カウントイベントを禁止 LSUEVTENA ビットは、リセット時にクリアされます。                                                                            |
| [19] | SLEEPEVTENA | スリープカウント イベントを許可します。DWT_SLEEPCNT がオーバフローすると、イベントを送信します(プロセッサがスリープ中の 256 サイクルごと)。<br>1 = スリープカウント イベントを許可<br>0 = スリープカウント イベントを禁止<br>SLEEPEVTENA ビットは、リセット時にクリアされます。                                                                                                      |
| [18] | EXCEVTENA   | 割り込みオーバヘッドイベントを許可します。DWT_EXCCNT がオーバフローすると、イベントを送信します(割り込みオーバヘッドの 256 サイクルごと)。<br>1 = 割り込みオーバヘッドイベントを許可<br>0 = 割り込みオーバヘッドイベントを禁止<br>EXCEVTENA ビットは、リセット時にクリアされます。                                                                                                        |

# テーブル 11-7 DWT 制御レジスタのビット割り当て (続く)

| ビット     | フィールド       | 機能                                                                                                                                                                                                                                                                                           |  |
|---------|-------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| [17]    | CPIEVTENA   | CPI カウントイベントを許可します。DWT_CPICNT がオーバフローすると、イベントを送信します(マルチサイクル命令の 256 サイクルごと)。 1 = CPI カウントイベントを許可 0 = CPI カウントイベントを禁止 CPIEVTENA ビットは、リセット時にクリアされます。                                                                                                                                            |  |
| [16]    | EXCTRCENA   | 割り込みイベントトレースを許可します。<br>1 = 割り込みイベントトレースを許可<br>0 = 割り込みイベントトレースを禁止<br>EXCEVTENA ビットは、リセット時にクリアされます。                                                                                                                                                                                           |  |
| [15:13] | _           | 予約                                                                                                                                                                                                                                                                                           |  |
| [12]    | PCSAMPLEENA | PC サンプリングイベントを許可します。POSTCNT カウンタによってトリガされると、PC サンプルイベントが送信されます。詳細については、CYCTAP (ビット [9]) および POSTPRESET (ビット [4:1]) を参照して下さい。このビットによる許可は、CYCEVTENA (ビット [20]) より優先されます。 1 = PC サンプリングイベントを許可 0 = PC サンプリングイベントを禁止 PCSAMPLENA ビットは、リセット時にクリアされます。                                              |  |
| [11:10] | SYNCTAP     | ITM の SYNCENA 制御に同期化パルスを供給します。ここで選択された値により、DWT_CYCCNT レジスタ上でタップを選択して周期(約1/秒またはそれより小さい)が決定されます。同期化(ハートビートおよび動的接続同期化)を使用するには、CYCCNTENAを1に、SYNCTAPをその値のいずれかに、SYNCENAを1に設定する必要があります。 0b00 = 禁止。同期化カウントなし 0b01 = CYCCNT ビット 24 でタップ 0b10 = CYCCNT ビット 26 でタップ 0b11 = CYCCNT ビット 28 でタップ           |  |
| [9]     | CYCTAP      | DWT_CYCCNT レジスタのタップを選択します。これらは、次のようにビット [6] とビット [10] に分けられます。 CYCTAP = 0 の場合、ビット [6] がタップとして選択 CYCTAP = 1 の場合、ビット [10] がタップとして選択 CYCCNT レジスタで選択したビットが、0から1または1から0に変更されると、POSTCNT のビット [8:5]、ポストスカラカウンタへ送信され、そのカウンタはカウントダウンされます。ポストスカラが0の場合にビットが変更されると、PC サンプリングまたは CYCEVTCNT のイベントがトリガされます。 |  |

#### テーブル 11-7 DWT 制御レジスタのビット割り当て (続く)

| ピット   | フィールド      | 機能                                                                                                                                                                                                                              |
|-------|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [8:5] | POSTCNT    | CYCTAP のポストスカラカウンタ。<br>選択したタップビットが 0 から 1 または 1 から 0 に変更されると、ポストスカラカウンタは、0 でなければカウントダウンされます。<br>0 の場合は、PCSAMPLENA または CYCEVTENA を使用するためのイベントがトリガされます。同時に、POSTPRESET(ビット [4:1])の値がこのカウンタにリロードされます。                               |
| [4:1] | POSTPRESET | ビット [8:5] の POSTCNT (ポストスカラカウンタ) のリロードに使用される値。 この値が 0 の場合、イベントは各タップ変更の際にトリガされます (2 のべき乗、例えば 1<<6 または 1<<10 など)。 このフィールドが 0 以外の値の場合、その値がカウントダウン値となり、0 になるたびに POSTCNT にリロードされます。例えば、このレジスタの値が 1 の場合は、タップが 2 回変更されるごとにイベントが生成されます。 |
| [0]   | CYCCNTENA  | CYCCNT カウンタを許可します。許可されていない場合は、カウンタはカウントされず、PS サンプリングまたは CYCCNTENA のイベントは生成されません。 通常に使用する場合は、デバッガにより CYCCNT カウンタを 0 に初期化する必要があります。                                                                                               |

\_\_\_\_\_ Note \_\_\_\_\_

デバッグ例外およびモニタ制御レジスタの TRCENA ビットは、DWT を使用する前にセットする必要があります。 デバッグ例外およびモニタ制御レジスタ p.~10-10 を参照して下さい。

----- Note ------

DWT は、ITM とは独立に許可されます。DWT を許可してイベントを送信する場合は、ITM も許可する必要があります。

# DWT カレント PC サンプラサイクル カウントレジスタ

DWT カレント PC サンプラサイクル カウントレジスタは、コアサイクルの数をカウントするために使用します。これにより、経過した実行時間が測定できます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001004

**アクセス** 読み出し / 書き込み **リセット時** 0x00000000

DWT カレント PC サンプラサイクル カウントレジスタのビット割り当ての説明を、テーブル 11-8 に示します。

#### テーブル 11-8 DWT カレント PC サンプラサイクル カウントレジスタのビット割り当て

| ビット    | フィールド  | 機能                                                                                        |
|--------|--------|-------------------------------------------------------------------------------------------|
| [31:0] | CYCCNT | カレント PC サンプラサイクル カウンタのカウント値。許可されている場合は、この<br>カウンタにより、コアが停止しているときを除くコアサイクルの数がカウントされま<br>す。 |
|        |        | CYCCNT は、加算式のフリーラン カウンタです。オーバフローすると 0 にラップアラウンドします。                                       |
|        |        | 最初に許可されるときに、デバッガにより0に初期化する必要があります。                                                        |

これはフリーランカウンタです。このカウンタには、次の3つの機能があります。

- PCSAMPLENA がセットされている場合、選択したタップビットの値が (0 から 1 または 1 から 0 へ)変更され、いずれかのポストスカラ値の カウントが 0 になったときに、PC がサンプリングされて送信されます。
- CYCEVTENA がセットされている(かつ PCSAMPLENA がクリアされている)場合、選択したタップビットの値が(0から1または1から0つ)変更され、いずれかのポストスカラ値のカウントが0になったときに、イベントが送信されます。
- ・ アプリケーションおよびデバッガは、カウンタを使用して経過した実行時間を測定することができます。開始時刻と終了時刻の差を計算することにより、アプリケーションはコア内クロック間の時間を測定することができます(デバッグでホールト中を除く)。これは 2<sup>32</sup> コアクロックサイクルまで有効です(例えば、50MHz において約 86 秒)。

## DWT CPI カウントレジスタ

DWT CPI カウントレジスタは、最初のサイクル以後の命令サイクルの総数をカウントするために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001008

アクセス 読み出し/書き込み

リセット時 -

DWT CPI カウントレジスタのビット割り当てを、図 11-6 に示します。



#### 図 11-6 DWT CPI カウントレジスタのビット割り当て

DWT CPI カウントレジスタのビット割り当ての説明を、テーブル 11-9 に示します。

### テーブル 11-9 DWT CPI カウントレジスタのビット割り当て

| ピット    | フィールド  | 機能                                                                                                                                                                                                                          |
|--------|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:8] | -      | 予約                                                                                                                                                                                                                          |
| [7:0]  | CPICNT | 現在の CPI カウンタ値。DWT_LSUCNT によって記録される命令以外のすべての命令を<br>実行するのに必要な追加サイクル(最初のサイクルはカウントされません)でインク<br>リメントされます。このカウンタは、すべての命令フェッチストールでもインクリメ<br>ントされます。<br>CPIEVTENA がセットされていると、カウンタがオーバフローしたときにイベントが送<br>信されます。<br>許可すると 0 にクリアされます。 |

## DWT 例外オーバヘッドカウント レジスタ

DWT 例外オーバヘッドカウント レジスタは、割り込み処理中に消費される合計サイクル数をカウントするために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000100C

アクセス 読み出し/書き込み

リセット時 -

DWT 例外オーバヘッドカウント レジスタのビット割り当てを、図 11-7 に示します。



#### 図 11-7 DWT 例外オーバヘッドカウント レジスタのビット割り当て

DWT 例外オーバヘッドカウント レジスタのビット割り当ての説明を、テーブル 11-10 に示します。

## テーブル 11-10 DWT 例外オーバヘッドカウント レジスタのビット割り当て

| ピット    | フィールド  | 機能                                                                                                                                                               |
|--------|--------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:8] | =      | 予約                                                                                                                                                               |
| [7:0]  | EXCCNT | 現在の割り込みオーバヘッドのカウンタ値。割り込み処理中に消費される合計サイクル数をカウントします(エントリスタック、復帰アンスタック、横取りなど)。カウンタがオーバフローすると、イベントが送信されます(256 サイクルごと)。許可されると、このカウンタは 0 に初期化されます。<br>許可すると 0 にクリアされます。 |

## DWT スリープカウント レジスタ

DWT スリープカウント レジスタは、プロセッサがスリープ中の合計サイクル数をカウントするために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001010

アクセス 読み出し/書き込み

リセット時 -

DWT スリープカウント レジスタのビット割り当てを、図 11-8 に示します。



図 11-8 DWT スリープカウント レジスタのビット割り当て

DWT スリープカウント レジスタのビット割り当ての説明を、テーブル 11-11 に示します。

#### テーブル 11-11 DWT スリープカウント レジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                                                    |
|--------|----------|-------------------------------------------------------------------------------------------------------|
| [31:8] | =        | 予約                                                                                                    |
| [7:0]  | SLEEPCNT | スリープカウンタ。プロセッサがスリープ中のサイクル数をカウントします。カウンタがオーバフローすると、イベントが送信されます (256 サイクルごと)。許可されると、このカウンタは 0 に初期化されます。 |

\_\_\_\_\_Note \_\_\_\_\_

SLEEPCNT は FCLK で動作しています。電力消費を最小限にするために、プロセッサのスリープ中は FCLK の周波数を下げることができます。このため、スリープの期間を計算するときは、スリープ中の FCLK の周波数を使用して計算する必要があります。

#### DWT LSU カウントレジスタ

DWT LSU カウントレジスタは、プロセッサが LSU 操作を処理する、最初のサイクルより後の合計サイクル数をカウントするために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001014

アクセス 読み出し/書き込み

リセット時 -

DWT LSU カウント レジスタのビット割り当ての説明を、図 11-9 に示します。



図 11-9 DWT LSU カウントレジスタのビット割り当て

DWT LSU カウント レジスタのビット割り当ての説明を、テーブル 11-12 に示します。

## テーブル 11-12 DWT LSU カウントレジスタのビット割り当て

| ビット    | フィールド  | 機能                                                                                                                                                                                                                                                                  |
|--------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:8] | _      | 予約                                                                                                                                                                                                                                                                  |
| [7:0]  | LSUCNT | LSU カウンタ。プロセッサが LSU 操作を処理する合計サイクル数をカウントします。<br>命令の初期実行コストはカウントされません。<br>例えば、完了するのに 2 サイクルを要する LDR では、このカウンタが 1 サイクル分<br>インクリメントされます。同様に、2 サイクル分ストールする LDR (つまり、4 サイクル分) では、このカウンタが 3 サイクル分インクリメントされます。カウンタがオーバフローすると、イベントが送信されます (256 サイクルごと)。<br>許可すると 0 にクリアされます。 |

### DWT フォールドカウント レジスタ

DWT フォールドカウント レジスタは、フォールドされた命令の総数をカウントするために使用します。0 サイクルを要する命令ごとに、1 だけカウントされます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001018

アクセス 読み出し/書き込み

リセット時 -

DWT フォールドカウント レジスタのビット割り当ての説明を、図 11-10 に示します。



図 11-10 DWT フォールドカウント レジスタのビット割り当て

DWT フォールドカウント レジスタのビット割り当ての説明を、テーブル 11-13 に示します。

#### テーブル 11-13 DWT フォールドカウント レジスタのビット割り当て

| ビット    | フィールド   | 機能                                               |
|--------|---------|--------------------------------------------------|
| [31:8] | -       | 予約                                               |
| [7:0]  | FOLDCNT | フォールドされた命令の総数をカウントします。許可されると、このカウンタは 0 に初期化されます。 |

## DWT プログラムカウンタ サンプルレジスタ

DWT プログラムカウンタ サンプルレジスタ(PCSR) は、現在実行中のコードを変更せずに、デバッグエージェントを使用して粒度の粗いソフトウェアプロファイリングを行うために使用します。

コアがデバッグ状態でない場合は、返される値は直前に実行された命令の命令アドレスです。

コアがデバッグ状態の場合は、返される値はOxFFFFFFFFです。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE000101C

アクセス 読み出し専用

リセット時 予測不能

DWT PCSR のフィールドの説明を、*DWT プログラムカウンタ サンプルレジ* スタのビット割り当てに示します。

#### テーブル 11-14 DWT プログラムカウンタ サンプルレジスタのビット割り当て

| ビット    | フィールド     | 機能                                          |
|--------|-----------|---------------------------------------------|
| [31:0] | EIASAMPLE | 実行命令アドレスサンプル、またはコアが停止している場合は<br>OxFFFFFFFF。 |

## DWT コンパレータレジスタ

DWT コンパレータレジスタ  $0 \sim 3$  は、ウォッチポイントイベントをトリガする値を書き込むために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001020、0xE0001030、0xE0001040、0xE0001050

アクセス 読み出し/書き込み

リセット時 -

DWT コンパレータレジスタ 0 ~ 3 のフィールドの説明を、テーブル 11-15 に示します。

#### テーブル 11-15 DWT コンパレータレジスタ0~3のビット割り当て

| フィールド  | 名前   | 定義                                                          |
|--------|------|-------------------------------------------------------------|
| [31:0] | COMP | DWT_FUNCTIONx によって指定されるデータアドレス、および PC に対して比較する<br>ためのデータ値。  |
|        |      | DWT_COMP0 は、PC サンプラカウンタ (DWT_CYCCNT) の値に対しても比較できます。         |
|        |      | DWT_COMP1 は、データマッチングが実行されるためのデータ値 (DATAVMATCH) に対しても比較できます。 |

#### DWT マスクレジスタ0~3

DWT マスクレジスタ  $0 \sim 3$  は、COMP との比較の際に、マスクをデータアドレスに適用するために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001024、0xE0001034、0xE0001044、0xE0001054

アクセス 読み出し/書き込み

リセット時 -

DWT マスクレジスタ  $0 \sim 3$  のビット割り当てを、図 11-11 に示します。



図 11-11 DWT マスクレジスタ 0~3 のビット割り当て

DWT マスクレジスタ  $0 \sim 3$  のビット割り当ての説明を、テーブル 11-16 に示します。

## テーブル 11-16 DWT マスクレジスタ 0 ~ 3 のビット割り当て

| ビット    | フィールド | 機能                                                                                                                                                                                                                                                                      |
|--------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:4] | -     | 予約                                                                                                                                                                                                                                                                      |
| [3:0]  | MASK  | COMP との比較時のデータアドレスのマスク。これは、無視マスクのサイズです。<br>そのため、使用するアドレスに対して、 O< <mask &="" (-0="" <<="" mask))="COMP" として実行されます。<br="" によりマスクが形成されます。つまり、dwt="" マッチングは(addr="">ただし、バス上のどこに出現してもアドレスの比較を可能にするため、実際の比較はもう少し複雑です。そのため、COMP が 3 の場合、0 のワード内であるため、0 のワードアクセスでも一致します。</mask> |

#### DWT 機能レジスタ 0 ~ 3

DWT機能レジスタ0~3は、コンパレータの動作を制御するために使用します。各コンパレータは、次の操作を実行できます。

- PC またはデータアドレスのいずれかに対する比較。これは CYCMATCH によって制御されます。この機能はコンパレータ 0 (DWT COMP0)でのみ使用可能です。
- ・ 関連付けられたアドレスコンパレータでアドレスが一致した場合、データの値の比較を実行します。この機能はコンパレータ 1 (DWT\_COMP1) でのみ使用可能です。
- データまたはPCカップルの送信、ETMのトリガ、あるいは FUNCTIONで定義された操作に依存するウォッチポイントの生成。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0001028、0xE0001038、0xE0001048、0xE0001058

アクセス 読み出し/書き込み

アドレス 0x00000000

DWT 機能レジスタ  $0 \sim 3$  のビット割り当てを、図 11-12 に示します。



図 11-12 DWT 機能レジスタ 0~3 のビット割り当て

DWT 機能レジスタ 0  $\sim$  3 のビット割り当ての説明を、テーブル 11-17 に示します。

# テーブル 11-17 DWT 機能レジスタ 0 ~ 3 のビット機能

| ビット     | フィールド      | 機能                                                                                                                           |
|---------|------------|------------------------------------------------------------------------------------------------------------------------------|
| [31:25] | _          | 予約                                                                                                                           |
| [24]    | MATCHED    | このビットはコンパレータが一致した場合にセットされ、このビットが最後に<br>読み出された後に、FUNCTION によって定義された操作が発生したことを示し<br>ます。このビットは読み出し時にクリアされます。                    |
| [23:20] | _          | 予約                                                                                                                           |
| [19:16] | DATAVADDR1 | DATAVMATCH == 1 および LNK1ENA == 1 の場合に、データ値の一致に対する 2<br>番目のリンクされるアドレス コンパレータの ID を示します。                                       |
| [15:12] | DATAVADDR0 | DATAVMATCH == 1 の場合に、データ値の一致に対するリンクされるアドレス<br>コンパレータの ID を示します。                                                              |
| [11:10] | DATAVSIZE  | <ul> <li>一致する COMP レジスタのデータサイズを定義します。</li> <li>00 = バイト</li> <li>01 = ハーフワード</li> <li>10 = ワード</li> <li>11 = 予測不能</li> </ul> |
| [9]     | LNK1ENA    | 読み出し専用<br>0 = DATAVADDR1 はサポートされていません。<br>1 = DATAVADDR1 はサポート(許可)されています。                                                    |

## テーブル 11-17 DWT 機能レジスタ 0 ~ 3 のビット機能 (続く)

| ビット   | フィールド          | 機能                                                                                                                                                                                                                                                                                  |
|-------|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [8]   | DATAVMATC<br>H | このビットは、コンパレータ 1 でのみ使用可能です。DATAVMATCH がセットされている場合は、このコンパレータでデータ値の比較が実行されます。 DATAVADDR0 および DATAVADDR1 によって指定されたコンパレータにより、データ比較のアドレスが提供されます。DWT_FUNCTION1 で DATAVMATCH がセットされている場合は、DATAVADDR0 および DATAVADDR1 によって指定されたコンパレータに対する FUNCTION 設定は上書きされ、これらのコンパレータはデータ比較用のアドレス一致のみを提供します。 |
| [7]   | СҮСМАТСН       | コンパレータ 0 でのみ使用可能です。セットされている場合、このコンパレー<br>タはクロックサイクル カウンタに対して比較されます。                                                                                                                                                                                                                 |
| [6]   | -              | 予約                                                                                                                                                                                                                                                                                  |
| [5]   | EMITRANGE      | 送信範囲フィールド。範囲一致が発生した場合にオフセットの送信を許可するように予約されています。EMITRANGE ビットは、リセット時にクリアされます。EMITRANGE が許可されている場合、PC サンプリングはサポートされません。 EMITRANGE は、FUNCTION の値が次のいずれかの場合にのみ適用されます。 FUNCTION = b0001、b0010、b0011、b1100、b1101、b1110、b1111                                                              |
| [4]   | -              | 予約                                                                                                                                                                                                                                                                                  |
| [3:0] | FUNCTION       | FUNCTION 設定については、テーブル 11-18 p. 11-30 を参照して下さい。                                                                                                                                                                                                                                      |

DWT 機能レジスタの機能設定の説明を、テーブル 11-18 に示します。

## テーブル 11-18 DWT 機能レジスタの設定

| 値     | 機能                                                                                                                              |
|-------|---------------------------------------------------------------------------------------------------------------------------------|
| b0000 | 禁止                                                                                                                              |
| b0001 | EMITRANGE = 0、ITM を通して PC をサンプリングし送信します。<br>EMITRANGE = 1、ITM を通してアドレスオフセットを送信します。                                              |
| b0010 | EMITRANGE = $0$ 、読み出し $/$ 書き込み時に ITM を通してデータを送信します。<br>EMITRANGE = $1$ 、読み出し $/$ 書き込み時に ITM を通してデータおよびアドレスオフセットを送信します。          |
| b0011 | EMITRANGE = $0$ 、読み出し / 書き込み時に ITM を通して PC およびデータ値をサンプリングします。<br>EMITRANGE = $1$ 、読み出し / 書き込み時に ITM を通してアドレスオフセットおよびデータ値を送信します。 |

#### テーブル 11-18 DWT 機能レジスタの設定 (続く)

| 値     | 機能                                                                                                       |
|-------|----------------------------------------------------------------------------------------------------------|
| b0100 | PC 一致時のウォッチポイント                                                                                          |
| b0101 | 読み出し時のウォッチポイント                                                                                           |
| b0110 | 書き込み時のウォッチポイント                                                                                           |
| b0111 | 読み出し/書き込み時のウォッチポイント                                                                                      |
| b1000 | PC 一致時の ETM トリガ                                                                                          |
| b1001 | 読み出し時の ETM トリガ                                                                                           |
| b1010 | 書き込み時の ETM トリガ                                                                                           |
| b1011 | 読み出し / 書き込み時の ETM トリガ                                                                                    |
| b1100 | EMITRANGE = 0、読み出し転送のデータをサンプリングします。<br>EMITRANGE = 1、読み出し転送の Daddr[15:0] をサンプリングします。                     |
| b1101 | EMITRANGE = 0、書き込み転送のデータをサンプリングします。<br>EMITRANGE = 1、書き込み転送の Daddr[15:0] をサンプリングします。                     |
| b1110 | EMITRANGE = $0$ 、読み出し転送の PC + データをサンプリングします。<br>EMITRANGE = $1$ 、読み出し転送の Daddr $[15:0]$ + データをサンプリングします。 |
| b1111 | EMITRANGE = $0$ 、書き込み転送の PC + データをサンプリングします。<br>EMITRANGE = $1$ 、書き込み転送の Daddr $[15:0]$ + データをサンプリングします。 |

## ----- Note -----

- ・ ETM が組み込まれていない場合、ETM トリガは使用できません。
- データ値は、フォールト (MPU またはバスフォールト) が発生しない アクセスについてのみサンプリングされます。PC は、どのフォールト かには関係なくサンプリングされます。PC はバーストの最初のアドレ スについてのみサンプリングされます。
- DWT\_FUNCTION1でも DATAVMATCH がセットされている場合、 DWT\_FUNCTION1の DATAVADDR0および DATAVADDR1によって指定されたコンパレータについて FUNCTIONが上書きされます。 DATAVADDR0および DATAVADDR1によって指定されたコンパレータは、コンパレータ1のデーター致に対してのみアドレスコンパレーター致を実行できます。

- 実装時にデーター致機能が組み込まれていない場合、DWT\_FUNCTION1 のDATAVADDR0、DATAVADDR1、DATAVMATCHをセットすること はできません。これは、その実装ではデーター致機能が使用できないことを意味します。データー致が使用できるかどうかをテストするには、DWT\_FUNCTION1のDATAVMATCHビットを書き込んでから読み出します。このビットをセットできない場合は、データー致は使用できません。
- ウォッチポイントは命令の後で停止するため、ウォッチポイントでの PC 一致は推奨されません。これは、主に ETM をガードしてトリガします。

#### 11.6 ITM

ITM は printf 形式のデバッグをサポートする、オプションのアプリケーション駆動型トレースソースで、オペレーティングシステム (OS) およびアプリケーションのイベントをトレースして、システム診断情報を送信します。 ITM はトレース情報をパケットとして送信します。パケットを生成可能なソースは3つあります。複数のソースが同時にパケットを生成した場合は、ITM によってパケットの出力順序が調整されます。ソースは、優先順位の高いものから順に、次の3つです。

- ソフトウェアトレース。ソフトウェアはITM スティムラスレジスタに 直接書き込むことができます。これによりパケットが送信されます。
- ハードウェアトレース。これらのパケットは DWT により生成され、 ITM によって送信されます。
- タイムスタンプ。タイムスタンプはパケットに関連して送信されます。 ITM にはタイムスタンプを生成する 21 ビットカウンタが組み込まれています。Cortex-M3 クロックまたはシリアルワイヤ ビューア(SWV) 出力のビットクロックレートでカウンタを駆動します。

### 11.6.1 ITM レジスタの概要と説明

| Note                                     |
|------------------------------------------|
| デバッグ例外およびモニタ制御レジスタの TRCENA は、ITM をプログラムす |
| るかまたは使用する前に許可する必要があります。 デバッグ例外およびモニ      |

ITM レジスタの一覧を、テーブル 11-19 に示します。

タ制御レジスタ p. 10-10 を参照して下さい。

—— Note —— どの ITM レジスタも、存在する、または存在しないものとして構成できます。存在しないものとして構成されているすべてのレジスタは、0 として読み出されます。

# テーブル 11-19 ITM レジスタの概要

| 名前                | タイプ            | アドレス                       | リセット時の値    | 説明                                             |
|-------------------|----------------|----------------------------|------------|------------------------------------------------|
| スティムラスポート<br>0~31 | 読み出し /<br>書き込み | 0xE0000000<br>∼ 0xE000007C | -          | <i>ITM スティムラスポート 0 ~ 31</i><br>p. 11-35 参照     |
| トレースイネーブル         | 読み出し/<br>書き込み  | 0xE0000E00                 | 0x00000000 | <i>ITMトレースイネーブル レジスタ</i><br>p. 11-36 参照        |
| トレース特権            | 読み出し /<br>書き込み | 0xE0000E40                 | 0x00000000 | <i>ITMトレース特権レジスタ</i> p. 11-37 参<br>照           |
| トレース制御レジス<br>タ    | 読み出し /<br>書き込み | 0xE0000E80                 | 0x00000000 | <i>ITMトレース制御レジスタ</i> p. 11-38 参<br>照           |
| 統合書き込み            | 書き込み<br>専用     | 0xE0000EF8                 | 0x00000000 | <i>ITM 統合書き込みレジスタ</i> p. 11-40 参<br>照          |
| 統合読み出し            | 読み出し<br>専用     | 0xE0000EFC                 | 0x00000000 | <i>ITM 統合読み出しレジスタ</i> p. 11-41 参<br>照          |
| 統合モード制御           | 読み出し /<br>書き込み | 0xE0000F00                 | 0x00000000 | <i>ITM 統合モード制御レジスタ</i> p. 11 <b>-</b> 42<br>参照 |
| ロックアクセス レジ<br>スタ  | 書き込み<br>専用     | 0xE0000FB0                 | 0x00000000 | <i>ITM ロックアクセス レジスタ</i> p. 11-42<br>参照         |
| ロックステータス レ<br>ジスタ | 読み出し<br>専用     | 0xE0000FB4                 | 0x00000003 | <i>ITM ロックステータス レジスタ</i><br>p. 11-43 参照        |
| PID4              | 読み出し<br>専用     | 0xE0000FD0                 | 0x00000004 | 値 0x04                                         |
| PID5              | 読み出し<br>専用     | 0xE0000FD4                 | 0x00000000 | 值 0x00                                         |
| PID6              | 読み出し<br>専用     | 0xE0000FD8                 | 0x00000000 | 值 0x00                                         |
| PID7              | 読み出し<br>専用     | 0xE0000FDC                 | 0x00000000 | 值 0x00                                         |
| PID0              | 読み出し<br>専用     | 0xE0000FE0                 | 0x00000001 | 值 0x01                                         |

#### テーブル 11-19 ITM レジスタの概要 (続く)

| 名前   | タイプ        | アドレス       | リセット時の値    | 説明     |
|------|------------|------------|------------|--------|
| PID1 | 読み出し<br>専用 | 0xE0000FE4 | 0x000000B0 | 值 0xB0 |
| PID2 | 読み出し<br>専用 | 0xE0000FE8 | 0x0000002B | 値 0x2B |
| PID3 | 読み出し<br>専用 | 0xE0000FEC | 0x00000000 | 值 0x00 |
| CID0 | 読み出し<br>専用 | 0xE0000FF0 | 0x0000000D | 值 0x0D |
| CID1 | 読み出し<br>専用 | 0xE0000FF4 | 0x000000E0 | 值 0xE0 |
| CID2 | 読み出し<br>専用 | 0xE0000FF8 | 0x00000005 | 值 0x05 |
| CID3 | 読み出し<br>専用 | 0xE0000FFC | 0x000000B1 | 值 0xB1 |

— Note

ITM レジスタは特権モードでは完全にアクセス可能です。ユーザモードではすべてのレジスタは読み出せますが、書き込みはスティムラスレジスタおよびトレースイネーブル レジスタに対してのみ行えます。また、対応するトレース特権レジスタのビットがセットされている場合にのみ書き込みが可能です。ITM レジスタへの無効なユーザモード書き込みは破棄されます。

#### ITM スティムラスポート 0~31

32 個のスティムラスポートには、それぞれ固有のアドレスがあります。トレースイネーブルレジスタの対応するビットがセットされている場合は、これらの位置のいずれかに書き込むと、データが FIFO に書き込まれます。スティムラスポートのいずれかを読み出すと、ビット [0] に次の FIFO ステータスが返されます。

- 0 = フル
- 1=フルではない

ポーリングされる FIFO インタフェースでは不可分な読み出し - 変更 - 書き 込みは提供されないため、ポーリングされる printf が、割り込みまたは他の スレッドによる ITM の使用と同時に使われている場合は、Cortex-M3 の排他 モニタを使用する必要があります。以下のポーリングされるコードは、ITM へのポーリングによるアクセスによって、スティムラスが消失しないことを保証します。

; r0 = Value to write to port

; r1 and r2 = Temporary scratch registers

MOV r1, #0xE0000000 ; r1 = Stimulus port base

Retry LDREX r2, [r1, #Port\*4] ; Load FIFO full status

CMP r2, #0 ; Compare with full

ITT NE ; If (not full)

STREXNE r2, [r1, #Port\*4]; Try sending value to port

CMPNE r2, #1 ; and check for failure

BEQ Retry ; If full or failed then retry

## ITM トレースイネーブル レジスタ

トレースイネーブル レジスタは、対応するスティムラスポートに書き込みを 行い、トレースデータを生成するために使用します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アクセス 読み出し/書き込み

アドレス 0xE0000E00

リセット時 0x00000000

ITM トレースイネーブル レジスタのフィールドの説明を、テーブル 11-20 に示します。

### テーブル 11-20 ITM トレースイネーブル レジスタのビット割り当て

| ビット    | フィールド   | 機能                                                            |
|--------|---------|---------------------------------------------------------------|
| [31:0] | STIMENA | ITM スティムラスポートでのトレースを許可するビットマスク。<br>スティムラスポートごとに1つのビットが使用されます。 |



ITMENA がセットされている場合は、このレジスタへの特権書き込みが受け付けられます。ITMENA がセットされ、適切な特権マスクがクリアされている場合は、このレジスタへのユーザ書き込みが受け付けられます。スティムラスポートへの特権アクセスを使用すると、RTOS カーネルは、必要に応じて計装スロットすなわち帯域幅を保証することができます。

## ITM トレース特権レジスタ

ITMトレース特権レジスタは、オペレーティングシステムによって、ユーザコードによりアクセス可能なスティムラスポートの制御を行うために使用されます。

\_\_\_\_\_Note \_\_\_\_\_

特権モードでのみ、このレジスタに書き込むことができます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アクセス 読み出し/書き込み

アドレス 0xE0000E40

リセット時 0x00000000

ITM トレース特権レジスタのビット割り当てを、図 11-13 に示します。



図 11-13 ITM トレース特権レジスタのビット割り当て

ITMトレース特権レジスタのビット割り当ての説明を、テーブル 11-21 に示します。

テーブル 11-21 ITM トレース特権レジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                                                                                                      |
|--------|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:4] | -        | 予約                                                                                                                                                      |
| [3:0]  | PRIVMASK | ITM スティムラスポートでのトレースを許可するビットマスク<br>ビット [0] = スティムラスポート [7:0]<br>ビット [1] = スティムラスポート [15:8]<br>ビット [2] = スティムラスポート [23:16]<br>ビット [3] = スティムラスポート [31:24] |

### ITM トレース制御レジスタ

このレジスタは、ITM 転送の構成と制御に使用します。

\_\_\_\_\_Note \_\_\_\_\_

特権モードでのみ、このレジスタに書き込むことができます。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アクセス 読み出し/書き込み

アドレス 0xE0000E80

リセット時 0x00000000

ITM トレース制御レジスタのビット割り当てを、図 11-14 に示します。



図 11-14 ITM トレース制御レジスタのビット割り当て

ITM トレース制御レジスタのビット割り当ての説明を、テーブル 11-22 に示します。

## テーブル 11-22 ITM トレース制御レジスタのビット割り当て

| ピット     | フィールド      | 機能                                                                        |
|---------|------------|---------------------------------------------------------------------------|
| [31:24] | _          | 0ь00000000                                                                |
| [23]    | BUSY       | ITM イベントが存在し、出力されているときにセットされます。                                           |
| [22:16] | ATBID      | CoreSight システム用の ATB ID                                                   |
| [15:10] | _          | 0ь000000                                                                  |
| [9:8]   | TSPrescale | タイムスタンプのプリスケーラ 0b00 = プリスケーリングなし 0b01 = 4 で除算 0b10 = 16 で除算 0b11 = 64 で除算 |
| [7:5]   | -          | 予約                                                                        |
| [4]     | SWOENA     | SWV 動作 -TPIUACTV および TPIUBAUD でのカウントを許可します。                               |
| [3]     | DWTENA     | DWT スティムラスを許可します。                                                         |

#### テーブル 11-22 ITM トレース制御レジスタのビット割り当て (続く)

| ピット | フィールド   | 機能                                                                                                                                                                                                                                                                                       |
|-----|---------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [2] | SYNCENA | TPIU の同期化パケットを許可します。                                                                                                                                                                                                                                                                     |
| [1] | TSENA   | 差分タイムスタンプを許可します。パケットが、0ではないタイムスタンプカウンタで FIFO に書き込まれ、タイムスタンプカウンタがオーバフローした場合に、差分タイムスタンプが送信されます。<br>タイムスタンプは、アイドル時間中で2,000,000 サイクル(固定サイクル数)の後に送信されます。これにより、パケットおよびパケット間ギャップの時間参照が提供されます。<br>SWOENA(ビット[4])がセットされている場合、タイムスタンプは内部トレースバス上の動作によってのみトリガされます。この場合、ITMがアイドル時の通常のタイムスタンプ出力はありません。 |
| [0] | ITMENA  | ITM を許可します。これはマスタイネーブルであり、ITM スティムラスおよびトレースイネーブル レジスタに書き込まれる前にセットする必要があります。                                                                                                                                                                                                              |

\_\_\_\_\_Note \_\_\_\_\_

DWT は ITM ブロック内では許可されません。ただし、FIFO  $\sim$ 0 DWT スティムラスエントリは DWTENA によって制御されます。DWT がタイムスタンプを要求する場合は、TSSEN ビットをセットする必要があります。

## ITM 統合書き込みレジスタ

このレジスタを使用して、ATVALIDM ビットの動作を決定します。

ITM 統合書き込みレジスタのビット割り当てを、図 11-15 に示します。



図 11-15 ITM 統合書き込みレジスタのビット割り当て

ITM 統合書き込みレジスタのビット割り当ての説明を、テーブル 11-23 に示します。

テーブル 11-23 ITM 統合書き込みレジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                |
|--------|----------|-------------------------------------------------------------------|
| [31:1] | =        | 予約                                                                |
| [0]    | ATVALIDM | 統合モードが設定されるのは、<br>次の場合です。<br>0 = ATVALIDM クリア<br>1 = ATVALIDM セット |

—— Note ———

モードが設定されると、ビット[0]により ATVALIDM が駆動されます。

## ITM 統合読み出しレジスタ

このレジスタは、ATREADYM の値を読み出すために使用します。

ITM 統合読み出しレジスタのビット割り当てを、図 11-16 に示します。



### 図 11-16 ITM 統合読み出しレジスタのビット割り当て

ITM 統合読み出しレジスタのビット割り当ての説明を、テーブル 11-24 に示します。

テーブル 11-24 ITM 統合読み出しレジスタのビット割り当て

| ビット    | フィールド    | 機能          |
|--------|----------|-------------|
| [31:1] | -        | 予約          |
| [0]    | ATREADYM | ATREADYM の値 |

## ITM 統合モード制御レジスタ

このレジスタは、制御レジスタへの書き込みアクセスを許可するために使用します。

ITM 統合モード制御レジスタのビット割り当てを、図 11-17 p. 11-42 に示します。



INTEGRATION -

### 図 11-17 ITM 統合モード制御レジスタのビット割り当て

ITM 統合モード制御レジスタのビット割り当ての説明を、テーブル 11-25 に示します。

### テーブル 11-25 ITM 統合モード制御レジスタのビット割り当て

| ビット    | フィールド       | 機能                                              |
|--------|-------------|-------------------------------------------------|
| [31:1] | -           | 予約                                              |
| [0]    | INTEGRATION | 0 = ATVALIDM 標準<br>1 = ATVALIDM を統合書き込みレジスタから駆動 |

### ITM ロックアクセス レジスタ

このレジスタは、制御レジスタへの書き込みアクセスを禁止するために使用します。

ITM ロックアクセス レジスタのビット割り当ての説明を、テーブル 11-26 に示します。

### テーブル 11-26 ITM ロックアクセス レジスタのビット割り当て

| ビット    | フィールド       | 機能                                                                                       |
|--------|-------------|------------------------------------------------------------------------------------------|
| [31:0] | ロックアク<br>セス | 0xCSACCESS の特権書き込みにより、制御レジスタ 0xE00::0xFFC への書き込みアクセスが許可されます。無効な書き込みにより、書き込みアクセスが取り消されます。 |

## ITM ロックステータス レジスタ

このレジスタは、制御レジスタへの書き込みアクセスを許可するために使用します。

ITM ロックステータス レジスタのビット割り当てを、図 11-18 p. 11-43 に示します。



図 11-18 ITM ロックステータス レジスタのビット割り当て

ITM ロックステータス レジスタのビット割り当ての説明を、テーブル 11-27 に示します。

テーブル 11-27 ITM ロックステータス レジスタのビット割り当て

| ビット    | フィールド   | 機能                                                        |
|--------|---------|-----------------------------------------------------------|
| [31:3] | -       | 予約                                                        |
| [2]    | ByteAcc | 8 ビットロック アクセスは実装できません。                                    |
| [1]    | アクセス    | コンポーネントへの書き込みアクセスはブロックされます。すべての書<br>き込みが無視され、読み出しは許可されます。 |
| [0]    | 存在      | このコンポーネントのロック機構が存在することを示します。                              |

#### 11.7 AHB-AP

AHB-AP は Cortex-M3 システムへのオプションのデバッグアクセス ポートで、NVIC を経由して、プロセッサレジスタを含むシステム内のすべてのメモリおよびレジスタにアクセスできます。システムアクセスは、プロセッサステータスから独立しています。SW-DP または SWJ-DP が AHB-AP にアクセスします。

AHB-AP はバスマトリックスのマスタです。AHB-AP プログラマモデルを使用してトランザクションが実行され、このモデルによりバスマトリックスへの AHB-Lite トランザクションが生成されます。*AHB-AP レジスタの概要と説明*を参照して下さい。

### 11.7.1 AHB-AP トランザクションタイプ

AHB-AP はバス上で連続するトランザクションを実行しないため、すべてのトランザクションはノンシーケンシャルです。AHB-AP は、アンアラインドおよびビットバンドのトランザクションが実行できます。これらのトランザクションは、バスマトリックスにより処理されます。AHB-AP トランザクションは MPU 管理の対象ではありません。AHB-AP トランザクションは FPB をバイパスするため、FPB は AHB-AP トランザクションをリマップできません。

SWJ/SW-DP が起動するトランザクションアボートは、HABORT と呼ばれる、AHB-APでサポートされるサイドバンド信号を駆動します。この信号はバスマトリックスに接続されていて、バスマトリックスの状態をリセットするので、AHB-APが専用ペリフェラルバスにアクセスして、コアの読み出し/中止/リセットなどの最後の手段のデバッグを行えます。

AHB-AP トランザクションはリトルエンディアンです。

#### 11.7.2 AHB-AP レジスタの概要と説明

AHB-AP レジスタの一覧を、テーブル 11-28 に示します。

| Note | <del></del> |
|------|-------------|
|------|-------------|

どの AHB-AP レジスタも、存在する、または存在しないものとして構成できます。存在しないものとして構成されているすべてのレジスタは、0 として読み出されます。

## テーブル 11-28 AHB-AP レジスタの概要

| 名前                 | タイプ           | アドレス | リセット時の値    | 説明                                               |
|--------------------|---------------|------|------------|--------------------------------------------------|
| 制御およびステータ<br>スワード  | 読み出し/<br>書き込み | 0x00 | レジスタ参<br>照 | <i>AHB-AP 制御およびステータスワード レジスタ</i> p. 11-45 参照     |
| 転送アドレス             | 読み出し/<br>書き込み | 0x04 | -          | <i>AHB-AP 転送アドレスレジスタ</i> p. 11 <b>-</b> 47<br>参照 |
| データ読み出し / 書<br>き込み | 読み出し/<br>書き込み | 0x0C | -          | <i>AHB-AP データ読み出し / 書き込みレジ</i><br>スタ p. 11-48 参照 |
| バンクデータ 0           | 読み出し/<br>書き込み | 0x10 | -          | <i>AHB-AP バンクデータ レジスタ 0 ~ 3</i><br>p. 11-48 参照   |
| バンクデータ 1           | 読み出し/<br>書き込み | 0x14 | -          | <i>AHB-AP バンクデータ レジスタ 0 ~ 3</i><br>p. 11-48 参照   |
| バンクデータ 2           | 読み出し/<br>書き込み | 0x18 | -          | <i>AHB-AP バンクデータ レジスタ 0 ~ 3</i><br>p. 11-48 参照   |
| バンクデータ3            | 読み出し/<br>書き込み | 0x1C | -          | <i>AHB-AP バンクデータ レジスタ 0 ~ 3</i><br>p. 11-48 参照   |
| デバッグ ROM アドレス      | 読み出し<br>専用    | 0xF8 | 0xE00FF003 | <i>AHB-AP デバッグ ROM アドレスレジスタ</i><br>p. 11-49 参照   |
| 識別レジスタ             | 読み出し<br>専用    | 0xFC | 0x24770011 | <i>AHB-AP ID レジスタ</i> p. 11-49 参照                |

## AHB-AP 制御およびステータスワード レジスタ

このレジスタを使用して、AHB インタフェースを経由する転送の構成と制御を行います。

AHB-AP 制御およびステータスワード レジスタのビット割り当てを、 図 11-19 に示します。



図 11-19 AHB-AP 制御およびステータスワード レジスタ

AHB-AP 制御およびステータスワード レジスタのビット割り当ての説明を、 テーブル 11-29 に示します。

テーブル 11-29 AHB-AP 制御およびステータスワード レジスタのビット割り当て

| ビット     | フィールド                          | 機能                                                                                                                                                                                                                  |
|---------|--------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:30] | =                              | 予約。0b00 として読み出されます。                                                                                                                                                                                                 |
| [29]    | MasterType <sup>a</sup> &100e; | 0 = コア<br>1 = デバッグ<br>トランザクションが終了していない場合は、変更できません。デバッガは最初に<br>TransInProg をチェックする必要があります。<br>リセット時の値 = 0b1<br>FIXHMASTERTYPE 入力信号が 1 にセットされている場合、このレジスタはトラン<br>ザクションにより示されているマスタ値に影響しません。この値は、常にデバッガ<br>としてマークされます。 |
| [28:26] | _                              | 予約 0b000                                                                                                                                                                                                            |
| [25]    | Hprot1                         | ユーザ / 特権制御 -HPROT[1]<br>リセット時の値 = 0b1                                                                                                                                                                               |
| [24]    | _                              | 予約 0b1                                                                                                                                                                                                              |
| [23:12] | _                              | 予約 0x000                                                                                                                                                                                                            |
| [11:8]  | モード                            | 演算モードのビット<br>b0000 = 標準ダウンロード / アップロードモード<br>b0001 ~ b1111 は予約されています。<br>リセット時の値 = 0b0000                                                                                                                           |
| [7]     | TransINProg                    | 転送が進行中です。このフィールドは、APB マスタポート上で転送が進行中である<br>かどうかを示します。                                                                                                                                                               |

#### テーブル 11-29 AHB-AP 制御およびステータスワード レジスタのビット割り当て (続く)

| ビット   | フィールド     | 機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [6]   | DbgStatus | DAPEN ポートの状態を示します。DbgStatus が LOW の場合、AHB 転送は実行されていません。 1 = AHB 転送が許可されています。 0 = AHB 転送が許可されていません。                                                                                                                                                                                                                                                                                                                                                                                                          |
| [5:4] | AddrInc   | 読み出し/書き込みデータアクセス時の自動アドレスインクリメントおよびパックモード。現在のトランザクションがエラーなしで完了した場合にのみインクリメントされます。<br>自動アドレスインクリメントおよびパック転送は、バンクデータレジスタ 0x10~0x1c~のアクセスの際は実行されません。この場合、これらのビットの状態は無視されます。<br>4KBアドレス境界内でインクリメントとラップアラウンドが行われます。例えば、ワードが 0x1000 から 0xIFFC までインクリメントされます。開始値が 0x14A0 の場合、カウンタは 0xIFFC までインクリメントされてから、0x1000 にラップアラウンドし、0x149Cまでインクリメントが続行されます。<br>0b00 = 自動インクリメントオフ<br>0b01 = インクリメントシングル。対応するバイトレーンからのシングル転送。<br>0b10 = インクリメントパック<br>0b11 = 予約。転送なし。アドレスインクリメントのサイズは、サイズフィールド [2:0] によって定義されます。リセット時の値: 0b00 |
| [3]   | _         | 予約                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| [2:0] | SIZE      | アクセスフィールドのサイズ<br>b000 = 8 ビット<br>b001 = 16 ビット<br>b010 = 32 ビット<br>b011 ~ 111 は予約されています。<br>リセット時の値: b000                                                                                                                                                                                                                                                                                                                                                                                                   |

a. クリアされている場合、このビットによりデバッガはデバッグホールト制御およびステータスレジスタの C\_DEBUGENビットをセットすることを禁止されるため、コアをホールトすることができません。

## AHB-AP 転送アドレスレジスタ

このレジスタは、現在の転送のアドレスをプログラムするために使用します。

AHB-AP 転送アドレスレジスタのビット割り当ての説明を、テーブル 11-30 に示します。

#### テーブル 11-30 AHB-AP 転送アドレスレジスタのビット割り当て

| ビット    | フィールド   | 機能                               |
|--------|---------|----------------------------------|
| [31:0] | ADDRESS | 現在の転送アドレス。<br>リセット時の値はあり<br>ません。 |

## AHB-AP データ読み出し/書き込みレジスタ

このレジスタは、現在の転送データの読み出し/書き込みに使用します。

AHB-AP データ読み出し / 書き込みレジスタのビット割り当ての説明を、 テーブル 11-31 に示します。

#### テーブル 11-31 AHB-AP データ読み出し / 書き込みレジスタのビット割り当て

| ビット    | フィールド | 機能                                                                 |
|--------|-------|--------------------------------------------------------------------|
| [31:0] | DATA  | 書き込みモード:現在の転送の書き込みデータ値<br>読み出しモード:現在の転送の読み出しデータ値<br>リセット時の値はありません。 |

#### AHB-AP バンクデータ レジスタ 0~3

これらのレジスタは、AHB-AP *転送アドレスレジスタ* (TAR) に再書き込みせずに、AHB-AP アクセスを直接 AHB 転送へマップするために使用します。

AHB-AP バンクデータ レジスタのフィールドの説明を、テーブル 11-32 に示します。

#### テーブル 11-32 AHB-AP パンクデータ レジスタのビット割り当て

| ピット    | フィールド | 機能                                                                                                                                                                                                                                                                                                                                                               |
|--------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [31:0] | DATA  | BD0 ~ BD3 により、4 つの位置境界内の TAR を再書き込みせずに、DAP アクセスを<br>経由して直接 AHB 転送へマップする機構が提供されます。例えば、TAR からの BD0<br>読み出し / 書き込み、TAR + 4 からの BD1 読み出し / 書き込みがそれに相当します。<br>DAPADDR[7:4] == 0x0001 の場合は、範囲 0x10 ~ 0x1C の AHB-AP レジスタにアクセスして<br>取得される HADDR[31:0] は次のとおりです。<br>読み出しモード:外部アドレス TAR[31:4] + DAPADDR[3:0] から現在転送されている読<br>み出しデータ値。BD0 ~ BD3 ~の DAP アクセスでは、自動アドレスインクリメント |
|        |       | は実行されません。<br>書き込みモード:外部アドレス TAR[31:4] + <b>DAPADDR[3:0]</b> へ現在転送されている書き<br>込みデータ値。<br>バンク転送は、ワード転送についてのみサポートされます。現在のところ、ワード以<br>外のバンク転送サイズは無視され、ワードアクセスと見なされます。<br>リセット時の値はありません。                                                                                                                                                                               |

#### AHB-AP デバッグ ROM アドレスレジスタ

このレジスタは、デバッグインタフェースのベースアドレスを指定します。 読み出し専用です。

AHB-APデバッグ ROM アドレスレジスタのビット割り当ての説明を、テーブル 11-33 に示します。

テーブル 11-33 AHB-AP デバッグ ROM アドレスレジスタのビット割り当て

| ビット    | フィールド            | 機能                      |
|--------|------------------|-------------------------|
| [31:0] | デバッグ ROM<br>アドレス | デバッグインタフェースの<br>ベースアドレス |

#### AHB-AP ID レジスタ

このレジスタは、アクセスポートの外部インタフェースを定義します。

AHB-AP ID レジスタのビット割り当てを、図 11-20 に示します。



図 11-20 AHB-AP ID レジスタ

AHB-AP ID レジスタのビット割り当ての説明を、テーブル 11-34 に示します。

テーブル 11-34 AHB-AP ID レジスタのビット割り当て

| ビット     | フィールド          | 機能                                                   |
|---------|----------------|------------------------------------------------------|
| [31:28] | リビジョン          | このフィールドは AP 設計の最初の実装では 0 ですが、設計の主要な改訂ごとに更新されます。      |
| [27:24] | JEP-106 継続コード  | ARM で設計された AP の場合は、このフィールドの値は 0b0100、0x4 です。         |
| [23:17] | JEP-106 ID コード | ARM で設計された AP の場合は、このフィールドの値は 0b0111011、<br>0x3B です。 |
| [16]    | クラス            | 0b1: この AP はメモリアクセス ポートです。                           |
| [15:8]  | -              | 予約。SBZ                                               |
| [7:4]   | APバリアント        | 0x1: Cortex-M3 バリアント                                 |
| [3:0]   | AP タイプ         | 0x1: AMBA AHB バス                                     |

# 12 章 バスインタフェース

本章では、プロセッサのバスインタフェースについて説明します。本章は以下のセクションから構成されています。

- $\cdot$   $\cancel{NZ}$   $\cancel{NZ}$
- · AMBA 3 への準拠 p. 12-3
- · ICode バスインタフェース p. 12-4
- ·  $DCode \ NZ \ AV \ BZ \ T = -Z \ p. \ 12-6$
- · システムインタフェース p. 12-7
- · コードバスの統合 p. 12-9
- ・ *外部専用ペリフェラル インタフェース* p. 12-10
- · アクセスのアライメント p. 12-11
- · *領域にまたがるアンアラインドアクセス* p. 12-12
- · ビットバンドアクセス р. 12-14
- · ライトバッファ р. 12-15
- · メモリ属性 p. 12-16
- · AHB のタイミング特性 p. 12-17

## 12.1 バスインタフェースについて

— Note —

プロセッサには、次の4つのバスインタフェースが組み込まれています。

- ・ ICode メモリインタフェース。コードメモリ空間 ( $0x0000000 \sim 0x1FFFFFFFF$ ) からの命令フェッチは、この 32 ビット アドバンスト ハイパフォーマンスバス ライト (AHB-Lite) バス経由で行われます。詳細については、ICode バスインタフェース p. 12-4 を参照してください。
- ・ DCode メモリインタフェース。コードメモリ空間 ( $0x00000000 \sim 0x1FFFFFFFF$ ) へのデータおよびデバッグアクセスは、この 32 ビット AHB-Lite バス経由で行われます。詳細については、DCode バスインタフェース p. 12-6を参照して下さい。
- ・ システムインタフェース。システム空間 (0x20000000 ~ 0xDFFFFFFF、0xE0100000 ~ 0xFFFFFFFF)への命令フェッチとデータおよびデバッグアクセスは、この 32 ビット AHB-Lite バス経由で行われます。詳細については、システムインタフェース p. 12-7 を参照して下さい。
- ・ 外部*専用ペリフェラルバス* (PPB)。外部 PPB 空間 (0xE0040000 ~ 0xE00FFFFF) へのデータおよびデバッグアクセスは、この 32 ビット アドバンスト ペリフェラルバス (APB)(AMBA v3.0) 経由で行われます。 トレースポートインタフェースユニット (TPIU) およびベンダ固有のペリフェラルは、このバスに接続されます。詳細については、外部専用ペリフェラル インタフェース p. 12-10 を参照して下さい。

プロセッサには、*ネスト型ベクタ割り込みコントローラ*(NVIC)、データ ウォッチポイントおよびトレース(DWT)、計装トレース マクロセル(ITM)、 フラッシュパッチおよびブレークポイント(FPB)、メモリ保護ユニット(MPU) へのアクセス用の内部 PPB が組み込まれています。

## 12.2 AMBA 3 への準拠

プロセッサは、ウエイトされた転送中の制御情報の保持を除いて、AMBA 3 仕様を満たしています。AMBA 3 AHB-Lite プロトコルでは、スレーブがウェイト状態を要求している場合、マスタは次の場合を除いては転送タイプを変更できません。

- ・ IDLE 転送 マスタは、転送タイプを IDLE から NONSEQ へ変更することが許可されています。
- BUSY 転送、固定長バースト マスタは、転送タイプを BUSY から SEQ へ変更することが許可されています。
- ・ BUSY 転送、不定長バースト マスタは、BUSY から他の転送タイプへ変更することが許可されています。

プロセッサは、ウエイトされた転送時にアクセスタイプを SEQ または NONSEQ から IDLE へ変更することがあるため、上の定義を満たしていません。この動作を行うと、以前のアクセスがウェイト状態で完了待ちであるために、予定されている転送がまだ発生していない場合、その転送は取り消されます。これによって、ウェイト状態のシステムでプロセッサの割り込みレイテンシを短くし、パフォーマンスを向上することができます。

――― Note ――――― 必要ならば、Cortex-M3 の外部に回路を実装して完全な準拠を実現できますが、その方法が必要になるのは、ペリフェラルがウエイトされた転送中でも制御情報の維持を必要とする場合のみです。このロジックを実装する方法の1つは、HREADY が LOW の間、HTRANS などの制御情報をマスクすることです。

## 12.3 ICode バスインタフェース

ICode インタフェースは、32 ビット AHB-Lite バスインタフェースです。 コードメモリ空間 (0x00000000 ~ 0xIFFFFFFF) からの命令フェッチとベクタフェッチは、このバスを経由して行われます。

CM3Core 命令フェッチバスのみが、ICode インタフェースにアクセスし、最適なコードフェッチ パフォーマンスを実現できます。すべてのフェッチはワード幅です。ワードあたりのフェッチされる命令数は、実行されているコードと、メモリ内でのコードのアライメントによって異なります。この関係の説明を、テーブル 12-1 に示します。

| Note |  |
|------|--|
|      |  |

ICode AHB バスインタフェースと DCode AHB バスインタフェースとの外部 アービトレーションでは常に、DCode の優先度を ICode よりも高くすることを強くお勧めします。

#### テーブル 12-1 命令フェッチ

| 32 ビット命令<br>フェッチ [31:16] | 32 ビット命令<br>フェッチ [15:0] | 説明                                                                                                                                                                                                                                                                                                                                                                                           |  |
|--------------------------|-------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Thumb16[15:0]            | Thumb16[15:0]           | すべての Thumb 命令はメモリ上でハーフワードアラインドなので、2<br>つの 16 ビット Thumb 命令が同時にフェッチされます。シーケンシャルなコードの場合、命令フェッチは 2 サイクルごとに実行されます。<br>割り込みや分岐があると、命令フェッチは連続したサイクルで実行できます。                                                                                                                                                                                                                                         |  |
| Thumb32[31:16]           | Thumb32[15:0]           | 32 ビット Thumb 命令がメモリ上でワードアラインドの場合、完全な<br>Thumb32 命令がサイクルごとにフェッチされます。                                                                                                                                                                                                                                                                                                                          |  |
| Thumb32[15:0]            | Thumb32[31:16]          | 32 ビット Thumb 命令がハーフワードアラインドの場合、最初の 32 ビットフェッチでは 32 ビット Thumb 命令の最初のハーフワードのみが返されます。2番目のハーフワードをフェッチするには、2回目のフェッチを実行する必要があります。このシナリオでは、実行されている命令によってはウェイトサイクル (CM3Core が命令を実行できないサイクル) が発生します。このレイテンシの追加サイクルは、ハーフワードアラインドの 32 ビット Thumb 命令が最初にフェッチされるときにのみ発生します。CM3Core には 3 エントリのフェッチバッファが搭載されているため、ハーフワードアラインドの 32 ビット Thumb命令に含まれる上位のハーフワードはフェッチバッファに保持され、次のシーケンシャルな 32 ビット Thumb 命令に使用されます。 |  |

すべての ICode 命令フェッチはキャッシュ可でバッファ不可としてマークされ (HPROTI[3:2] = 2'b10)、また割り当て可能で共有不可としてマークされます (MEMATTRI = 2'b01)。これらの属性は固定です。MPU が搭載されている場合、ICode バスについて MPU の領域属性は無視されます。

HPROTI[0] は、フェッチの対象を示します。

- 0 命令フェッチ
- 1 ベクタフェッチ

すべての ICode トランザクションは、ノンシーケンシャルに実行されます。

#### 12.3.1 分岐状態信号

分岐状態信号 BRCHSTAT は、 $x\nu$ ベデッドトレース マクロセル(ETM) インタフェースに出力され、パイプラインに分岐が含まれているかどうかを示します。例えば、プリフェッチユニットはこの信号を利用して、分岐がフェッチされようとしているときのプリフェッチを防止できます。分岐状態信号の詳細については、15章 Embedded Trace Macrocell Interface Embedded Em

## 12.4 DCode バスインタフェース

DCode インタフェースは、32 ビット AHB-Lite バスです。コードメモリ空間 (0x00000000~0x1FFFFFFF) へのデータおよびデバッグアクセスは、この 32 ビット AHB-Lite バスを経由して行われます。コアデータアクセスは、デバッグアクセスよりも高い優先度で行われます。つまり、このバスに対してコアアクセスとデバッグアクセスが同時に行われると、コアアクセスが完了するまでデバッグアクセスは待たされます。

このインタフェースの制御ロジックは、アンアラインドなデータおよびデバッグアクセスを、2つまたは3つの(アンアラインドアクセスのサイズとアライメントによって異なります)アラインドアクセスに変換します。このため、アンアラインドアクセスが完了するまで、以後のデータまたはデバッグアクセスはすべてストールします。

アンアラインドアクセスの説明については、*アクセスのアライメント* p. 12-11 を参照して下さい。

\_\_\_\_\_ Note \_\_\_\_\_

ICode AHB バスインタフェースと DCode AHB バスインタフェースとの外部 アービトレーションでは常に、DCode の優先度を ICode よりも高くすることを強くお勧めします。

#### 12.4.1 排他アクセス

DCode バスは排他アクセスをサポートしています。これは、**EXREQD** および **EXRESPD** という 2 つのサイドバンド信号を使用して行われます。詳細については、DCode インタフェース p. A-9 を参照して下さい。

## 12.4.2 メモリ属性

すべての DCode メモリアクセスはキャッシュ可でバッファ不可としてマークされ (HPROTD[3:2] = 2'b10)、また割り当てで共有不可としてマークされます (MEMATTRD = 2'b01)。

これらの属性は固定です。MPU が搭載されている場合、DCode バスについて MPU の領域属性は無視されます。

## 12.5 システムインタフェース

システムメモリ空間  $(0x200000000 \sim 0xDFFFFFFF, 0xE01000000 \sim 0xFFFFFFFF)$  への命令およびベクタフェッチと、データおよびデバッグアクセスは、このバスを経由して行われます。

このバスへ同時にアクセスが行われた場合、アービトレーションは優先順位 の高いものから低いものへ、次の順序で行われます。

- ・データアクセス
- 命令およびベクタフェッチ
- ・デバッグ

システムバス インタフェースには、アンアラインドアクセス、FPB のリマップされたアクセス、ビットバンドアクセス、パイプライン化された命令フェッチを処理するための制御ロジックが含まれています。

#### 12.5.1 アンアラインドアクセス

#### 12.5.2 ビットバンドアクセス

ビットバンドエイリアス領域へのアクセスは、ビットバンド領域へのアクセスに変換されます。ビットバンド領域への書き込みには2サイクルが必要です。これらの書き込みは読み出し-変更-書き込み操作に変換されるため、ビットバンド書き込みアクセスが完了するまで、以後のアクセスはすべてストールします。ビットバンドアクセスの詳細については、ビットバンドアクセス p. 12-14 を参照して下さい。

#### 12.5.3 フラッシュパッチのリマップ

システムメモリ空間へリマップされたコードメモリ空間へのアクセスでは、 リマップのために1サイクルのペナルティが発生します。このため、フラッシュパッチアクセスが完了するまで、以後のアクセスはすべてストールしま す。フラッシュパッチの説明については、*FPB* p. 11-6 を参照して下さい。

#### 12.5.4 排他アクセス

システムバスは排他アクセスをサポートしています。これは、EXREQS および EXRESPS という 2 つのサイドバンド信号を使用して行われます。詳細については、システムバス インタフェース p. A-10 を参照して下さい。

セマフォおよびローカル排他モニタの詳細については、『ARMv7M ARM Pー キテクチャ リファレンスマニュアル』の「ARM Pーキテクチャのメモリモデル」の章を参照して下さい。

### 12.5.5 メモリ属性

プロセッサは、MEMATTRS というサイドバンドバスを使用して、システムバスのメモリ属性を出力します。詳細については、メモリ属性 p. 12-16 を参照して下さい。

#### 12.5.6 パイプライン化された命令フェッチ

システムバスでクリーンなタイミングインタフェースを提供するため、このバスへの命令およびベクタフェッチ要求はレジスタ出力されます。その結果、システムバスからの命令フェッチには2サイクルを要し、1サイクルのレイテンシが追加されます。これは、システムバスからは連続した命令フェッチが不可能であることも意味します。

| Note                                  |
|---------------------------------------|
| ICode バスへの命令フェッチ要求はレジスタ出力されません。パフォーマン |
| スが重要なコードは、ICode インタフェースから実行する必要があります。 |

## 12.6 コードバスの統合

一部のシステムでは、プロセッサコアの ICode バスと DCode バスを組み合わせて単一の統合コードバスにすることが必要な場合があります。高速動作でこれをサポートするため、プロセッサには DNOTITRANS 入力があり、HTRANSD がアクティブのとき、HTRANSI ラインを抑制します。

DNOTITRANS がアサートされている状態で、対応する単一サイクル アドレスフェーズで HTRANSI および HTRANSD が同時にアクティブになると、HTRANSD のみがアサートされます。ICode トランザクションはプロセッサ内でウェイト状態になります。言い換えれば、外部 ICode バスは強制的にアイドル状態になります。したがって、2つの HTRANS 信号が同時にアクティブとなることは絶対にないため、バスマルチプレクサを非常に簡単なデバイスとして設計できます。

\_\_\_\_\_ Note \_\_\_\_\_

**DNOTITRANS** は静的な入力で、この動作を保証するために HIGH へ接続する 必要があります。

外部の ICode/DCode バスマルチプレクサは、図 12-1 に示すように Cortex-M3 システムに統合できます。



図 12-1 ICode/DCode マルチプレクサ

## 12.7 外部専用ペリフェラル インタフェース

外部専用ペリフェラル インタフェースは APB (AMBA v3.0) バスです。外部ペリフェラルメモリ空間 ( $0xE0040000 \sim 0xE00FFFFF$ ) へのデータおよびデバッグアクセスは、このバスを経由して行われます。コアデータアクセスはデバッグアクセスよりも優先度が高いため、このバスに対してコアアクセスとデバッグアクセスが同時に発生すると、コアアクセスが完了するまでデバッグアクセスは待たされます。このインタフェースでは、外部 PPB 空間をデコードするために必要なアドレスビットである、PADDR の [19:2] のみがサポートされています。.

PADDR31 は、このバスのサイドバンド信号として駆動されます。この信号が HIGH のとき、AHB-AP デバッグがマスタを要求していることを示します。 この信号が LOW のときは、コアがマスタを要求していることを示します。

このバスへのアンアラインドアクセスはアーキテクチャの関係で予測不能であり、サポートされていません。プロセッサはコアからの元の HADDR[1:0] 要求を出力し、要求を複数のアラインドアクセスに変換する動作は行いません。

## 12.8 アクセスのアライメント

プロセッサは、ARMv6 モデルを使用したアンアラインド データアクセスをサポートしています。DCode およびシステムバス インタフェースには、アンアラインドアクセスをアラインドアクセスに変換するロジックが組み込まれています。

アンアラインド データアクセスの説明を、テーブル 12-2 に示します。この表は、最初の列にアンアラインドアクセスの種類を示し、残りの列ではそのアクセスがどのように変換されるかを示しています。アンアラインドアクセスは、そのサイズとアライメントによって、2 つまたは 3 つのアラインドアクセスに変換されます。

#### テーブル 12-2 バスマッパーのアンアラインドアクセス

| アンアラインドアクセス |           | アラインドアクセス  |            |            |                       |       |                       |
|-------------|-----------|------------|------------|------------|-----------------------|-------|-----------------------|
|             |           | サイクル1      |            | サイクル2      |                       | サイクル3 |                       |
| サイズ         | ADDR[1:0] | HSIZE      | HADDR[1:0] | HSIZE      | HADDR[1:0]            | HSIZE | HADDR[1:0]            |
| ハーフ<br>ワード  | 00        | ハーフ<br>ワード | 00         | -          | -                     | -     | -                     |
| ハーフ<br>ワード  | 01        | バイト        | 01         | バイト        | 10                    | -     | -                     |
| ハーフ<br>ワード  | 10        | ハーフ<br>ワード | 10         | -          | -                     | -     | -                     |
| ハーフ<br>ワード  | 11        | バイト        | 11         | バイト        | {(Addr+4)[31:2],2b00} | -     | -                     |
| ワード         | 00        | ワード        | 00         | -          | _                     | -     | _                     |
| ワード         | 01        | バイト        | 01         | ハーフ<br>ワード | 10                    | バイト   | {(Addr+4)[31:2],2b00} |
| ワード         | 10        | ハーフ<br>ワード | 10         | ハーフ<br>ワード | {(Addr+4)[31:2],2b00} | -     | -                     |
| ワード         | 11        | バイト        | 11         | ハーフ<br>ワード | {(Addr+4)[31:2],2b00} | バイト   | {(Addr+4)[31:2],2b10} |

| Noto |  |  |
|------|--|--|

ビットバンドエイリアス領域にまたがるアンアラインドアクセスはビットバンド要求とは見なされず、そのアクセスはビットバンド領域にリマップされません。その代わりに、そのアクセスはビットバンドエイリアス領域へのハーフワードまたはバイトアクセスと見なされます。

## 12.9 領域にまたがるアンアラインドアクセス

CM3Core は ARMv6 アンアラインドアクセスをサポートしており、すべてのアクセスを単一のアンアラインドアクセスとして実行します。これらは、DCode およびシステムバス インタフェースにより、2 つまたはそれ以上のアラインドアクセスに変換されます。

| —— Note   |            |        |        |     |
|-----------|------------|--------|--------|-----|
| Cortov-M3 | のすべての外部アカー | セスけアライ | ンドアカセス | スです |

アンアラインドのサポートは、単一ロード/ストア(LDR、STR)でのみ利用できます。ダブルロード/ストアはすでにワードアラインドのアクセスをサポートしていますが、他のアンアラインドアクセスを許可せず、試みられた場合はフォールトが生成されます。

メモリマップの境界にまたがるアンアラインドアクセスは、アーキテクチャの関係で予測不能です。プロセッサの動作は、以下に示すように境界に依存しています。

- DCode アクセスは領域内でラップアラウンドします。例えば、コード空間の最後のバイト (0x1FFFFFFF) に対して行われたアンアラインドのハーフワードアクセスは、DCode インタフェースによって、0x1FFFFFFF へのバイトアクセスと、0x00000000 へのバイトアクセスに変換されます。
- ・ PPB 空間にまたがるシステムアクセスは、システム空間内でラップアラウンドしません。例えば、システム空間の最後のバイト (0xDFFFFFFF) に対して行われたアンアラインドのハーフワードアクセスは、システムインタフェースによって、0xDFFFFFFF へのバイトアクセスと、0xE0000000 へのバイトアクセスに変換されます。0xE0000000 は、システムバス上で有効なアドレスではありません。
- ・ コード空間にまたがるシステムアクセスは、システム空間内でラップア ラウンドしません。例えば、システム空間の最後のバイト (0xFFFFFFF) に 対して行われたアンアラインドのハーフワードアクセスは、システムイ ンタフェースによって、0xFFFFFFFF へのバイトアクセスと、0x00000000 への バイトアクセスに変換されます。0x00000000 は、システムバス上で有効な アドレスではありません。
- PPB 空間ではアンアラインドアクセスはサポートされていないため、 PPB アクセスについては境界にまたがる例はありません。

ビットバンドエイリアス領域にまたがるアンアラインドアクセスも、アーキテクチャの関係で予測不能です。プロセッサはビットバンドエイリアスのアドレスへのアクセスを実行しますが、これはビットバンド操作とはなりませ

ん。例えば、0x21FFFFFF へのアンアラインドのハーフワードアクセスは、 0x21FFFFFF へのバイトアクセスと、それに続く0x22000000 (ビットバンドエイリ アスの最初のバイト) へのバイトアクセスとして実行されます。

FPB のリテラルコンパレータに対して一致するアンアラインドロードはリマップされません。FPB は、アラインドアドレスのみをリマップします。

## 12.10 ビットバンドアクセス

システムバス インタフェースには、次のようにビットバンドアクセスを制御 するロジックが組み込まれています。

- ビットバンドエイリアスのアドレスを、ビットバンド領域にリマップします。
- ・ 読み出しの場合、読み出したバイトから要求されたビットを抽出し、読み出しデータの*最下位ビット* (LSB) としてコアへ返します。
- ・ 書き込みの場合、書き込みを不可分な読み出し 変更 書き込み操作に 変換します。

ビットバンドの詳細については、ビットバンド p. 4-5 を参照して下さい。

| Note  |  |
|-------|--|
| 11016 |  |

· Cortex-M3 コアは、ビットバンド操作の実行中にシステムバスへのアクセスを試みない限り、ビットバンド操作中にストールすることはありません。

## 12.11 ライトバッファ

データストア時にバスウェイト サイクルがプロセッサをストールさせることを防止するため、DCode およびシステムバスへのバッファされたストアは、1エントリのライトバッファを経由します。ライトバッファがフルの場合、ライトバッファがドレインされるまで、バスへの以後のアクセスはストールします。バスがバッファされたストアのデータフェーズを待っている場合のみ、ライトバッファが使用されます。それ以外の場合、トランザクションはバス上で完了します。

DMB および DSB 命令は、完了する前にライトバッファのドレインを待ちます。 DMB/DSB がライトバッファのドレインを待っている間に割り込みが発生した場合、DMB/DSB より後のオペコードは割り込みの完了時に実行されます。これは、割り込み処理が一種のメモリバリア操作となるためです。

## 12.12 メモリ属性

プロセッサは、MEMATTRというサイドバンドバスの追加により、システムバスのメモリ属性を出力します。

MEMATTR[0] と HPROT[3:2] との関係を、テーブル 12-3 に示します。

テーブル 12-3 メモリ属性

| MEMATTR[0] | HPROT[3] | HPROT[2] | 説明                                   |
|------------|----------|----------|--------------------------------------|
| 0          | 0        | 0        | ストロングリオーダ                            |
| 0          | 0        | 1        | デバイス                                 |
| 0          | 1        | 0        | L1 キャッシュ可、L2 キャッシュ<br>不可             |
| 1          | 0        | 0        | 無効                                   |
| 1          | 0        | 1        | 無効                                   |
| 1          | 1        | 0        | キャッシュライトスルー (WT)、<br>読み出し割り当て        |
| 0          | 1        | 1        | キャッシュライトバック (WB)、<br>読み出し / 書き込み割り当て |
| 1          | 1        | 1        | キャッシュライトバック (WB)、<br>読み出し割り当て        |
|            |          |          |                                      |

## 12.13 AHB のタイミング特性

プロセッサのマクロセル内には、メモリが含まれていません。高いシステムパフォーマンスを達成し、実装者がメモリアーキテクチャの完全な柔軟性を得られるようにするため、プロセッサからのメモリ要求はレジスタ出力されず、AHB インタフェースへ直接送られます。

このため、Cortex-M3 AHB 出力はサイクルの約 50% まで有効で、AHB 入力は クロック期間の約 50% のセットアップ要件があります。

各インタフェースのタイミング特性の説明を、テーブル 12-4 に示します。

## テーブル 12-4 インタフェースのタイミング特性

| インタ<br>フェース | タイミング特性                                                                                                                                                                                                                                                                       |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ICODE       | 命令アドレスと制御信号は ALU から生成されるため、クロックサイクルの約 50% まで有効です。読み出しデータ (HRDATAI) および読み出し応答 (HRESPI) はプロセッサへ直接送られ、クロック期間の約 50% のセットアップを持ちます。                                                                                                                                                 |
| DCODE       | データとデバッグの要求はどちらも、サイクルの比較的早い時間に出力され、これらはレジスタと、その後にある少量の組み合わせロジックにより生成されます。このバス上の要求は、ICODE バス上のものよりも余裕が多くなっています。書き込みデータ (HWDATAD) は ALUから直接出力され、クロックサイクルの約50%まで有効です。読み出しデータ (HRDATAD) および読み出し応答 (HRESPD) はプロセッサへ直接送られ、クロック期間の約50%のセットアップを持ちます。                                  |
| SYSTEM      | このバスからの命令フェッチはパイプライン化された命令フェッチ p. 12-8 で説明されているようにパイプライン化され、このバスへのデータおよびデバッグ要求はサイクルの早い時点で出力されるため、このバス上の要求は ICODE バスに出力されるものよりも余裕が多くなっています。書き込みデータ (HWDATAS) は ALU から直接出力され、クロックサイクルの約 50% まで有効です。読み出しデータ (HRDATAS) および読み出し応答 (HRESPS) はプロセッサへ直接送られ、クロック期間の約 50% のセットアップを持ちます。 |
| PPB         | このバスへのデータおよびデバッグ要求はサイクルの早い時点で出力されるため、このバスへの要求は ICODE バスへ出力されるものよりも余裕が多くなっています。書き込みデータ (PWDATA) は ALU から直接出力され、クロックサイクルの約 50% まで有効です。読み出しデータ (PRDATA) はプロセッサへ直接送られ、クロック期間の約 50% のセットアップを持ちます。                                                                                  |

# 13 章 デバッグポート

本章では、プロセッサのデバッグポート(DP)について説明します。このセクションは以下の項目から構成されています。

· *DP について* р. 13-2

#### 13.1 DP について

プロセッサには、アドバンスト ハイパフォーマンスバス アクセスポート (AHB-AP) インタフェースがデバッグアクセス用に組み込まれています。外部の DP コンポーネントは、このインタフェースにアクセスします。 Cortex-M3 システムは、次の 3 つの DP 実装をサポートしています。

- ・ シリアルワイヤ JTAG デバッグポート (SWJ-DP)。SWJ-DP は、JTAG-DP とシリアルワイヤ デバッグポート (SW-DP) を組み合わせた、標準的な CoreSight デバッグポートです。
- ・ SW-DP。AHB-AP ポートへの 2 ピン (クロック + データ) インタフェースを提供します。
- ・ DPなしの実装。プロセッサ内にデバッグ機能が存在しない場合、DPは 必要ありません。

| N | lote — |  |
|---|--------|--|
|   |        |  |

SWJ-DP は、JTAG デバッグアクセスに使用されていないときは、JTAG-TDO と JTAG-TDI のピンの共有ができるように設計されています。Cortex-M3 TPIU とともに使用するときには、シリアルワイヤ出力(SWO) の接続に別のオプションがあります。詳細については、シリアルワイヤ出力接続 p. 17-24を参照して下さい。

これら2つのDP実装では、プロセッサへのデバッグアクセスを行うために提供される機構が異なります。実装には、一方のコンポーネントのみを搭載する必要があります。

| Note |  |
|------|--|
|      |  |

実装には、SW-DPやSWJ-DPの代わりに、実装者固有のDPが搭載されていることもあります。詳細については、実装者に問い合わせて下さい。

DP コンポーネントの詳細については、『CoreSight コンポーネント テクニカルリファレンスマニュアル』を参照して下さい。

AHB-APの詳細については、AHB-APp. 11-44を参照して下さい。

DP と AP は、組み合わせてデバッグアクセス ポート (DAP) と呼ばれます。

デバッグインタフェースの詳細については、『*ARM デバッグインタフェース v5、アーキテクチャ仕様書*』を参照して下さい。

# 14 章 エンベデッドトレース マクロセル

本章では、エンベデッドトレースマクロセル(ETM)のインタフェースについて説明します。本章は以下のセクションから構成されています。

- · *ETM について* р. 14-2
- · データトレース p. 14-7
- ・ *ETM リソース* p. 14-8
- ・ トレース出力 p. 14-11
- ・  $ETM \, or キテクチャ p. 14-12$

## 14.1 ETM について

ETM はオプションのデバッグコンポーネントで、プログラム実行の再構築を可能にします。ETM は高速で低消費電力のデバッグツールとして設計されており、命令トレースのみをサポートします。これによって、占有面積を最小にし、ゲートの数も削減しています。

## 14.1.1 ETM のブロック図

ETM のブロック図、および ETM と h レースポート インタフェースユニット (TPIU) とのインタフェースを、図 14-1 p. 14-3 に示します。



図 14-1 ETM のブロック図

#### 14.1.2 ETM の入力と出力

このセクションでは、ETMの入力と出力について説明します。

- ・ ETM コアインタフェース。テーブル 14-1 p. 14-4 を参照して下さい。
- ・ その他の構成入力。テーブル 14-2 p. 14-5 を参照して下さい。
- ・ トレースポート信号。テーブル 14-2 p. 14-5 を参照して下さい。
- · その他の信号。テーブル 14-4 p. 14-6 を参照して下さい。
- · クロックとリセット。テーブル 14-5 p. 14-6 を参照して下さい。

· アドバンスト ペリフェラルバス(APB) インタフェース信号。テーブル 14-6 p. 14-6 を参照して下さい。

## テーブル 14-1 ETM コアインタフェースの入力と出力

| 名前              | 説明                                                                             | 認証する信号     | 方向 |
|-----------------|--------------------------------------------------------------------------------|------------|----|
| ETMIA[31:1]     | コアの命令のアドレスバス                                                                   | ETMIVALID  | 入力 |
| ETMIVALID       | 現在の命令データは命令を示しています。                                                            | _          | 入力 |
| ETMDVALID       | 現在の命令データは命令を示しています。                                                            | _          | 入力 |
| ETMICCFAIL      | 命令で条件コードが失敗しました。                                                               | ETMIVALID  | 入力 |
| ETMIBRANCH      | 命令は分岐ターゲットです。                                                                  | ETMIVALID  | 入力 |
| ETMIINDBR       | 命令は間接分岐ターゲットです。                                                                | ETMIBRANCH | 入力 |
| ETMFLUSH        | 次の命令の前に PC が変更されます。                                                            | _          | 入力 |
| ETMISTALL       | コアによって信号を出された最後の命令がまだ実行を<br>開始されていないことを示します。                                   | -          | 入力 |
| ETMFINDBR       | 間接操作によって PC が変更されました。                                                          | ETMFLUSH   | 入力 |
| ETMINTSTAT[2:0] | 例外の開始と終了                                                                       | _          | 入力 |
| ETMINTNUM[8:0]  | 例外のタイプ                                                                         | ETMINTSTAT | 入力 |
| ETMCANCEL       | 例外はキャンセル例外です。                                                                  | ETMINTSTAT | 入力 |
| COREHALT        | コアがホールトしています。                                                                  | _          | 入力 |
| DWTMATCH[3:0]   | データウォッチポイントおよびトレース(DWT)トリガ<br>ユニットが、アドレス、データ、制御バスに現在提示<br>されている条件に一致したことを示します。 | -          | 入力 |
| DWTINOTD[3:0]   | DWT トリガユニットが PC の値(セット)またはデータアドレス(クリア)の比較を実行していることを示します。                       | -          | 入力 |

#### テーブル 14-2 その他のコンフィギュレーション入力

| 名前            | 説明                               | 方向 | クロックドメイン |
|---------------|----------------------------------|----|----------|
| NIDEN         | 非侵蝕性デバッグが有効です。                   | 入力 | FCLK     |
| EXTIN[1:0]    | 外部入力リソース                         | 入力 | FCLK     |
| MAXEXTIN[1:0] | サポートされている最大の外部<br>入力             | 入力 | FCLK     |
| CGBYPASS      | アーキテクチャ上のクロック<br>ゲート セルをバイパスします。 | 入力 | FCLK     |
| FIFOFULLEN    | ETMFIFOFULL を有効にします。             | 入力 | FCLK     |

| Note     |  |
|----------|--|
| ——— Note |  |

ETM への EXTIN 入力の 1 つをコアからの LOCKUP 出力で駆動し、ロックアップ条件が発生したときにトリガしたり、トレースキャプチャを停止したりできます。 EXTIN 入力は ETM 内で同期されていません。これらの入力が ETM クロックで駆動されない場合、ETM の外部で同期する必要があります。

#### テーブル 14-3 トレースポート信号

| 名前           | 説明                                       | 方向 | クロックドメイン |
|--------------|------------------------------------------|----|----------|
| ATDATAM[7:0] | 8 ビットのトレースデータ                            | 出力 | FCLK     |
| ATVALIDM     | ATDATA が有効                               | 出力 | FCLK     |
| ATIDM[6:0]   | トレースソース ID                               | 出力 | FCLK     |
| ATREADYM     | トレースポートが ATDATA のデータを受け付け可能なこ<br>とを示します。 | 入力 | FCLK     |
| AFREADYM     | ETM FIFO が空であることを示します。                   | 出力 | FCLK     |

### テーブル 14-4 その他の信号

| 名前            | 説明                        | 方向 | クロックドメイン |
|---------------|---------------------------|----|----------|
| FIFOPEEK[9:0] | 検証専用                      | 出力 | FCLK     |
| FIFOFULL      | ETM FIFO がフルであることを示します。   | 出力 | FCLK     |
| ETMPWRUP      | ETM の電力がオンであることを<br>示します。 | 出力 | FCLK     |
| ETMTRIGOUT    | トリガが発生したことを示すス<br>テータス信号  | 出力 | HCLK     |
| ETMDBGRQ      | コアへのデバッグ要求                | 出力 | FCLK     |
| ETMEN         | ETM トレースポートが許可され<br>ています。 | 出力 | FCLK     |

## テーブル 14-5 クロックとリセット

| 名前        | 説明                                                                | 方向 |
|-----------|-------------------------------------------------------------------|----|
| FCLK      | ETM ロジックのクロックで、Cortex-M3 と同じ <b>FCLK</b> に接続する必要があります。            | 入力 |
| PORRESETn | HCLK ドメインのパワーオン リセット。コアの HCLK リセット (SYSRESETn)<br>と同じにすることはできません。 | 入力 |

## テーブル 14-6 APB インタフェース信号

| 名前           | 説明                      | 方向 | クロックドメイン |
|--------------|-------------------------|----|----------|
| PSEL         | APB デバイスの選択             | 入力 | FCLK     |
| PENABLE      | APB 制御信号                | 入力 | FCLK     |
| PADDR[11:2]  | APB アドレスバス              | 入力 | FCLK     |
| PWRITE       | APB 転送の方向 (!Read/Write) | 入力 | FCLK     |
| PWDATA[31:0] | APB 書き込みデータバス           | 入力 | FCLK     |
| PRDATA[31:0] | APB 読み出しデータバス           | 出力 | FCLK     |

## 14.2 データトレース

Cortex-M3 システムは、データウォッチポイントおよびトレース(DWT)、および計装トレースマクロセル(ITM) コンポーネントを使用して、低帯域幅のデータトレースを実行できます。少ないピン数で命令トレースをサポートするため、データトレースは ETM に組み込まれていません。これによって、トリガを行うリソースが簡素化され、ETM のゲート数が大幅に削減されています。

ETM がプロセッサに実装されるとき、ITM および ETM という 2 つのトレースソースはどちらも TPIU にフィードされ、TPIU で結合されて、通常はトレースポート経由で出力されます。DWT は、FIFO オーバフローの問題の可能性がありますが、集中したデータトレース、またはグローバルなデータトレースのどちらも提供できます。TPIU は、単一コアの Cortex-M3 システムの要件に最適化されています。

## 14.3 ETM リソース

ETM はデータトレース情報を生成しないため、帯域幅が低く、トリガ機能を比較的簡素化できます。これは、ETM に次の機能が含まれていないことを意味します。

- 内部コンパレータ
- ・カウンタ
- ・シーケンサ

Cortex-M3 リソースの一覧を、テーブル 14-7 に示します。

テーブル 14-7 Cortex-M3 リソース

| 機能                | Cortex-M3 ETM に存在するか |
|-------------------|----------------------|
| アーキテクチャのバージョン     | ETMv3.4              |
| アドレスコンパレータ ペア     | 0                    |
| データコンパレータ         | 0                    |
| コンテキスト ID コンパレータ  | 0                    |
| MMD               | 0                    |
| カウンタ              | 0                    |
| シーケンサ             | いいえ                  |
| 開始 / 停止ブロック       | はい                   |
| エンベデッド ICE コンパレータ | 4                    |
| 外部入力              | 2                    |
| 外部出力              | 0                    |
| 拡張外部入力            | 0                    |
| 拡張外部入力セレクタ        | 0                    |
| FIFOFULL          | はい                   |
| FIFOFULL のレベル設定   | はい                   |
| 分岐ブロードキャスト        | はい                   |
| ASIC 制御レジスタ       | いいえ                  |
| データ抑制             | いいえ                  |

#### テーブル 14-7 Cortex-M3 リソース (続く)

| 機能                     | Cortex-M3 ETM に存在するか |
|------------------------|----------------------|
| ソフトウェアからレジスタへのアク<br>セス | はい                   |
| 読み出し可能なレジスタ            | はい                   |
| FIFO サイズ               | 24 バイト               |
| 最小ポートサイズ               | 8ビット                 |
| 最大ポートサイズ               | 8ビット                 |
| 通常のポートサイズ              | =                    |
| 通常のハーフレートクロック /1:1     | はい-非同期               |
| Demux ポートモード           | =                    |
| Demux ハーフレートクロック /1:2  | いいえ                  |
| Mux ポートモード /2:1        | いいえ                  |
| 1:4 ポートモード             | いいえ                  |
| 動的ポートモード(ストールを含む)      | いいえ - 非同期ポートモードでサポート |
| CPRT データ               | いいえ                  |
| PC を最初にロード             | いいえ                  |
| フェッチ比較                 | いいえ                  |
| データロードのトレース            | いいえ                  |

### 14.3.1 定期的な同期

ETM は、トレース 1024 バイトごとの固定周期で同期パケットを生成します。

## 14.3.2 データおよび命令アドレス比較のリソース

DWT は、データバス上で 4 つのアドレスコンパレータを提供し、デバッグ機能を実現しています。 DWT ユニット内では、一致によりトリガされる機能を指定でき、これらの機能の 1 つは ETM 一致入力の生成です。これらの入力は、エンベデッド インサーキット エミュレータ (ICE) コンパレータ入力として ETM へ送られます。

1 つの DWT リソースが ETM イベントをトリガし、同時に同じイベントから 直接計装トレースを生成することもできます。

また、4つのDWTコンパレータを個別に構成し、実行PCとの比較によりPC比較リソースへのETMによるアクセスを許可できます。これらの入力は、エンベデッドICEコンパレータ入力としてETMへ送られます。

| Note |  |
|------|--|
|      |  |

DWT コンパレータを PC コンパレータとして使用すると、使用可能なデータアドレス比較の数が減少します。

DWT ユニットの詳細については、*DWT* p. 11-13 を参照して下さい。

#### 外部入力

2 つの外部入力 (ETMEXTIN[1:0]) により、追加のオンチップ IP で ETM 用のトリガ / イネーブル信号を生成できます。

#### 開始/停止ブロック

開始 / 停止ブロックは、ETM へのエンベデッド ICE 入力を使用して、開始 / 停止動作を制御します。DWT はこれらの入力を制御します。

#### 14.3.3 FIFO 機能

FIFO のサイズは24バイトです。

FIFO が特定の深さに達したときコアをストールできるように、FIFOFULL 出力が用意されています。一般的なアプリケーションでは、ほとんどの場合コアのストールは許容できないものですが、この機構によって 100% のトレースを行い、ストールを行わない実行で得られた部分的なトレースとの比較が可能になります。

## 14.4 トレース出力

ETM 出力データは8ビットずつ、コアのクロック速度で出力されます。トレースポートのサイズやモードの変更はサポートされていません。TPIU はトレース出力をチップから出力します。この出力は、*AMBAトレースバス* (ATB) プロトコル互換です。

AFVALID 機能はサポートされていないため、トレースポートは ETM FIFO からデータをフラッシュできません。ただし、8 ビット ATB ポートにより FIFO は常にドレインされるため、AFVALID は不要になっています。

Cortex-M3 システムには、ETM および ITM とともに使用されるために最適化された TPIU が搭載されています。この TPIU は、追加のトレースソースをサポートしていません。ただし、TPIU をより複雑なバージョンに置き換え、さらにトレース設備を追加すれば、トレースソースを追加できます。

#### ----- Note -----

トレース ID レジスタと出力は、複数のトレースソースを使用するシステム用に提供されています。

TPIU は、フォーマットされたトレース出力プロトコルを使用します。このため、TRACECTL 信号用の追加ピンは必要ありません。

ETM からのトレース出力は、コアクロックに同期しています。トレースポート インタフェースには非同期 FIFO が組み込まれています。ETM をマルチコア システムに統合する場合は、非同期 ATB ブリッジを使用することが必要な可能性があります。

## 14.5 ETM のアーキテクチャ

ETM は命令専用 ETM で、ARM ETM アーキテクチャ v3.4 を実装しています。 このアーキテクチャは、ARM ETM アーキテクチャ仕様に基づいたものです。 完全な詳細については、『*ARM エンベデッドトレース マクロセル アーキテクチャ仕様書*』を参照して下さい。

すべての32ビット Thumb 命令は単一の命令としてトレースされます。IT 命令以後の命令は、通常の条件付き命令としてトレースされます。デコンプレッサは、IT 命令を参照する必要はありません。

## 14.5.1 再始動可能な命令

ARMv7-M アーキテクチャは、例外によって中断された LSM 命令を再始動できます。ETM は、例外によって中断された命令をトレースするために、命令がキャンセルされたことを通知します。例外からの復帰時に、ETM は同じ命令を、再始動または再開が行われたかどうかにかかわらず再度トレースします。

## 14.5.2 例外からの復帰

ETM は、例外からの復帰を、トレースストリームに明示的に示します。これは、例外からの復帰機能がデータ依存の方法でエンコードされ、単純な分岐とは異なる動作を行うためです。

パケットのエンコードにより、例外からの復帰が示されます。図 14-2 は、この動作を示したものです。

| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|
| 0 | 1 | 1 | 1 | 0 | 1 | 1 | 0 |

図 14-2 例外からの復帰を示すパケットのエンコード

新しい、より優先度の高い例外がスタックポップを横取りした場合、例外ハンドラへの分岐は、最後の命令がキャンセルされたことを示す必要があります。これは、例外からの復帰パケットはキャンセルされたが、例外からの復帰命令はキャンセルされなかったことを示します。例外からの復帰パケットが存在している場合、前の命令が完了したことを意味します。

## 14.5.3 例外のトレース

例外をトレースするため、分岐パケットにはオプションのフィールドが追加されています。この追加フィールドは、例外に関する情報を示しています。 通常の分岐パケットは1~5バイトのトレースデータにエンコードされますが、例外への分岐は次のようにエンコードされます。

- · 2~5バイトのアドレス
- · 1~2バイトの例外

例外のマッピングは、最も多い例外が1バイトでエンコードされるように設計されています。ETM の例外トレースのマッピングを、テーブル14-8に示します。

テーブル 14-8 例外トレースのマッピング

| バイト数     | 例外          | ETMINTNUM | トレースされる値 |
|----------|-------------|-----------|----------|
| 1バイトの例外  | なし          | _         | 0        |
| 1バイトの例外  | IRQ1        | 17        | 1        |
| 1 バイトの例外 | IRQ2        | 18        | 2        |
| 1 バイトの例外 | IRQ3        | 19        | 3        |
| 1バイトの例外  | IRQ4        | 20        | 4        |
| 1 バイトの例外 | IRQ5        | 21        | 5        |
| 1 バイトの例外 | IRQ6        | 22        | 6        |
| 1バイトの例外  | IRQ7        | 23        | 7        |
| 1 バイトの例外 | IRQ0        | 16        | 8        |
| 1バイトの例外  | 用法フォー<br>ルト | 6         | 9        |
| 1バイトの例外  | NMI         | 2         | 10       |
| 1 バイトの例外 | SVC         | 11        | 11       |
| 1 バイトの例外 | DebugMon    | 12        | 12       |
| 1バイトの例外  | MemManage   | 4         | 13       |
| 1バイトの例外  | PendSV      | 14        | 14       |
| 1バイトの例外  | SysTick     | 15        | 15       |
| 2 バイトの例外 | 予約          | 8         | 16       |

テーブル 14-8 例外トレースのマッピング (続く)

| バイト数     | 例外           | ETMINTNUM | トレースされる値 |
|----------|--------------|-----------|----------|
| 2バイトの例外  | リセット時<br>の状態 | 0         | 17       |
| 2バイトの例外  | 予約           | 10        | 18       |
| 2バイトの例外  | HardFault    | 3         | 19       |
| 2バイトの例外  | 予約           | 9         | 20       |
| 2バイトの例外  | BusFault     | 5         | 21       |
| 2バイトの例外  | 予約           | 7         | 22       |
| 2バイトの例外  | 予約           | 13        | 23       |
| 2バイトの例外  | IRQ8         | 24        | 24       |
| 2バイトの例外  | IRQ9         | 25        | 25       |
| 2バイトの例外  | IRQ10        | 26        | 26       |
|          | ·            | •         | •        |
|          | •            | •         | •        |
|          | ٠            | •         | •        |
| 2 バイトの例外 | IRQ239       | 255       | 255      |

例外パケットを持つ完全な分岐を、図 14-3 に示します。

| 7 | 6              | 5    | 4            | 3             | 2        | 1 | 0             | 1                    |
|---|----------------|------|--------------|---------------|----------|---|---------------|----------------------|
| С |                |      | Add          | dr[6:1]       |          |   | 1             | アドレスのバイト0            |
| С | E/Addr[1<br>3] |      |              | Add           | lr[12:7] |   |               | アドレスのバイト1<br>(オプション) |
| С | E/Addr[2<br>0] |      |              | Add           | r[19:14] |   |               | アドレスのバイト2<br>(オプション) |
| С | E/Addr[2<br>7] |      |              | Add           | r[26:21] |   |               | アドレスのバイト3<br>(オプション) |
| С | E              | 0    | 1            | 1 Addr[31:28] |          |   |               | アドレスのバイト4<br>(オプション) |
| С | T2EE           | Canc | Excp[3:0] NS |               |          |   | 例外情報の<br>バイト0 |                      |
| С | 0              | SBZ  | Excp[8:4]    |               |          |   |               | 例外情報の<br>バイト1(オプション) |

### 図 14-3 分岐パケットの例外のエンコード

最後のアドレスバイトのビット [7:6] は、アドレスフィールドの終わりを示すため 0b01 にセットされます。このフィールドの後に例外のデータが置かれます。例外のバイト 0 のビット [7] は、その後に 2 番目の例外バイトが続く場合は 1 にセットされます。例外が存在せず、アドレスビット [6:1] のみが変更された場合、単一のバイトが使用されます。例外が存在する場合、アドレスを示すために最低 2 バイトが使用されます。

例外ハンドラ開始の直前にトレースを停止すると、例外を開始するまで ETM は許可状態に維持されます。これによって、ETM は分岐アドレス、例外のタイプ、再開情報をトレースできます。

# 14.6 ETM のプログラマモデル

ETM のプログラマモデルの詳細については、『ARM エンベデッドトレース マクロセル アーキテクチャ仕様書』を参照して下さい。このセクションでは、ETM プログラマモデルの実装固有の機能について定義します。

## 14.6.1 アドバンストペリフェラルバス インタフェース

ETM には、APB スレーブインタフェースが組み込まれており、ETM レジスタの読み出しと書き込みを実行できます。このインタフェースは、プロセッサのクロックに同期しています。コアおよび外部デバッグインタフェースは、シリアルワイヤ デバッグポート /JTAG デバッグポート (SW-DP/JTAG-DP) を経由してこのインタフェースにアクセスできます。

## 14.6.2 ETM レジスタの一覧

#### テーブル 14-9 ETM レジスタ

| 名前             | タイプ           | アドレス       | 存在  | 説明                                                                                                                     |
|----------------|---------------|------------|-----|------------------------------------------------------------------------------------------------------------------------|
| ETM 制御         | 読み出し/<br>書き込み | 0xE0041000 | はい  | 説明については、p. 14-20 を参照<br>して下さい。                                                                                         |
| コンフィギュレーションコード | 読み出し<br>専用    | 0xE0041004 | はい  | 説明については、p. 14-21 を参照<br>して下さい。                                                                                         |
| トリガイベント        | 読み出し/<br>書き込み | 0xE0041008 | はい  | トリガを制御するイベントを定<br>義します。<br>[16:14] ブール関数<br>[13:7] リソース A<br>[6:0] リソース B<br><i>ETM イベントリソース</i> p. 14-23<br>を参照して下さい。 |
| ASIC 制御        | _             | 0xE004100C | いいえ | _                                                                                                                      |

| 名前                     | タイプ           | アドレス                       | 存在  | 説明                                                                                                                                    |
|------------------------|---------------|----------------------------|-----|---------------------------------------------------------------------------------------------------------------------------------------|
| ETM ステータス              | 読み出し/<br>書き込み | 0xE0041010                 | はい  | トレースおよびトリガロジック<br>の現在のステータスに関する情報を提供します。<br>[3] - トリガフラグ<br>[2] - 開始 / 停止リソースの状態<br>[1] - プログラミングビットの状態<br>[0] - トレースされていないオー<br>バフロー |
| システム構成                 | 読み出し<br>専用    | 0xE0041014                 | はい  | 説明については、p. 14-21 を参照<br>して下さい。                                                                                                        |
| トレース開始 / 停止リソースの<br>制御 | -             | 0xE0041018                 | いいえ | -                                                                                                                                     |
| TraceEnable イベント       | 書き込み専用        | 0xE0041020                 | はい  | TraceEnable 許可イベントを記述<br>します。<br>[16:14] ブール関数<br>[13:7] リソース A<br>[6:0] リソース B<br><i>ETM イベントリソース</i> p. 14-23<br>を参照して下さい。          |
| TraceEnable 制御 1       | 書き込み<br>専用    | 0xE0041024                 | はい  | 説明については、p. 14-22 を参照<br>して下さい。                                                                                                        |
| TraceEnable 制御 2       | 書き込み<br>専用    | 0xE004101C                 | いいえ | -                                                                                                                                     |
| FIFOFULL 領域            | 書き込み<br>専用    | 0xE0041028                 | いいえ | 許可されている場合、FIFOFULL<br>ロジックは常にアクティブです。                                                                                                 |
| FIFOFULL レベル           | 読み出し/<br>書き込み | 0xE004102C                 | はい  | FIFO に残っているバイト数がこの値未満になると、FIFOFULL信号がアサートされてコアがストールします。ETM 制御レジスタのビット[7]は、FIFOFULL出力を許可するために使用されます。                                   |
| ViewData               | _             | 0xE0041030 ∼<br>0xE004103C | いいえ | -                                                                                                                                     |

| 名前                                | タイプ           | アドレス                                       | 存在  | 説明                                                                                                                  |
|-----------------------------------|---------------|--------------------------------------------|-----|---------------------------------------------------------------------------------------------------------------------|
| アドレスコンパレータ                        | -             | 0xE0041040 ∼<br>0xE004113C                 | いいえ | -                                                                                                                   |
| カウンタ                              | -             | 0xE0041140 ∼<br>0xE004157C                 | いいえ | -                                                                                                                   |
| シーケンサ                             | -             | 0xE0041180 ~<br>0xE0041194 \<br>0xE0041198 | いいえ | -                                                                                                                   |
| 外部出力                              | -             | 0xE00411A0<br>~<br>0xE00411AC              | いいえ | -                                                                                                                   |
| CID コンパレータ                        | -             | 0xE00411B0<br>∼<br>0xE00411BC              | いいえ | -                                                                                                                   |
| 実装固有                              | -             | 0xE00411C0<br>~<br>0xE00411DC              | いいえ | すべて RAZ。書き込みは無視さ<br>れます。                                                                                            |
| 同期周波数                             | 読み出し<br>専用    | 0xE00411E0                                 | はい  | 0x00000400 として読み出されます。                                                                                              |
| ETM ID                            | 読み出し<br>専用    | 0xE00411E4                                 | はい  | 説明については、p. 14-22 を参照<br>して下さい。                                                                                      |
| コンフィギュレーションコード<br>拡張機能            | 読み出し<br>専用    | 0xE00411E8                                 | はい  | 説明については、p. 14-22 を参照<br>して下さい。                                                                                      |
| 拡張外部入力セレクタ                        | _             | 0xE00411EC                                 | いいえ | 拡張外部入力は実装されていま<br>せん。                                                                                               |
| TraceEnable 開始 / 中止エンベ<br>デッド ICE | 読み出し/<br>書き込み | 0xE00411F0                                 | はい  | ビット [19:16] は、停止リソース<br>として使用するように DWT コン<br>パレータを構成します。ビット<br>[3:0] は、開始リソースとして使<br>用するように DWT コンパレータ<br>入力を構成します。 |
| エンベデッド ICE 動作制御                   | -             | 0xE00411F4                                 | いいえ | エンベデッド ICE (DWT コンパ<br>レータ ) 入力はデフォルトの動作<br>を使用します。                                                                 |

| 名前                | タイプ           | アドレス                          | 存在  | 説明                                                                              |
|-------------------|---------------|-------------------------------|-----|---------------------------------------------------------------------------------|
| CoreSight トレース ID | 読み出し/<br>書き込み | 0xE0041200                    | はい  | 通常のものとして実装されます。<br>値 0x00 および 0x70 ~ 0x7F は予約済<br>みで、ETM がアクティブなとき<br>は使用できません。 |
| OS 保存 / 復元        | _             | 0xE0041304 ∼<br>0xE0041308    | いいえ | OS 保存 / 復元は実装されていません。RAZ、書き込みは無視されます。                                           |
| 電力オフ ステータスレジスタ    | 読み出し<br>専用    | 0xE0041314                    | はい  | 説明については、p. 14-23 を参照<br>して下さい。                                                  |
| ITMISCIN          | 読み出し<br>専用    | 0xE0041EE0                    | はい  | [1:0] を EXTIN[1:0] に、[4] を<br>COREHALT にセットします。                                 |
| ITTRIGOUT         | 書き込み<br>専用    | 0xE0041EE8                    | はい  | [0] を TRIGGER にセットします。                                                          |
| ITATBCTR2         | 読み出し<br>専用    | 0xE0041EF0                    | はい  | [0] を ATREADY にセットします。                                                          |
| ITATBCTR0         | 書き込み<br>専用    | 0xE0041EF8                    | はい  | [0] を ATVALID にセットします。                                                          |
| 統合モード制御           | 読み出し/<br>書き込み | 0xE0041F00                    | はい  | 通常のものとして実装されます。                                                                 |
| クレームタグ            | 読み出し/<br>書き込み | 0xE0041FA0<br>~<br>0xE0041FA4 | はい  | 4 ビットのクレームタグを実装し<br>ます。                                                         |
| ロックアクセス           | 書き込み<br>専用    | 0xE0041FB0<br>~<br>0xE0041FB4 | はい  | 通常のものとして実装されます。                                                                 |
| ロックステータス          | 読み出し<br>専用    | 0xE0041Fb4                    | はい  | 通常のものとして実装されます。                                                                 |
| 認証ステータス           | 読み出し<br>専用    | 0xE0041FB8                    | はい  | 通常のものとして実装されます。                                                                 |
| デバイスタイプ           | 読み出し<br>専用    | 0xE0040FCC                    | はい  | リセット時の値:0x13                                                                    |
| ペリフェラル ID 4       | 読み出し<br>専用    | 0xE0041FD0                    | はい  | 0x04                                                                            |

| 名前           | タイプ        | アドレス       | 存在 | 説明   |
|--------------|------------|------------|----|------|
| ペリフェラル ID 5  | 読み出し<br>専用 | 0xE0041FD4 | はい | 0x00 |
| ペリフェラル ID 6  | 読み出し<br>専用 | 0xE0041FD8 | はい | 0x00 |
| ペリフェラル ID 7  | 読み出し<br>専用 | 0xE0041FDC | はい | 0x00 |
| ペリフェラル ID 0  | 読み出し<br>専用 | 0xE0041FE0 | はい | 0x24 |
| ペリフェラル ID 1  | 読み出し<br>専用 | 0xE0041FE4 | はい | 0xB9 |
| ペリフェラル ID 2  | 読み出し<br>専用 | 0xE0041FE8 | はい | 0x2B |
| ペリフェラル ID 3  | 読み出し<br>専用 | 0xE0041FEC | はい | 0x00 |
| コンポーネント ID 0 | 読み出し<br>専用 | 0xE0041FF0 | はい | 0x0D |
| コンポーネント ID 1 | 読み出し<br>専用 | 0xE0041FF4 | はい | 0x90 |
| コンポーネント ID 2 | 読み出し<br>専用 | 0xE0041FF8 | はい | 0x05 |
| コンポーネント ID 3 | 読み出し<br>専用 | 0xE0041FFC | はい | 0xB1 |

### 14.6.3 ETM レジスタの説明

## ETM 制御レジスタ

ETM 制御レジスタは、ETM の一般的な動作、例えばトレースを許可するかどうかなどを制御します。

リセット時の値:0x00002411

実装されているビットは次のとおりです。

- · [21] ポートサイズ [3]
- ・ 「17:16] ポートモード [1:0]
- · [13] ポートモード [2]
- · [11] ETMEN
- · [10] ETM プログラミング
- ・ [9] デバッグ要求制御
- · [8] 分岐出力
- · [7] プロセッサのストール
- · [6:4] ポートサイズ [2:0]
- 「0] ETM 電力オフ

他のビットはすべてRAZで、書き込みは無視されます。

## コンフィギュレーションコード レジスタ

ETM コンフィギュレーションコード レジスタによって、デバッガは ETM の 実装固有の構成を読み出すことが出来ます。

リセット時の値:0x8C800000

ビット [22:20] は 0 に固定されており、ASIC からは供給されません。ビット [18:17] は MAXEXTIN[1:0] 入力バスによって供給され、MAXEXTIN と 2 (EXTIN の数) のどちらか低い値として読み出されます。これは、次の内容を示しています。

- ソフトウェアアクセスがサポートされています。
- トレース開始 / 停止ブロックが存在します。
- · CID コンパレータは存在しません。
- · FIFOFULL ロジックが存在します。
- 外部出力は存在しません。
- $0 \sim 2$  の外部入力 (MAXEXTIN によって制御される) が存在します。
- シーケンサは存在しません。
- カウンタは存在しません。
- MMD は存在しません。
- データコンパレータは存在しません。
- アドレスコンパレータペアは存在しません。

## システム構成レジスタ

システム構成レジスタは、ASIC でサポートされている ETM 機能を示しています。

リセット時の値: 0x00020D09

ビット [11:10] は通常のものとして実装されます。ビット [9] および [2:0] は 4'b0001 に固定されています。

## TraceEnable 制御 1 レジスタ

TraceEnable 制御 1 レジスタは、TraceEnable を構成するレジスタの 1 つです。

ビット [25] (トレース開始 / 停止イネーブル) のみが、次のように実装されています。

- · 0-トレースは、トレース開始/停止ロジックの影響を受けません。
- ・ 1-トレースは、トレース開始/停止ロジックについて構成されている トレースのオン/オフアドレスによって制御されます。

トレース開始 / 停止リソース (リソース 0x5F) は、このビットの値に影響されません。

## ETM ID レジスタ

ETM ID レジスタは ETM のアーキテクチャバリアントを保持し、ETM のプログラマモデルを正確に定義しています。

リセット時の値:0x4114F242

この値は次の内容を示しています。

- · ARM 実装者
- · 特殊分岐のエンコード(各バイトのビット[7:6]に影響します)。
- · 32 ビット Thumb 命令がサポートされています。
- コアファミリは別の場所に示されています。
- ETMv3.4
- 実装リビジョン 2

# コンフィギュレーションコード拡張レジスタ

コンフィギュレーションコード拡張レジスタは、ETM コンフィギュレーションコードの追加ビットを保持しています。これらのビットは、拡張外部入力を記述しています。

リセット時の値:0x00018800

このレジスタは次の内容を示しています。

開始 / 停止ブロックは、エンベデッド インサーキット エミュレータ (ICE) 入力を使用します。

- 4 つのエンベデッド ICE 入力が存在します。
- · データ比較はサポートされていません。
- すべてのレジスタが読み出し可能です。
- ・ 拡張外部入力はサポートされていません。

#### 電力オフ ステータスレジスタ

*電力オフ ステータスレジスタ*(PDSR) は、ETM の電力がオンになっているかどうかを示します。

リセット時の値:0x00000001

ビット [0] のみが実装されています。これは、ETM デバッグ電力ドメインの電力がオンになっているかどうかを示します。

- 0 = ETM デバッグ電力ドメインの電力がオンになっていません。
- 1 = ETM デバッグ電力ドメインの電力がオンになっています。

| <br>Note |  |
|----------|--|
| <br>Note |  |

ETM の電力がオンになっていない場合、ETM レジスタにはアクセスできません。

#### 14.6.4 ETM イベントリソース

トレースの許可イベントとトリガイベントは、同じ機構を使用して構成されます。各イベントについて2つのリソースとともに、それら2つのリソースのブール関数も定義されます。テーブル14-10およびテーブル14-11p.14-24は、この動作を示したものです。

テーブル 14-10 イベントのブール関数エンコード

| エンコード | 機能                 |
|-------|--------------------|
| 0b000 | A                  |
| b001  | NOT(A)             |
| b010  | A AND B            |
| b011  | NOT(A) AND B       |
| b100  | NOT(A) AND NOT (B) |

## テーブル 14-10 イベントのブール関数エンコード (続く)

| エンコード | 機能                 |
|-------|--------------------|
| b101  | A OR B             |
| b110  | NOT (A) OR B       |
| b111  | NOT (A) OR NOT (B) |

## テーブル 14-11 リソース ID のエンコード

| リソースタイプ、<br>ビット [6:4] | インデックス範囲、<br>ビット [3:0] | リソースタイプの説明                |
|-----------------------|------------------------|---------------------------|
| b010                  | 0-3                    | DWT コンパレータ入力 $(0 \sim 3)$ |
| b101                  | 15                     | トレース開始 / 停止リソース           |
| b110                  | 0-1                    | ExtIn (0 $\sim$ 1)        |
| b110                  | 15                     | 固定(常に TRUE)               |

## 14.6.5 クロストリガ インタフェース

Cortex-M3 システムで推奨される クロストリガ インタフェース (CTI) 接続の一覧をテーブル 14-12 とテーブル 14-13 に示します。

### テーブル 14-12 入力接続

| トリガ<br>ビット | ソース信号         | ソースデバイス | 注                   |
|------------|---------------|---------|---------------------|
| [7]        | ETMTRIGOUT    | ETM     | ETM が存在する場合に推奨されます。 |
| [6]        | ETMTRIGGER[2] | DWT     | 推奨                  |
| [5]        | ETMTRIGGER[1] | DWT     | 推奨                  |
| [4]        | ETMTRIGGER[0] | DWT     | 推奨                  |
| [3]        | ACQCOMP       | ETB     | FULL 参照             |

### テーブル 14-12 入力接続 (続く)

| トリガビット | ソース信号  | ソースデバイス | 注                                                                         |
|--------|--------|---------|---------------------------------------------------------------------------|
| [2]    | FULL   | ЕТВ     | ETM が存在する場合に推奨されます。単一の ETB が<br>複数のコアで共有される場合、コアのうち 1 つの CTI<br>にのみ接続します。 |
| [1]    | ユーザ定義  | -       | -                                                                         |
| [0]    | DBGACK | コア      | 必須                                                                        |

### テーブル 14-13 トリガ出力接続

| トリガ<br>ビット | ソース信号       | ソースデバイス | 注                 |
|------------|-------------|---------|-------------------|
| [7]        | ユーザ定義       | -       | -                 |
| [6]        | ユーザ定義       | _       | -                 |
| [5]        | ETMEXTIN[1] | ETM     | ETM が存在する場合は必須です。 |
| [4]        | ETMEXTIN[0] | ETM     | ETM が存在する場合は必須です。 |
| [3]        | INTISR[y]   | NVIC    | FULL 参照           |
| [2]        | INTISR[x]   | NVIC    | 必須任意の割り込みが使用できます。 |
| [1]        | ユーザ定義       | _       | -                 |
| [0]        | EDBGRQ      | コア      | 必須                |

ETM の ETMDBGREQ から CTI への接続はありません。必要な場合、この信号を外部デバッグ要求入力、および CTI からのトリガビット [0] と OR する必要があります。

エンベデッドトレース マクロセル

# 15 章 エンベデッドトレース マクロセルの インタフェース

本章では、エンベデッドトレースマクロセル(ETM)のインタフェースについて説明します。本章は以下のセクションから構成されています。

- ・ *ETM インタフェースについて* p. 15-2
- ・ *CPUのETM インタフェースポートの説明* p. 15-3
- · 分岐ステータスインタフェース p. 15-6

# 15.1 ETM インタフェースについて

ETM インタフェースは、ETM からプロセッサへの簡単な接続に使用できます。このインタフェースには、命令トレースから ETM へのチャネルが用意されています。

# 15.2 CPU の ETM インタフェースポートの説明

プロセッサには、ETM が命令実行シーケンスを判定するためのポートがあります。これらのポートの説明を、テーブル 15-1 に示します。

# テーブル 15-1 ETM インタフェースポート

| ポート名            | 方向 | 認証する信号     | 説明                                                                                                                                                                                         |
|-----------------|----|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ETMIVALID       | 出力 | 認証なし       | 実行中の命令は有効です。オペコードが実行の最<br>初のサイクルに入ったことを示します。                                                                                                                                               |
| ETMIBRANCH      | 出力 | ETMIVALID  | オペコードは分岐ターゲットです。現在のコードが <i>プログラムカウンタ</i> (PC)変更イベント(分岐、割り込み処理)のデスティネーションであることを示します。                                                                                                        |
| ETMIINDBR       | 出力 | ETMIBRANCH | オペコードの分岐ターゲットは間接です。現在のオペコードが分岐ターゲットで、PC のコンテンツからそのデスティネーションを推定できないことを示します。例えば、LSU、レジスタ移動、割り込み処理などが挙げられます。                                                                                  |
| ETMDVALID       | 出力 | 認証なし       | データウォッチポイントおよびトレース (DWT) から見た現在のデータアドレスが、このサイクルについて有効であることを示します。                                                                                                                           |
| ETMICCFAIL      | 出力 | ETMIVALID  | オペコードの条件コードの失敗または成功を示します。現在のオペコードが条件付き実行チェックで失敗したか成功したかを示します。オペコードは、条件付き分岐の場合、またはITブロック内に見つかった他のオペコードの場合に、条件付きで実行されます。                                                                     |
| ETMINTSTAT[2:0] | 出力 | 認証なし       | 割り込みステータス。現在のサイクルの割り込みステータスを次のように示します。 000 - ステータスなし 001 - 割り込み開始 010 - 割り込み終了 011 - 割り込み復帰 100 - ベクタフェッチおよびスタックプッシュ。 ETMINTSTAT 開始/復帰は、新規割り込みコンテキストの最初のサイクルでアサートされます。 ETMIVALID なしで終了します。 |
| ETMINTNUM[8:0]  | 出力 | ETMINTSTAT | 割り込み番号。現在の実行コンテキストの割り込み番号を示します。                                                                                                                                                            |

# テーブル 15-1 ETM インタフェースポート (続く)

| ポート名        | 方向 | 認証する信号    | 説明                                                                                                                                                                                                                 |
|-------------|----|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ETMIA[31:1] | 出力 | 認証なし      | 命令アドレス。実行されているオペコード、また<br>は最後に実行されたオペコードの現在のフェッチ<br>アドレスを示します。コンテキストは、次の信号<br>を調べることで判定できます。<br>ETMIVALID<br>HALTED<br>SLEEPING<br>ETM は、ETMIVALID がアサートされたとき、この<br>ネットを調べます。DWT は、PC サンプルとバス<br>ウォッチ用にこのネットを調べます。 |
| ETMFOLD     | 出力 | ETMIVALID | オペコードはフォールドされます。このサイクルで IT オペコードがフォールドされたことを示します。現在の(16 ビット)オペコードと IT 命令(16 ビット)を超えて PC が進行します。これは ETMIA に影響します。                                                                                                   |
| ETMFLUSH    | 出力 | 認証なし      | PC イベントのフラッシュマーカ。PC を変更するオペコードが実行されたか、または割り込みプッシュ/ポップが開始されたことを示します。ETM はこのコントロールを使用して、ETMIBRANCH イベントの準備のために未解決のパケットを完了できます。                                                                                       |
| ETMFINDBR   | 出力 | ETMFLUSH  | フラッシュは間接的です。PC がフラッシュヒント<br>のデスティネーションを推定できないことを示し<br>ます。                                                                                                                                                          |
| ETMCANCEL   | 出力 | 認証なし      | 現在実行されているオペコードがキャンセルされました。割り込みされたオペコードは、この実行コンテキストに復帰したときに再始動または続行されます。これには、次のオペコードが含まれます。<br>LDR/STR<br>LDRD/STRD<br>LDM/STM<br>U/SMULL<br>MLA<br>U/SDIV<br>MSR<br>CPSID                                          |

# テーブル 15-1 ETM インタフェースポート (続く)

| ポート名              | 方向 | 認証する信号 | 説明                                                                                                                                        |
|-------------------|----|--------|-------------------------------------------------------------------------------------------------------------------------------------------|
| ETMISTALL         | 出力 | 認証なし   | コアによって信号を出された最後の命令がまだ実<br>行を開始されていないことを示します。<br>ETMICANCELが ETMISTALL と共にアサートされ<br>た場合、ストールした命令が実行されなかったこ<br>とと、前の命令がキャンセルされたことを示しま<br>す。 |
| ETMTRIGGER[3:0]   | 出力 | 認証なし   | DWT からの出力トリガ。4 つの DWT コンパレー<br>タそれぞれについて 1 ビットが使用されています。                                                                                  |
| ETMTRIGINOTD[3:0] | 出力 | 認証なし   | ETM が命令またはデータ一致でトリガされるかど<br>うかを示す出力です。                                                                                                    |

# 15.3 分岐ステータスインタフェース

プロセッサは、一部の分岐ターゲットについて、分岐の実行を待たず、デコード時に投機的にフェッチを行います。プロセッサには内部的なプリフェッチバッファが搭載されているため、実行されている命令や、メモリのウェイトステートの数によっては、投機的なフェッチが誤っていた場合にもペナルティが発生しないことがあります。つまり、ウェイトステートの低いメモリでは、分岐を1サイクルで実行できます。特定の実装では、命令のスループットを向上させるため、プロセッサの外部に追加のプリフェッチロジックを搭載することが有利な場合があります。このロジックでは、効率向上のためにBRCHSTATを使用できます。分岐ステータス信号BRCHSTATにより、現在デコード中のオペコードに関する情報が得られます。BRCHSTATは、現在デコード中の命令がデコード時または実行時にノンシーケンシャルなフェッチを引き起こすか、分岐が条件付きか、および分岐が前方または後方いずれの方向へのものかを示します。実行時分岐にはマルチサイクルのBRCHSTATが含まれている可能性があり、これは実行中の前のオペコードのストールに依存します。信号の機能を、テーブル 15-2 に示します。

#### テーブル 15-2 分岐ステータス信号の機能

| 名前       | 方向 | 説明                                                                                                                                                                                                                                          |
|----------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| BRCHSTAT | 出力 | 0000 = 現在デコード中の分岐はありません。 0001 = デコード時条件付きの後方分岐をデコード中です。 0010 = デコード時条件付きの分岐をデコード中です。 0011 = 実行時条件付きの分岐をデコード中です。 0100 = デコード時無条件分岐をデコード中です。 0101 = 実行時無条件分岐をデコード中です。 0110 = 予約 0111 = 予約 1000 = デコード中の条件付分岐が、b0001 または b0010 の後のサイクルで分岐されます。 |

プロセッサが実行可能な分岐を、テーブル 15-3 p. 15-7 に示します。各タイプの分岐について、その分岐が評価されるステージが示されています。例えば、イミディエート値を持つすべての分岐はデコード時に評価されます。つまり、イミディエート値による分岐がデコードステージに入ると、分岐ターゲットアドレスが必ず AHB に出力されます。

ALU レジスタをベースとする分岐と LSU PC 変更命令は、IT ブロック内に存在する場合は条件付き分岐 (b0011) として認識されます。それ以外の場合は、無条件分岐 (b0101) として認識されます。

## テーブル 15-3 分岐とプロセッサによって評価されるステージ

| 分岐命令          | 命令サイズ  | 分岐ターゲットが出力される<br>ステージ | 注                                                                           |
|---------------|--------|-----------------------|-----------------------------------------------------------------------------|
| B <imm></imm> | 16 ビット | デコード                  | _                                                                           |
| B <imm></imm> | 32 ビット | デコード                  | -                                                                           |
| BL            | 32 ビット | デコード                  | デコード時に LR が書き込ま<br>れていない場合                                                  |
| BLX LR        | 16 ビット | デコード                  | デコード時に LR が書き込ま<br>れていない場合                                                  |
| BX LR         | 16 ビット | デコード                  | デコード時に LR が書き込ま<br>れていない場合                                                  |
| MOV PC, LR    | 16 ビット | デコード                  | デコード時に LR が書き込ま<br>れていない場合                                                  |
| ADD PC        | 32 ビット | 実行                    | -                                                                           |
| BLX           | 16 ビット | 実行                    | LR がソースレジスタではない<br>場合、またはデコード時に LR<br>が書き込まれていない場合                          |
| BX            | 16 ビット | 実行                    | LR がソースレジスタではない<br>場合、またはデコード時に LR<br>が書き込まれていない場合                          |
| CBZ, CBNZ     | 16 ビット | 実行                    | _                                                                           |
| ISB           | 16 ビット | 実行                    | -                                                                           |
| LDR PC        | 32 ビット | 実行                    | -                                                                           |
| PC への LDM     | 32 ビット | 実行                    | -                                                                           |
| MOV PC        | 32 ビット | 実行                    | LR がソースレジスタではない<br>場合、または LR がデコード<br>時に書き込まれており、かつ<br>LR がソースレジスタである場<br>合 |

| テーブル 15-3 分岐とプロセッサによって評価されるステージ (続く | (締く | らステージ | て評価される | ッサによっ | 岐とプロ4 | 15-3 分 | テーブル |  |
|-------------------------------------|-----|-------|--------|-------|-------|--------|------|--|
|-------------------------------------|-----|-------|--------|-------|-------|--------|------|--|

| 分岐命令     | 命令サイズ  | 分岐ターゲットが出力される<br>ステージ | 注            |
|----------|--------|-----------------------|--------------|
| POP {PC} | 16 ビット | 実行                    | -            |
| POP {PC} | 32 ビット | 実行                    | -            |
| TBB/TBH  | 32 ビット | 実行                    | <del>-</del> |

#### ----- Note -----

- ・ エンコード b1000 は、条件付きデコード分岐で分岐が行われた後のサイクルにのみアサートされます。これはレジスタ出力なので、メモリコントローラのアドレスのマルチプレクサを駆動するために使用できます。
- ・ b0101 エンコードのマルチサイクル LSU では、無条件分岐が実行される ことが判明しているため、シーケンシャルなフェッチを防止するために 実行中のフェッチが抑制されます。
- これらのエンコードは、デコードイネーブルがアサートされた時点のみでなく、デコードの(マルチサイクルの)期間中ずっと存在します。

投機的なフェッチは、ウェイトステートの間にキャンセルされることがあります。つまり、HREADY が LOW の間にフェッチアドレスが新しいアドレスに変更されることがあります。 $AMBA3 \sim 0$  準拠 p. 12-3 を参照して下さい。

条件付き後方分岐が行われなかった場合と、行われた場合について、図 15-1 および図 15-2 p. 15-9 に示します。分岐は、オペコードのデコードフェーズにおいて投機的に行われます。分岐ターゲットは、ハーフワードのアンアラインドの 16 ビットオペコードです。



図 15-1 条件付き後方分岐が行われなかった場合



図 15-2 条件付き後方分岐が行われた場合

条件付き前方分岐が行われなかった場合と行われた場合について、図 15-3 および図 15-4 に示します。分岐は、オペコードのデコードフェーズにおいて投機的に行われます。分岐ターゲットは、ハーフワードアラインドの 16 ビットオペコードです。



図 15-3 条件付き前方分岐が行われなかった場合



図 15-4 条件付き前方分岐が行われた場合

図 15-5 および図 15-6 は、前のオペコードの実行フェーズにおけるこのサイクルの無条件分岐を、パイプラインがストールしない場合とした場合について示しています。分岐は、オペコードのデコードフェーズに行われます。分岐ターゲットは、アラインドの 32 ビットオペコードです。



## 図 15-5 パイプラインがストールしない場合の無条件分岐



図 15-6 パイプラインがストールした場合の無条件分岐

次のオペコードでの無条件分岐を、図 15-7 p. 15-11 および図 15-8 p. 15-11 に示します。分岐は、オペコードの実行フェーズに行われます。分岐ターゲットは、アラインドおよびアンアラインドの 32 ビット ALU オペコードです。



図 15-7 実行段での無条件分岐、飛び先がアラインドな命令



図 15-8 実行段での無条件分岐、飛び先がアンアラインドな命令

オペコードシーケンスの例を、テーブル 15-4 に示します。

テーブル 15-4 オペコードシーケンスの例

| 実行サイクル | フェッチアドレス | オペコード                        |
|--------|----------|------------------------------|
| 1      | 0x1020   | ADD r1,#1                    |
| 2      | 0x1022   | LDR r3,[r4]                  |
| 3      | 0x1024   | ADD r2,#3                    |
| 4      | 0x1026   | CMP r3,r2                    |
| 5      | 0x1028   | BEQ = Target1                |
| 6      | 0x1040   | CMP r1,r2                    |
| 7      | 0x1042   | ITE EQ // folded             |
| 8      | 0x1044   | LDR EQ r3,[r4,r1] // skipped |

## テーブル 15-4 オペコードシーケンスの例 (続く)

| 実行サイクル | フェッチアドレス | オペコード                      |  |
|--------|----------|----------------------------|--|
| 9      | 0x1046   | LDR NE r3,[r4,r2]          |  |
| 10     | 0x1048   | ADD r6,r3                  |  |
| 11     | 0x104A   | NOP                        |  |
| 12     | 0x104C   | BX r14                     |  |
| 13     | 0x0FC4   | CMP                        |  |
| 14     | 0x0FC6   | BEQ = Target2 // not taken |  |
| 15     | 0x0FC8   | BX r5                      |  |

テーブル 15-4 p. 15-11 のオペコードシーケンス例について、タイミングシーケンスを図 15-9 p. 15-13 に示します。



図 15-9 オペコードシーケンスの例



# 16 章 AHB トレースマクロセル インタフェース

本章では、AHBトレースマクロセルインタフェースについて説明します。本章は以下のセクションから構成されています。

- ・ AHB トレースマクロセル インタフェースについて p. 16-2
- ・ *CPU AHB トレースマクロセル インタフェースのポートの説明* p. 16-3

# 16.1 AHB トレースマクロセル インタフェースについて

AHB トレースマクロセル (HTM) インタフェースを使用すると、AHB トレースマクロセルをプロセッサへ簡単に接続できます。このインタフェースは、HTM へのデータトレース用チャネルとして動作します。

HTM インタフェースを使用するには、実装前にトレースレベルをレベル 3 に 設定する必要があります。また、HTM が HTM ポートを許可してトレース データを供給できるようにするため、TRCENA は 1 にセットする必要があります。

# 16.2 CPU AHB トレースマクロセル インタフェースのポートの説明

AHB インタフェースのポートの一覧を、テーブル 16-1 に示します。

## テーブル 16-1 AHB インタフェースのポート

| ポート名             | 方向 | 説明                                                                   |
|------------------|----|----------------------------------------------------------------------|
| HTMDHADDR[31:0]  | 出力 | 32 ビットのアドレス                                                          |
| HTMDHTRANS[1:0]  | 出力 | 現在のデータ転送のタイプを示す出力。この出力の値は IDLE、<br>NONSEQUENTIAL、SEQUENTIAL のいずれかです。 |
| HTMDHSIZE[1:0]   | 出力 | アクセスのサイズを示します。値は 8、16、32 ビットのいずれかで<br>す。                             |
| HTMDHBURST[2:0]  | 出力 | 転送がバーストの一部かどうかを示す出力                                                  |
| HTMDHPROT[3:0]   | 出力 | アクセスに関する情報を提供します。                                                    |
| HTMDHWDATA[31:0] | 出力 | 32 ビットの書き込みデータバス                                                     |
| HTMDHWRITE       | 出力 | 書き込み、読み出しではありません。                                                    |
| HTMDHRDATA[31:0] | 出力 | 読み出しデータバス                                                            |
| HTMDHREADY       | 出力 | HIGH の場合は、バス上で転送が完了したことを示します。この信号を LOW に駆動すると、転送が延長されます。             |
| HTMDHRESP[1:0]   | 出力 | 転送応答ステータス。OKAY または ERROR です。                                         |
| HTMDHADDR[31:0]  | 出力 | 32 ビットのアドレス                                                          |
| HTMDHTRANS[1:0]  | 出力 | 現在のデータ転送のタイプを示す出力。この出力の値は IDLE、<br>NONSEQUENTIAL、SEQUENTIAL のいずれかです。 |
|                  |    | ·                                                                    |

# 17 章 トレースポート インタフェースユニット

本章では、トレースポート インタフェースユニット(TPIU)について説明します。本章は以下のセクションから構成されています。

- ・ *TPIU について* p. 17-2
- ・ *TPIU レジスタ* p. 17-8
- · シリアルワイヤ出力接続 p. 17-23

### 17.1 TPIU について

TPIU は、エンベデッドトレース マクロセル(ETM) および計装トレース マクロセル(ITM) からのオンチップトレースデータ間のブリッジとして動作するオプションコンポーネントです。これらのトレースデータは異なる ID を持っており、TPIU はこれらのトレースデータを 1 つのデータストリームにし、必要に応じて ID をカプセル化します。その後で、データはトレースポート アナライザ(TPA) によってキャプチャされます。

TPIU は低コストのデバッグ用に特に設計されています。また、CoreSight TPIU の特別バージョンであり、システム要件により CoreSight TPIU の追加機能が必要とされる場合は、CoreSight コンポーネントで置き換えることができます。

TPIU には、次の2つの構成があります。

- · ITM デバッグトレースをサポートする構成
- · ITM および ETM デバッグトレースの両方をサポートする構成

実装でトレースのサポートが必要ない場合、TPIUを搭載する必要はありません。

----- Note ------

Cortex-M3 システムでオプションの ETM コンポーネントを使用する場合は、ITM および ETM デバッグトレースの両方をサポートする TPIU の構成を使用する必要があります。ETM の詳細については、14 章 Embedded Trace Macrocell を参照して下さい。

# 17.1.1 TPIU のブロック図

TPIU の 2 つの構成に対応するコンポーネントの構成を、図 17-1 p. 17-3 と 図 17-2 p. 17-4 に示します。



図 17-1 TPUI のブロック図(ETM をサポートしない構成)



図 17-2 TPUI のブロック図(ETM をサポートする構成)

#### 17.1.2 TPIU のコンポーネント

以下のセクションでは、TPIU の主要なコンポーネントについて説明します。

- · 非同期 FIFO
- ・ フォーマッタ
- ・ トレース出力 p. 17-5

### 非同期 FIFO

非同期 FIFO を使用すると、トレースデータをコアクロックの速度に依存しない速度で取り出すことができます。

#### フォーマッタ

フォーマッタは、トレースデータをトレースソースと再び対応付けできるように、ソース ID 信号をデータパケットに挿入します。TRACEPORT モードがアクティブな場合、フォーマッタは常時アクティブです。

# トレース出力

トレース出力ブロックは、データがチップの外に送られる前に、フォーマットされたデータの直列化を行います。

## アドバンストトレースバス インタフェース

TPIU は、トレースソースからのトレースデータを、トレースソース (ETM または ITM) から直接受け取るか、またはトレースファンネルを使用して受け取ります。詳細については、アドバンストトレースバス インタフェースを参照して下さい。

# アドバンストペリフェラルバス インタフェース

APB インタフェースは、TPIU 用のプログラミングインタフェースです。詳細については、アドバンストペリフェラルバス インタフェースを参照して下さい。

#### 17.1.3 TPIU 入力および出力

このセクションでは、TPIU 入力および出力について説明します。このセクションは次の項目から構成されています。

- トレース出力ポート
- · アドバンストトレースバス インタフェース p. 17-6.
- · その他の構成入力 p. 17-7
- · *APB インタフェース* p. 17-7

### トレース出力ポート

トレース出力ポートの信号の説明を、テーブル 17-1 に示します。

#### テーブル 17-1 トレース出力ポートの信号

| 名前         | タイプ | 説明                                                                                                                                     |
|------------|-----|----------------------------------------------------------------------------------------------------------------------------------------|
| TRACECLKIN | 入力  | トレースポート速度の簡単な制御を可能にするための ATB からの分離クロック。一般的に、このクロックはチップ上の制御可能なクロックソースから作成されますが、高速度ピンを使用する場合は外部クロックジェネレータでも駆動できます。データは立ち上がりエッジでのみ変更されます。 |
| TRESETn    | 入力  | これは TRACECLKIN ドメインのリセット信号です。この信号は通常はパワーオン リセットで駆動され、TRACECLKIN に同期している必要があります。                                                        |

#### テーブル 17-1 トレース出力ポートの信号 (続く)

| 名前             | タイプ | 説明                                   |  |
|----------------|-----|--------------------------------------|--|
| TRACECLK       | 出力  | TRACEDATA は、TRACECLK の両方のエッジで変更されます。 |  |
| TRACEDATA[3:0] | 出力  | クロックモードの出力データ                        |  |
| TRACESWO       | 出力  | 非同期モードの出力データ                         |  |

### アドバンストトレースパス インタフェース

TPIU の構成に応じて、1 つまたは2 つの ATB インタフェースが存在します。 ATB ポートの信号の説明を、テーブル17-2 に示します。TPIU が単一の ATB インタフェースで構成されている場合は、ポート2 の信号は使用されません。

### テーブル 17-2 ATB ポートの信号

| 名前            | タイプ | 説明                                                                         |
|---------------|-----|----------------------------------------------------------------------------|
| CLK           | 入力  | トレースバスおよび APB インタフェースクロック                                                  |
| nRESET        | 入力  | CLK ドメイン(ATB/APB インタフェース)のリセット                                             |
| CLKEN         | 入力  | CLKドメインのクロックイネーブル                                                          |
| ATVALID1S     | 入力  | トレースソース1からのデータが、このサイクルで有効なことを示します。                                         |
| ATREADY1S     | 出力  | この信号がアサートされている( <b>ATVALID</b> が HIGH)場合、データはこのサイクルにトレースソース 1 から受け付けられました。 |
| ATDATA1S[7:0] | 入力  | ソース 1 からのトレースデータ入力                                                         |
| ATID1S[6:0]   | 入力  | ソース 1 のトレースソース ID。これは動的には変更できません。                                          |
| ATVALID2S     | 入力  | トレースソース2からのデータが、このサイクルで有効なことを示します。                                         |
| ATREADY2      | 出力  | この信号がアサートされている( <b>ATVALID</b> が HIGH)場合、データはこのサイクルにトレースソース 2 から受け付けられました。 |
| ATDATA2S[7:0] | 入力  | ソース2からのトレースデータ入力                                                           |
| ATID2S[6:0]   | 入力  | ソース2のトレースソース ID。これは動的には変更できません。                                            |

# その他の構成入力

その他の構成入力の説明を、テーブル 17-3 に示します。

# テーブル 17-3 その他の構成入力

| 名前               | タイプ | 説明                                                                                                               |
|------------------|-----|------------------------------------------------------------------------------------------------------------------|
| MAXPORTSIZE[1:0] | 入力  | 同期トレース出力で使用可能なピンの最大数を定義します。                                                                                      |
| SyncReq          | 入力  | グローバルトレース同期化トリガ。同期化パケットを、フォーマットされたデータストリームに挿入します。フォーマッタがアクティブな場合にのみ使用されます。この信号は、Cortex-M3の DSYNC 出力に接続する必要があります。 |
| TRIGGER          | 入力  | フォーマッタがアクティブな場合に、トリガパケットをトレーススト<br>リームに挿入します。                                                                    |
| SWOACTIVE        | 出力  | SWO モードが選択されます(ピン多重化に使用)。                                                                                        |
| TPIUACTIV        | 出力  | TPIU に出力処理中のデータがあることを示します。                                                                                       |
| TPIUBAUD         | 出力  | ボー周波数で切り換わります (TRACECLKINドメイン)。                                                                                  |

# APB インタフェース

APB インタフェース入力の説明を、テーブル 17-4 に示します。

# テーブル 17-4 APB インタフェース

| 名前           | タイプ | 説明                 |
|--------------|-----|--------------------|
| PSEL         | 入力  | ペリフェラル選択           |
| PWRITE       | 入力  | ペリフェラルの書き込<br>み制御  |
| PENABLE      | 入力  | ペリフェラルの転送イ<br>ネーブル |
| PADDR[11:2]  | 入力  | ペリフェラルアドレス         |
| PWDATA[31:0] | -   | 書き込みデータ            |
| PRDATA[31:0] | -   | 読み出しデータ            |

# 17.2 TPIU レジスタ

このセクションでは、TPIUレジスタについて説明します。このセクションは 次の項目から構成されています。

- ・ TPIU レジスタの概要
- · TPIU レジスタの説明 p. 17-10

#### 17.2.1 TPIU レジスタの概要

TPIU レジスタの概要を、テーブル 17-5 に示します。

\_\_\_\_\_Note \_\_\_\_\_

どの TPIU レジスタも、存在する、または存在しないものとして構成できます。存在しないものとして構成されているすべてのレジスタは、0 として読み出されます。

## テーブル 17-5 TPIU レジスタ

| レジスタ名                        | タイプ           | アドレス       | リセット時の値 | ページ   |
|------------------------------|---------------|------------|---------|-------|
| サポートされる同期化ポートサイズ レ<br>ジスタ    | 読み出し<br>専用    | 0xE0040000 | 0bxx0x  | 17-10 |
| カレント同期化ポートサイズ レジスタ           | 読み出し/<br>書き込み | 0xE0040004 | 0x01    | 17-11 |
| 非同期クロックプリスケーラ レジスタ           | 読み出し/<br>書き込み | 0xE0040010 | 0x0000  | 17-11 |
| 選択ピンプロトコル レジスタ               | 読み出し/<br>書き込み | 0xE00400F0 | 0x01    | 17-12 |
| フォーマッタおよびフラッシュステー<br>タス レジスタ | 読み出し<br>専用    | 0xE0040300 | 0x08    | 17-12 |
| フォーマッタおよびフラッシュ制御レ<br>ジスタ     | 読み出し/<br>書き込み | 0xE0040304 | 0x102   | 17-13 |
| フォーマッタ同期化カウンタレジスタ            | 読み出し<br>専用    | 0xE0040308 | 0x00    | 17-16 |
| 統合レジスタ : TRIGGER             | 読み出し<br>専用    | 0xE0040EE8 | 0x0     | 17-18 |
| 統合レジスタ : ITATBCTR2           | 読み出し<br>専用    | 0xE0040EF0 | 0x0     | 17-16 |

# テーブル 17-5 TPIU レジスタ (続く)

| レジスタ名               | タイプ            | アドレス       | リセット時の値                      | ページ   |
|---------------------|----------------|------------|------------------------------|-------|
| 統合レジスタ : ITATBCTR0  | 読み出し<br>専用     | 0xE0040EF8 | 0x0                          | 17-16 |
| 統合モード制御レジスタ         | 読み出し/<br>書き込み  | 0xE0040F00 | 0x0                          | 17-17 |
| 統合レジスタ : FIFO データ 0 | 読み出し<br>専用     | 0xE0040EEC | 0x000000                     | 17-19 |
| 統合レジスタ : FIFO データ 1 | 読み出し<br>専用     | 0xE0040EFC | 0x000000                     | 17-20 |
| クレームタグ セットレジスタ      | 読み出し/<br>書き込み  | 0xE0040FA0 | 0xF                          | 17-22 |
| クレームタグ クリアレジスタ      | 読み出し /<br>書き込み | 0xE0040FA4 | 0x0                          | 17-21 |
| デバイス ID レジスタ        | 読み出し<br>専用     | 0xE0040FC8 | 0xCAO(ETM<br>が存在してい<br>る場合)  | 17-22 |
|                     |                |            | 0xCAI(ETM<br>が存在してい<br>ない場合) |       |
| PID4                | 読み出し<br>専用     | 0xE0040FD0 | 0x04                         | -     |
| PID5                | 読み出し<br>専用     | 0xE0040FD4 | 0x00                         | -     |
| PID6                | 読み出し<br>専用     | 0xE0040FD8 | 0x00                         | _     |
| PID7                | 読み出し<br>専用     | 0xE0040FDC | 0x00                         | -     |
| PID0                | 読み出し<br>専用     | 0xE0040FE0 | 0x23                         | -     |
| PID1                | 読み出し<br>専用     | 0xE0040FE4 | 0xB9                         | -     |
| PID2                | 読み出し<br>専用     | 0xE0040FE8 | 0x2B                         | -     |

| テーブル | √ 17-5 TI | YU レジス | タ | (続く) |
|------|-----------|--------|---|------|
|      |           |        |   |      |

| レジスタ名 | タイプ        | アドレス       | リセット時の値 | ページ |
|-------|------------|------------|---------|-----|
| PID3  | 読み出し<br>専用 | 0xE0040FEC | 0x00    | _   |
| CID0  | 読み出し<br>専用 | 0xE0040FF0 | 0x0D    | _   |
| CID1  | 読み出し<br>専用 | 0xE0040FF4 | 0x90    | _   |
| CID2  | 読み出し<br>専用 | 0xE0040FF8 | 0x05    | _   |
| CID3  | 読み出し<br>専用 | 0xE0040FFC | 0xB1    | -   |

### 17.2.2 TPIU レジスタの説明

このセクションでは、TPIUレジスタについて説明します。

# サポートされる同期化ポートサイズ レジスタ

このレジスタは読み出し/書き込み可能です。各ビット位置が、そのデバイスでサポートされているポートサイズを表していて、ビット位置[3:0]では4、2、または1を表します。ビットがセットされると、そのポートサイズが許可されます。デフォルトでは、RTLはすべてのポートサイズをサポートするように設計されており、0x0000000Bに設定されます。このレジスタは、入力タイオフ MAXPORTSIZEによって制約を受けます。外部のタイオフ MAXPORTSIZEは、物理ピンに結線されたTRACEDATA信号の実際の数を示すように、ASICの最終段階で設定される必要があります。これにより、接続されたTPAがキャプチャできないポート幅の選択をツールが試みないことが保証されます。MAXPORTSIZEの値により、より広い幅、つまりサポートされていない幅を表す、サポートされる同期化ポートサイズレジスタ内のビットがクリアされます。

ビット割り当てを図 17-3 に示します。



図 17-3 サポートされる同期化ポートサイズ レジスタのビット割り当て

#### カレント同期化ポートサイズ レジスタ

このレジスタは読み出し/書き込み可能です。カレント同期化ポートサイズレジスタは、サポートされる同期化ポートサイズレジスタと同じフォーマットを持ちますが、1 ビットのみがセットされ、他のすべてのビットは 0 の必要があります。複数のビットがセットされている値の書き込み、およびサポートされていることが示されていないビットのセットはサポートされておらず、予測不能な動作を引き起こします。

このレジスタは、サポートされる同期化ポートサイズ レジスタと同じフォーマットを使用するのが便利です。これは、デバイス内で後にサイズをデコードする必要性を省き、有効な割り当てをチェックする他のレジスタバンクのフォーマットも維持するからです。

リセット時、このレジスタのデフォルト値は可能な最小ポートサイズ、つまり1ビットであるため、読み出し値は0x0000001です。

# 非同期クロックプリスケーラ レジスタ

非同期クロックプリスケーラ レジスタは、非同期出力のボーレートを調整するために使用します。

非同期クロックプリスケーラ レジスタのビット割り当てを、図 17-4 に示します。



図 17-4 非同期クロックプリスケーラ レジスタのビット割り当て

非同期クロックプリスケーラレジスタのビット割り当ての説明を、テーブル17-6に示します。

テーブル 17-6 非同期クロックプリスケーラ レジスタのビット割り当て

| ピット     | フィールド     | 機能                                        |
|---------|-----------|-------------------------------------------|
| [31:13] | _         | 予約。RAZ/SBZP                               |
| [12:0]  | PRESCALER | TRACECLKIN の除数は、PRESCALER +<br>1 で指定されます。 |

# 選択ピンプロトコル レジスタ

選択ピンプロトコル レジスタを使用して、トレース出力に使用するプロトコルを選択します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE00400F0

アクセス 読み出し/書き込み

リセット時 0x01

選択ピンプロトコル レジスタのビット割り当てを、図 17-5 に示します。



#### 図 17-5 選択ピンプロトコル レジスタのビット割り当て

選択ピンプロトコル レジスタのビット割り当ての説明を、テーブル 17-7 に示します。

# テーブル 17-7 選択ピンプロトコル レジスタのビット割り当て

| ビット    | フィールド    | 機能                                                                                                    |
|--------|----------|-------------------------------------------------------------------------------------------------------|
| [31:2] | -        | 予約                                                                                                    |
| [1:0]  | PROTOCOL | 00 - TracePort モード<br>01 - SerialWire 出力(マンチェスタ)。これはリセット時の値です。<br>10 - SerialWire 出力 (NRZ)<br>11 - 予約 |

\_\_\_\_\_ Note \_\_\_\_\_

トレースデータが出力中にこのレジスタが変更されると、データが破損します。

### フォーマッタおよびフラッシュステータス レジスタ

フォーマッタおよびフラッシュステータス レジスタは、TPIU フォーマッタ のステータスを読み出すために使用します。 このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040300

アクセス 読み出し専用

リセット時 0x08

フォーマッタおよびフラッシュステータス レジスタのビット割り当てを、図 17-6 に示します。



#### 図 17-6 フォーマッタおよびフラッシュステータス レジスタのビット割り当て

フォーマッタおよびフラッシュステータス レジスタのビット割り当ての説明を、テーブル 17-8 に示します。

#### テーブル 17-8 フォーマッタおよびフラッシュステータス レジスタのビット割り当て

| ビット    | フィールド     | 機能                        |
|--------|-----------|---------------------------|
| [31:4] | -         | 予約                        |
| [3]    | FtNonStop | フォーマッタは中止でき<br>ません。       |
| [2]    | TCPresent | このビットは、常に0と<br>して読み出されます。 |
| [1]    | FtStopped | このビットは、常に0と<br>して読み出されます。 |
| [0]    | FlInProg  | このビットは、常に0と<br>して読み出されます。 |

# フォーマッタおよびフラッシュ制御レジスタ

フォーマッタおよびフラッシュ制御レジスタ。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040304

アクセス 読み出し/書き込み

リセット時 0x102

フォーマッタおよびフラッシュ制御レジスタのビット割り当てを、図 17-7 p. 17-14 に示します。



図 17-7 フォーマッタおよびフラッシュ制御レジスタのビット割り当て

フォーマッタおよびフラッシュ制御レジスタのビット割り当ての説明を、 テーブル 17-9 に示します。

テーブル 17-9 フォーマッタおよびフラッシュ制御レジスタのビット割り当て

| ビット     | フィールド    | 機能                         |
|---------|----------|----------------------------|
| [31:14] | -        | 予約                         |
| [13]    | StopTrig | トリガイベントを観測後に、フォーマッタを停止します。 |
| [12]    | StopFI   | フラッシュの完了後に、フォーマッタを停止します。   |
| [11]    | -        | 予約                         |
| [10]    | TrigFI   | フラッシュ完了時のトリガを示します。         |

#### テーブル 17-9 フォーマッタおよびフラッシュ制御レジスタのビット割り当て (続く)

| ビット   | フィールド   | 機能                                                      |  |
|-------|---------|---------------------------------------------------------|--|
| [9]   | TrigEVT | トリガイベント時のトリガを示します。                                      |  |
| [8]   | TrigIN  | TRIGIN アサート時のトリガを示します。                                  |  |
| [7]   | -       | 予約                                                      |  |
| [6]   | FOnMan  | システムのフラッシュを手動で生成します。                                    |  |
| [5]   | FOnTrig | トリガイベントを使用してフラッシュを生成します。                                |  |
| [4]   | FOnFlln | FLUSHIN インタフェースを使用してフラッシュを生成します。                        |  |
| [3:2] | -       | 予約                                                      |  |
| [1]   | EnFCont | 連続フォーマッティング、TRACECTL なし。このビットはリセット時に<br>セットされます。        |  |
| [0]   | EnFTC   | フォーマッティングを許可します。TRACECTLが存在しないため、この<br>ビットは0として読み出されます。 |  |

このレジスタのビット [8] は常時セットされており、TRIGGER がアサートされたときのトリガを示しています。

2つのシングルワイヤ出力モードのうち1つが選択されると、このレジスタのビット [1] によりフォーマッタのバイパスが許可されます。フォーマッタがバイパスされると、ITM/DWTトレースソース (ATDATA2) のみが通過します。TPIU は、ETM ポート (ATDATA1) 上に存在するデータを受け付けて廃棄します。この機能は、ETM を含むデバイスを、シリアルワイヤ出力データのみをキャプチャできるトレースキャプチャ デバイスに接続する必要がある場合に使用することを想定しています。フォーマッタを許可または禁止すると、データが一時的に破損します。

#### ----- Note -----

選択ピンプロトコル レジスタが 0x00(TracePort モード)に設定されると、フォーマッタおよびフラッシュ制御レジスタの読み出し値は常時 0x102 になります。これはフォーマッタが自動的に許可されるためです。その後で、シリアルワイヤ モードのいずれかが選択されると、このレジスタは以前にプログラムされた値に戻ります。

# フォーマッタ同期化カウンタレジスタ

グローバル同期化トリガは、プログラムカウンタ(PC)サンプラブロックによって生成されます。これは、TPIUに同期化カウンタがないことを意味します。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040308

アクセス 読み出し専用

リセット時 0x00

### 統合テストレジスタ

統合テストレジスタは、Cortex-M3システム内で他のデバイスを使用し、TPIUのトポロジ検出を行うために使用します。これらのレジスタにより、出力の直接制御および入力値の読み出し機能が許可されます。プロセッサには、次の2つの統合テストレジスタがあります。

- · 統合テストレジスタ ITATBCTR2
- · 統合テストレジスタ ITATBCTR0

#### 統合テストレジスタ - ITATBCTR2

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040EF0

アクセス 読み出し専用

リセット時 0x0

統合テストレジスタのビット割り当てを、図 17-8 に示します。



図 17-8 統合テストレジスタ - ITATBCTR2 のビット割り当て

統合テストレジスタのビット割り当ての説明を、テーブル 17-10 に示します。

## テーブル 17-10 統合テストレジスタ - ITATBCTR2 のビット割り当て

| ビット    | フィールド                 | 機能                                                      |
|--------|-----------------------|---------------------------------------------------------|
| [31:1] | -                     | 予約                                                      |
| [0]    | ATREADY1、<br>ATREADY2 | このビットにより、ATREADYS1 および ATREADYS2 の値が<br>読み出し、または設定されます。 |

## 統合テストレジスタ - ITATBCTR0

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040EF8

アクセス 読み出し専用

リセット時 0x0

統合テストレジスタのビット割り当てを、図17-9に示します。



#### 図 17-9 統合テストレジスタ - ITATBCTRO のビット割り当て

統合テストレジスタのビット割り当ての説明を、テーブル 17-11 に示します。

#### テーブル 17-11 統合テストレジスタ - ITATBCTR0 のビット割り当て

| ビット    | フィールド                 | 機能                                                                   |
|--------|-----------------------|----------------------------------------------------------------------|
| [31:1] | -                     | 予約                                                                   |
| [0]    | ATVALID1、<br>ATVALID2 | このビットには、ATVALIDS1 と ATVALIDS2 の値に対して OR 演<br>算を行った結果が、読み出しまたは設定されます。 |

#### 統合モード制御レジスタ

統合モード制御レジスタは、トポロジ検出を可能にします。

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040F00

アクセス 読み出し/書き込み

リセット時 0x0

統合モード制御レジスタのビット割り当てを、図 17-10 に示します。



図 17-10 統合モード制御レジスタのビット割り当て

統合モード制御レジスタのビット割り当ての説明を、テーブル 17-12 に示します。

テーブル 17-12 統合モード制御レジスタのビット割り当て

| ビット    | フィールド       | 機能                 |
|--------|-------------|--------------------|
| [31:2] | -           | 予約、SBZ             |
| [1]    | FIFO テストモード | FIFO テストモードを許可します。 |
| [0]    | 統合テストモード    | 統合テストモードを許可します。    |

#### 統合レジスタ: TRIGGER

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040EE8

アクセス 読み出し専用

リセット時 0x0

統合レジスタ: TRIGGER のビット割り当てを、図 17-11 に示します。



図 17-11 統合レジスタ: TRIGGER のビット割り当て

統合レジスタ: TRIGGER のビット割り当ての説明を、テーブル 17-13 に示します。

テーブル 17-13 統合レジスタ: TRIGGER のビット割り当て

| ビット    | フィールド        | 機能                |
|--------|--------------|-------------------|
| [31:1] | -            | 予約                |
| [0]    | TRIGGER の入力値 | TRIGGER 入力を許可します。 |

## 統合レジスタ: FIFO データ 0

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040EEC

アクセス 読み出し専用

リセット時 0x0

統合レジスタ: FIFO データ 0 のビット割り当てを、図 17-12 に示します。



図 17-12 統合レジスタ: FIFO データ 0 のビット割り当て

統合レジスタ: FIFO データ 0 のビット割り当ての説明を、テーブル 17-14 に示します。

テーブル 17-14 統合レジスタ: FIFO データ 0 のビット割り当て

| ビット     | フィールド       | 機能 |
|---------|-------------|----|
| [31:30] | -           | 予約 |
| [29]    | ATVALID2S   |    |
| [28:27] | 書き込みポイント2   |    |
| [26]    | ATVALID1S   |    |
| [25:24] | 書き込みポイント1   |    |
| [23:16] | FIFO1 データ 2 |    |
| [15:8]  | FIFO1 データ 1 |    |
| [7:0]   | FIFO1 データ 0 |    |

### 統合レジスタ: FIFO データ1

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040EFC

アクセス 読み出し専用

リセット時 0x0

統合レジスタ: FIFO データ 1 のビット割り当てを、図 17-13 p. 17-20 に示します。



図 17-13 統合レジスタ: FIFO データ 1 のビット割り当て

統合レジスタ: FIFO データ 0 のビット割り当てを、テーブル 17-15 に示します。

テーブル 17-15 統合レジスタ: FIFO データ 1 のビット割り当て

| ビット     | フィールド       | 機能 |  |
|---------|-------------|----|--|
| [31:30] | _           | 予約 |  |
| [29]    | ATVALID2S   |    |  |
| [28:27] | 書き込みポイント    | 2  |  |
| [26]    | ATVALID1S   |    |  |
| [25:24] | 書き込みポイント    | 1  |  |
| [23:16] | FIFO2 データ 2 |    |  |
| [15:8]  | FIFO2 データ 1 |    |  |
| [7:0]   | FIFO2 データ 0 |    |  |

# CoreSight 固有のレジスタ

このセクションでは、CoreSight 固有のレジスタについて説明します。

## クレームタグ クリアレジスタ

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040FA4

アクセス 読み出し/書き込み

リセット時 0x0

このレジスタは、クレームタグの値の半分を構成します。この位置により、 個別のビットのクリア、書き込み、および現在のクレームタグの値の読み取 りが許可されます。

このレジスタの幅 (n) は、クレームタグ セットレジスタを読み出すことで判定できます。

読み出し 現在のクレームタグの値

**書き込み** 各ビットは個別に扱われます。

0 = 無効

1=クレームタグのこのビットをクリアします。

#### クレームタグ セットレジスタ

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040FA0

アクセス 読み出し/書き込み

リセット時 0x0

このレジスタは、クレームタグの値の半分を構成します。この位置により、 個別のビットの値の設定(書き込み)と、セット可能なビットの数を返す (読み出し)を行えます。

読み出し 各ビットは個別に扱われます。

0 = このクレームタグ ビットは実装されていません。

1=このクレームタグ ビットは実装されています。

**書き込み** 各ビットは個別に扱われます。

0 = 無効

1=クレームタグのこのビットをセットします。

#### デバイス ID レジスタ

このレジスタのアドレス、アクセスタイプ、リセット時の状態は次のとおりです。

アドレス 0xE0040FC8

アクセス 読み出し専用

リセット時 0xCA0/0xCA1

このレジスタは次の内容を示しています。

- · ETM が存在しない場合、0xCA0
- ETM が存在する場合、

0xCA1

# 17.3 シリアルワイヤ出力接続

Cortex-M3の TPIU にはシリアルワイヤ出力モードが提供されており、1本の外部ピンが必要になります。このピンを接続する方法は3つあります。

- · TRACESWO 専用ピンの使用
- ・ TRACEPORT と SWO の共用
- · JTAG-TDO と SWO の共用 p. 17-24

# 17.3.1 TRACESWO 専用ピンの使用

これは最も単純なオプションですが、パッケージに追加のピンが必要になります。専用ピンオプションを、図 17-14 に示します。



図 17-14 TRACESWO 専用ピン

#### 17.3.2 TRACEPORT と SWO の共用

TRACEDATA[0] と TRACESWO でピンを共用できます。これら 2 つのピンの うち、同時に使用できるのは 1 つだけなので、このオプションの使用によって機能が失われることはありません。パッケージに専用トレースポートが存在する場合は、このオプションを使用するのが適切です。

このオプションを実装するには、Cortex-M3 の TPIU の **SWOACTIVE** 出力を使用して、マルチプレクサを制御します。TRACEPORT と SWO を共用するオプションを、図 17-15 p. 17-24 に示します。



図 17-15 TRACEPORT と SWO の共用

#### 17.3.3 JTAG-TDO と SWO の共用

ピンの数をできるだけ減らしたい場合は、パッケージの同一ピンに JTAG デバッグと SWO をオーバーレイすることが可能です。この手法は、従来のトレースポート用の機構、またはより複雑なシステムレベルのデバッグ構成制御で使用するための機構が存在しない場合にのみ推奨されます。

このオプションを選択した場合、JTAG 構成でデバッグポートが使用されている間は、計装トレースにアクセスできません。シリアルワイヤ デバッグとSWO は同時に使用できます。

このオプションを実装するには、SWJ-DP の **JTAGNSW** 出力を使用してマルチプレクサを制御します。 JTAG-TDO と SWO を共用するオプションを、図 17-16 に示します。



図 17-16 JTAG-TDO と SWO の共用

# 18 章 **命令の**タイミング

本章では、プロセッサの命令のタイミングについて説明します。本章は以下 のセクションから構成されています。

- · *命令のタイミングについて* p. 18-2
- · プロセッサ命令のタイミング p. 18-3
- ・ ロード/ストアのタイミング p. 18-7

# 18.1 命令のタイミングについて

本章に記載されているタイミング情報は、命令間の相互動作に加え、各命令をカバーしています。また、タイミングに影響を与える要因についての情報も含まれています。

タイミングについて考える際は、システムアーキテクチャが果たす役割を理解することが重要になります。すべての命令はフェッチされる必要があり、すべてのロード/ストアはシステムに送出される必要があります。これらの要因については、意図されているシステム設計およびタイミングへの影響とともに、本章で説明されています。

# 18.2 プロセッサ命令のタイミング

ARMv7-M アーキテクチャでサポートされている Thumb サブセットを、テーブル 18-1 に示します。ここでは、命令ストリームの相互動作がどのようにタイミングに影響するのかを説明するための注釈を含む、サイクル情報が示されています。遅いメモリからコードを実行する場合のような、システムの影響についても考慮されています。

### テーブル 18-1 命令のタイミング

| 命令の種類                   | サイズ | サイクル数                                      | 説明                                                                                                                                                                     |
|-------------------------|-----|--------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| データ処理                   | 16  | 1 (PC がデスティネー<br>ションの場合は +Pª)              | ADC、ADD、AND、ASR、BIC、CMN、CMP、CPY、EOR、LSL、LSR、MOV、MUL、MVN、NEG、ORR、ROR、SBC、SUB、TST、REV、REV16、REVSH、SXTB、SXTH、UXTB、UXTH。MULは1サイクルです。                                       |
| 分岐                      | 16  | 1+Pa                                       | B <cond>、B、BL、BX、BLX。イミディエートを使用するBLX は含まれません。分岐が発生した場合、パイプラインがリロードされます(2 サイクル追加されます)。</cond>                                                                           |
| 単一ロード /<br>ストア          | 16  | 2 <sup>b</sup> (PC がデスティネー<br>ションの場合は +Pa) | LDR、LDRB、LDRH、LDRSB、LDRSH、STR、<br>STRB、STRH、Tバリアント                                                                                                                     |
| 複数ロード / ストア             | 16  | 1+N <sup>b</sup> (PC がロードされ<br>る場合は +Pa)   | LDMIA、POP、PUSH、STMIA                                                                                                                                                   |
| 例外生成                    | 16  | -                                          | BKPT は、デバッグ可の場合はデバッグ内で停止し、<br>デバッグ不可の場合はフォールトが発生します。<br>SVC は SVCall ハンドラにフォールトを発生させま<br>す(詳細については、『 <i>ARMv7-M アーキテクチャ仕</i><br><i>様書</i> 』を参照して下さい)。                  |
| 即値を使用す<br>るデータ処理        | 32  | 1(PC がデスティネー<br>ションの場合は +Pa)               | ADC{S}。ADD{S}、CMN、RSB{S}、SBC{S}、SUB{S}、CMP、AND{S}、TST、BIC{S}、EOR{S}、TEQ、ORR{S}、MOV{S}、ORN{S}、MVN{S}                                                                    |
| 大きな即値を<br>使用するデー<br>タ処理 | 32  | 1                                          | MOVW、MOVT、ADDW と SUBW。MOVW および MOVT は、16 ビットイミディエートを持ちます (このため、メモリからのリテラルロードの代わり に使用できます)。ADDW および SUBW は、12 ビットイミディエートを持ちます(このため、メモリからのリテラルロードのうち、多くの操作の代わりに 使用できます)。 |

# テーブル 18-1 命令のタイミング (続く)

| 命令の種類                      | サイズ | サイクル数                                                   | 説明                                                                                                                           |
|----------------------------|-----|---------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|
| ビットフィー<br>ルド操作             | 32  | 1                                                       | BFI、BFC、UBFX、SBFX。これらはビット単位の操作で、ビット内での位置およびサイズの制御を許可します。C/C++の(構造体の)ビットフィールド操作や、その他多くの比較および一部のAND/OR代入式をサポートします。             |
| 3 つのレジス<br>タを使用する<br>データ操作 | 32  | 1 (PC がデスティネー<br>ションの場合は +Pa)                           | ADC{S}。ADD{S}、CMN、RSB{S}、SBC{S}、SUB{S}、CMP、AND{S}、TST、BIC{S}、EOR{S}、TEQ、ORR{S}、MOV{S}、ORN{S}、MVN{S}。PKxxx 命令は含まれません。         |
| シフト操作                      | 32  | 1                                                       | ASR{S}, LSL{S}, LSR{S}, ROR{S}, RRX{S}                                                                                       |
| その他の命令                     | 32  | 1                                                       | REV、REV16、REVSH、RBIT、CLZ、SXTB、SXTH、<br>UXTB、UXTH。対応する ARMv6 16 ビット命令と同<br>じ拡張機能命令です。                                         |
| テーブル分岐                     | 16  | 4+Pa                                                    | switch/case を使用する場合のテーブル分岐。これらはシフトしてレジスタにロード (LDR) した後に分岐です。                                                                 |
| 乗算                         | 32  | 1または2                                                   | MUL、MLA、MLS。MUL は 1 サイクルで、MLA と<br>MLS は 2 サイクルです。                                                                           |
| 結果が 64 ビッ<br>トの乗算          | 32  | 3-7°                                                    | UMULL、SMULL、UMLAL、SMLAL。サイクル数は<br>入力のサイズによって異なります。つまり、ABS<br>(入力) < 64K の場合は早く終了します。                                         |
| ロード / スト<br>アのアドレス<br>方式   | 32  | -                                                       | アドレス方式のフォーマットは、PC +/- imm12、Rbase + imm12、Rbase +/- imm8、およびシフトなどのレジスタの調整をサポートしています。命令にTが付くバリエーションは特権モードで使用されます。             |
| 単一ロード /<br>ストア             | 32  | 2 <sup>b</sup> (PC がデスティネー<br>ションの場合は +P <sup>a</sup> ) | LDR、LDRB、LDRSB、LDRH、LDRSH、STR、<br>STRB、STRH、T バリアント。PLD および PLI は両<br>方ともヒント命令なので、NOP として動作します。                              |
| 複数ロード /<br>ストア             | 32  | 1+N <sup>b</sup> (PC がロードされ<br>る場合は +P <sup>a</sup> )   | STM、LDM、LDRD、STRD                                                                                                            |
| 特殊なロード<br>/ ストア            | 32  | 1+N <sup>b</sup>                                        | LDREX、STREX、LDREXB、LDREXH、STREXB、STREXH、CLREX。ローカルモニタ (IMP DEF) がない場合、これらはフォールトを発生します。LDREXD および STREXD は、このプロファイルに含まれていません。 |

# テーブル 18-1 命令のタイミング (続く)

| 命令の種類    | サイズ | サイクル数             | 説明                                                                                                                                                            |  |
|----------|-----|-------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 分岐       | 32  | 1+Pa              | B、BL、B <cond>。状態が常に変化するため、BLX<br/>(1) は含まれません。BXJ はありません。</cond>                                                                                              |  |
| システム     | 32  | 1-2               | MSR(2) および MRS(2) は MSR/MRS を置き換えて、より高度な動作をします。これらは、他のスタックおよびステータスレジスタにもアクセスします。<br>CPSIE/CPSID の 32 ビット形式はサポートされていません。<br>RFE および SRS はありません。                |  |
| システム     | 16  | 1-2               | CPSIE および CPSID は MSR(2) 命令の短縮バージョンで、標準 Thumb エンコーディングを使用します。しかし a はなく、i (PRIMASK) および f (FAULTMASK) の使用のみを許可します。                                             |  |
| 32 ビット拡張 | 32  | 1                 | NOP および YIELD(ヒント NOP)。MRS(1)、<br>MSR(1)、SUBS(PC 復帰リンク)は含まれません。                                                                                               |  |
| 結合分岐     | 16  | 1+Pa              | CBZ                                                                                                                                                           |  |
| 拡張       | 16  | 0-1 <sup>d</sup>  | IT および NOP(YIELD を含む)                                                                                                                                         |  |
| 除算       | 32  | 2-12 <sup>e</sup> | SDIV および UDIV。32/32 は、符号付きおよび符号なしの値を除算して、32 ビット商の結果を生成します(余りは減算により導出できるため、生成されません)。被除数と除数のサイズが近い場合、これにより時間が短縮されます。                                            |  |
| スリープ     | 32  | 1+W <sup>f</sup>  | WFI、WFE、SEV は、ヒントのある NOP 命令のク<br>ラスにはいり、スリープ動作を制御します。                                                                                                         |  |
| バリア      | 16  | 1+Bg              | ISB、DSB、DMB はバリア命令で、次の命令が実行<br>される前に、確実にある動作が完了していることを<br>保証します。                                                                                              |  |
| 飽和       | 32  | 1                 | SSAT および USAT は、レジスタで飽和を実行します。これらは3つのタスクを実行します。シフトを使用して値を正規化し、選択されたビット位置からのオーバフロー(Q値)をテストし、xPSRのQビットをセットします。飽和とは、選択されたサイズに対して、最大の符号なしの値、または最大/最小の符号付きの値を指します。 |  |

- a. 分岐は、命令のために1サイクル、続いてターゲット命令のパイプラインリロードのために1サイクルを使用します。分岐が行われなかった場合は、合計で1サイクルです。イミディエート値を使用した分岐が行われた場合、通常は1サイクルのパイプラインリロード(合計2サイクル)です。レジスタオペランドを使用した分岐が行われた場合、通常は2サイクルのパイプラインリロード(合計3サイクル)です。アンアラインドな32ビット命令へ分岐する場合と、低速のメモリヘアクセスする場合、パイプラインのリロード時間は長くなります。低速なシステムでは、プリロードを許可するための分岐ヒントをコードバスへ発行できます。これにより、遅いメモリに対する分岐ターゲットペナルティを低減することができますが、ここに示されたものより少なくすることはできません。
- b. 一般的には、ロード / ストア命令は最初のアクセスは 2 サイクル、それ以降の各アクセスは 1 サイクルで実行されます。イミディエートオフセットを使用するストアの場合は、1 サイクルで実行されます。
- c. UMULL/SMULL/UMLAL/SMLAL は、ソースの値のサイズに応じて早期終了を行います。これらは、割り込み可能(破棄/再始動)で、レイテンシは最長でも1 サイクルです。MLAL バージョンは $4\sim7$  サイクルで、MULL バージョンは $3\sim5$  サイクルでそれぞれ実行されます。MLAL の場合、符号付きバージョンは符号なしバージョンより1 サイクル長くなります。
- d. IT 命令はフォールド可能です。
- e. DIV タイミングは、被除数と除数に依存します。DIV は、割り込み可能(破棄/再始動)で、レイテンシは最長でも1サイクルです。被除数と除数がほぼ同じサイズの場合、除算は少ないサイクル数で終了します。除数が被序数より長い場合や除数が0の場合、時間は最短になります。除数が0の場合は(フォールトではなく)0が返されますが、このケースをキャッチするためにデバッグトラップを利用することができます。
- f. スリープは命令自体に1サイクルを使用し、それにスリープのサイクルが必要な分だけ加わります。イベントがパスした場合、WFE は1サイクルのみを使用します。WFI の開始と同時に割り込みが発生して保留された場合を除き、WFI は通常1サイクルより多くを使用します。
- g. ISB は1サイクルで実行されます(分岐として動作)。データがライトバッファまたはLSUで保留されない限り、DMBとDSBも1サイクルで実行されます。バリア中に割り込みが発生した場合は、破棄/再始動されます。

サイクル数の記号は、次の意味を表します。

- · P=パイプラインのリロード
- N=エレメントの数
- W = スリープウェイト
- B=バリアクリアランス

一般に、テーブル 18-1 p. 18-3 に示されているように、各命令は実行を開始するために1サイクル (1コアクロック) を使用します。フェッチのストールのために、追加のサイクルが使用されることがあります。

# 18.3 ロード/ストアのタイミング

このセクションでは、どのように命令をペアにするのが最適かについて説明します。これにより、より時間が短縮されます。

- ・ STR Rx, [Ry, #imm] は、常に1サイクルです。これは、アドレス生成は最初のサイクルで実行され、データストアは次の命令の実行と同時に行われるためです。ストアバッファがフルのときに、そのストアバッファに対してストアが行われた場合、次の命令はストアが完了するまで遅延します。ストアがコードセグメントなど、ストアバッファ以外に対して実行され、そのトランザクションがストールした場合は、完了前に別のロード/ストア操作が実行された場合のみ、タイミングへの影響が発生します。
- ・ LDR Rx!,[any] は、通常はパイプライン処理されません。つまり、ベース 更新ロードには通常、最低でも2サイクルが使用されます(ストールした場合はより長くなります)。しかし、次の命令がレジスタからの読み 出しを必要としない場合、ロードは1サイクルに短縮されます。レジス タを読み出さない命令には、CMP、TST、NOP、およびIT制御の命令 が実行されない場合が含まれます。
- ・ LDR PC,[any] は、常にブロッキング操作です。これは、ロードに2サイクル、パイプラインのリロードに3サイクルが、最低でも使用されることを意味します。つまり、最低でも5サイクルが使用されます(ロードまたはフェッチでストールが発生した場合はより長くなります)。
- ・ フェッチユニットとの競合が原因で、LDR Rx,[PC,#imm] が 1 サイクル長くなることがあります。
- TBB および TBH もブロッキング操作です。これらの命令では、ロードに2サイクル、加算に1サイクル、パイプラインのリロードに3サイクルが、最低でも使用されます。つまり、最低でも6サイクルが使用されます(ロードまたはフェッチでストールが発生した場合はより長くなります)。
- ・ LDR any は、可能な場合はパイプライン処理されます。つまり、もし次の命令が LDR または非ベース更新 STR で、最初の LDR のデスティネーションが次の命令のアドレスを計算するために使用されないときは、次の命令のコストから 1 サイクルが差し引かれます。このため、LDR の後に STR が続くと、LDR によってロードされた内容が STR によって書き込まれます。より多くの数の LDR を一緒にパイプライン処理することができます。最適化された例をいくつか挙げます。
  - LDR R0,[R1]; LDR R1,[R2] 通常は合計 3 サイクル
  - LDR R0, [R1, R2]; STR R0, [R3, #20] 通常は合計 3 サイクル

- LDR R0,[R1,R2]; STR R1,[R3,R2] 通常は合計 3 サイクル
- LDR R0,[R1,R5]; LDR R1,[R2]; LDR R2,[R3,#4] 通常は合計 4 サイクル
- ・ レジスタオフセットが使用されている STR の後でパイプライン処理を 行うことはできません。STR へのパイプライン処理は LDR の後のみ可 能で、ストアの後でパイプライン処理を行うことはできません。ストア バッファ(ビットバンド、データセグメント、アンアラインド)がある ため、ストールしている STR の場合でも通常は 2 サイクルしか使用し ません。
- ・ LDREX と STREX は、LDR と全く同様にパイプライン処理することができます。これは、STREX は LDR のように扱われるためで、STREX は LDR の説明と同じようにパイプライン処理することができます。 LDREX も同様に、LDR と全く同じように扱われるので、パイプライン処理することができます。
- ・ LDRD や STRD を、先行する命令や後に続く命令と一緒にパイプライン 処理することはできません。しかし、2 つのワードは一緒にパイプライン処理されます。このため、ストールが発生しない場合は3 サイクルです。
- ・ LDM や STM を、先行する命令や後に続く命令と一緒にパイプライン処理することはできません。しかし、最初のエレメント以降のすべてのエレメントは一緒にパイプライン処理されます。このため、ストールが発生しない場合、3 エレメントの LDM は 2 + 1 + 1 または 5 サイクルで実行されます。同様に、8 エレメントのストアは、ストールが発生しない場合は 9 サイクルで実行されます。割り込みがあった場合は、LDM および STM 命令は復帰の際に中断したところから再開されます。再開動作により、最初のエレメントを開始するために、1 または 2 サイクルが加えられます。
- ・ アンアラインドなワードまたはハーフワードのロード / ストアには、ペナルティサイクルが追加されます。バイトアラインドのハーフワードロード / ストアは2つのバイトとして操作が実行されるため、実行時間に1サイクルが追加されます。ハーフワードアラインドのワードロード/ストアは2つのハーフワードとして操作が実行されるため、実行時間に1サイクルが追加されます。バイトアラインドのワードロード/ストアは、バイト、ハーフワード、バイトの操作に分割されて実行されるため、実行時間に2サイクルが追加されます。メモリがストールした場合、これらの数字は増加します。STR またはSTRHでは、ストアバッファがあるため、プロセッサへの遅延は発生しません。

# 19 章 **AC 特性**

本章では、プロセッサのタイミングパラメータについて説明します。本章は 以下のセクションから構成されています。

· プロセッサのタイミングパラメータ p. 19-2

# 19.1 プロセッサのタイミングパラメータ

このセクションでは、プロセッサの入出力ポートのタイミングパラメータについて説明します。テーブル 19-1~テーブル 19-16 p. 19-10 は、SoC に適用される各プロセッサ信号のタイミングパラメータ、または各種制約条件による遅延の最大値を、パーセンテージで示しています。入力遅延と出力遅延の列は、各信号に関して SoC に入力されるプロセッサのクロックサイクルに対する最大時間と最小時間の割合を示しています。

# 19.1.1 入出力ポートのタイミングパラメータ

その他の入力ポートのタイミングパラメータを、テーブル 19-1 に示します。

テーブル 19-1 その他の入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名            |
|-----------|--------|----------------|
| クロックの不確定分 | 10%    | PORESETn       |
| クロックの不確定分 | 10%    | SYSRESETn      |
| クロックの不確定分 | 50%    | BIGEND         |
| クロックの不確定分 | 50%    | EDBGRQ         |
| クロックの不確定分 | 50%    | STCLK          |
| クロックの不確定分 | 50%    | STCALIB[25:0]  |
| クロックの不確定分 | 50%    | RXEV           |
| クロックの不確定分 | 50%    | AUXFAULT[31:0] |
| クロックの不確定分 | 10%    | IFLUSH         |
| クロックの不確定分 | 50%    | PPBLOCK[5:0]   |

低電力入力ポートのタイミングパラメータを、テーブル 19-2 に示します。

テーブル 19-2 低電力入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 50%    | SLEEPHOLDREQn |
| クロックの不確定分 | 50%    | WICDSREQn     |

割り込み入力ポートのタイミングパラメータを、テーブル 19-3 に示します。

テーブル 19-3 割り込み入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 50%    | INTISR[239:0] |
| クロックの不確定分 | 50%    | INTNMI        |
| クロックの不確定分 | 20%    | VECTADDR[9:0] |
| クロックの不確定分 | 20%    | VECTADDREN    |

アドバンスト ハイパフォーマンス バス (AHB) ポートのタイミングパラメータ を、テーブル 19-4 に示します。

テーブル 19-4 AHB 入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 10%    | DNOTITRANS    |
| クロックの不確定分 | 50%    | HRDATAI[31:0] |
| クロックの不確定分 | 50%    | HREADYI       |
| クロックの不確定分 | 50%    | HRESPI[1:0]   |
| クロックの不確定分 | 50%    | HRDATAD[31:0] |
| クロックの不確定分 | 50%    | HREADYD       |
| クロックの不確定分 | 50%    | HRESPD[1:0]   |
| クロックの不確定分 | 50%    | EXRESPD       |
| クロックの不確定分 | 50%    | HRDATAS[31:0] |
| クロックの不確定分 | 50%    | HREADYS       |
| クロックの不確定分 | 50%    | HRESPS[1:0]   |
| クロックの不確定分 | 50%    | EXRESPS       |

*専用ペリフェラルバス* (PPB) ポートのタイミングパラメータを、テーブル 19-5 に示します。

テーブル 19-5 PPB 入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名          |
|-----------|--------|--------------|
| クロックの不確定分 | 50%    | PRDATA[31:0] |
| クロックの不確定分 | 50%    | PREADY       |
| クロックの不確定分 | 50%    | PSLVERR      |

デバッグ入力ポートのタイミングパラメータを、テーブル 19-6 に示します。

テーブル 19-6 デバッグ入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名            |
|-----------|--------|----------------|
| クロックの不確定分 | 10%    | nTRST          |
| クロックの不確定分 | 50%    | SWDITMS        |
| クロックの不確定分 | 50%    | TDI            |
| クロックの不確定分 | 50%    | DAPRESETn      |
| クロックの不確定分 | 50%    | DAPSEL         |
| クロックの不確定分 | 50%    | DAPEN          |
| クロックの不確定分 | 50%    | DAPENABLE      |
| クロックの不確定分 | 50%    | DAPCLKEN       |
| クロックの不確定分 | 50%    | DAPWRITE       |
| クロックの不確定分 | 50%    | DAPABORT       |
| クロックの不確定分 | 50%    | DAPADDR[31:0]  |
| クロックの不確定分 | 50%    | DAPWDATA[31:0] |
| クロックの不確定分 | 50%    | ATREADY        |
| クロックの不確定分 | 50%    | DBGRESTART     |
| クロックの不確定分 | 50%    | FIXHMASTERTYPE |

テスト入力ポートのタイミングパラメータを、テーブル 19-7 に示します。

テーブル 19-7 テスト入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信 <del>号</del> 名 |
|-----------|--------|------------------|
| クロックの不確定分 | 10%    | SE               |
| クロックの不確定分 | 10%    | SI               |
| クロックの不確定分 | 10%    | RSTBYPASS        |
| クロックの不確定分 | 10%    | CGBYPASS         |
| クロックの不確定分 | 10%    | WSII             |
| クロックの不確定分 | 10%    | WSOI             |

エンベデッドトレース マクロセル (ETM) のタイミングパラメータを、テーブル 19-8 に示します。

テーブル 19-8 ETM 入力ポートのタイミングパラメータ

| 最小入力遅延    | 最大入力遅延 | 信号名         |
|-----------|--------|-------------|
| クロックの不確定分 | 30%    | ETMPWRUP    |
| クロックの不確定分 | 50%    | ETMFIFOFILL |

その他の出力ポートのタイミングパラメータを、テーブル 19-9 に示します。

テーブル 19-9 その他の出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 50%    | LOCKUP        |
| クロックの不確定分 | 50%    | SYSRESETREQ   |
| クロックの不確定分 | 50%    | BRCHSTAT[3:0] |
| クロックの不確定分 | 50%    | HALTED        |
| クロックの不確定分 | 50%    | TXEV          |
| クロックの不確定分 | 50%    | ATIDITM[6:0]  |

### テーブル 19-9 その他の出力ポートのタイミングパラメータ (続く)

| 最小出力遅延    | 最大出力遅延 | 信 <del>号</del> 名 |
|-----------|--------|------------------|
| クロックの不確定分 | 50%    | CURRPRI[7:0]     |
| クロックの不確定分 | 70%    | TRCENA           |
| クロックの不確定分 | 50%    | INTERNALSTATE    |

低電力出力ポートのタイミングパラメータを、テーブル 19-10 に示します。

テーブル 19-10 低電力出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 50%    | SLEEPING      |
| クロックの不確定分 | 50%    | SLEEPDEEP     |
| クロックの不確定分 | 50%    | SLEEPHOLDACKn |
| クロックの不確定分 | 50%    | WICLOAD       |
| クロックの不確定分 | 50%    | WICCLEAR      |
| クロックの不確定分 | 50%    | WICDSACKn     |
| クロックの不確定分 | 50%    | WICMASKNMI    |
| クロックの不確定分 | 50%    | WICMASKMON    |
| クロックの不確定分 | 50%    | WICMASKISR    |
| クロックの不確定分 | 50%    | WICMASKRXEV   |

AHB 出力ポートのタイミングパラメータを、テーブル 19-11 に示します。

テーブル 19-11 AHB 出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名           |
|-----------|--------|---------------|
| クロックの不確定分 | 50%    | HTRANSI[1:0]  |
| クロックの不確定分 | 50%    | HSIZEI[2:0]   |
| クロックの不確定分 | 50%    | HPROTI[3:0]   |
| クロックの不確定分 | 50%    | MEMATTRI[1:0] |

# テーブル 19-11 AHB 出力ポートのタイミングパラメータ (続く)

| 最小出力遅延                                                                                                                                                                | 最大出力遅延                                  | 信号名                                                                                                                                              |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| クロックの不確定分                                                                                                                                                             | 50%                                     | HBURSTI[2:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HADDRI[31:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HMASTERD[1:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HTRANSD[1:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HSIZED[2:0]                                                                                                                                      |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HPROTD[3:0]                                                                                                                                      |
| クロックの不確定分                                                                                                                                                             | 50%                                     | MEMATTRD[1:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | EXREQD                                                                                                                                           |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HBURSTD[2:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HADDRD[31:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HWDATAD[31:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HWRITED                                                                                                                                          |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HMASTERS[1:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HTRANSS[1:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HSIZES[2:0]                                                                                                                                      |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HPROTS[3:0]                                                                                                                                      |
| クロックの不確定分                                                                                                                                                             | 50%                                     | MEMATTRS[1:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | EXREQS                                                                                                                                           |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HBURSTS[2:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HMASTLOCKS                                                                                                                                       |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HADDRS[31:0]                                                                                                                                     |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HWDATAS[31:0]                                                                                                                                    |
| クロックの不確定分                                                                                                                                                             | 50%                                     | HWRITES                                                                                                                                          |
| クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分<br>クロックの不確定分 | 50% 50% 50% 50% 50% 50% 50% 50% 50% 50% | HWDATAD[31:0] HWRITED HMASTERS[1:0] HTRANSS[1:0] HSIZES[2:0] HPROTS[3:0] MEMATTRS[1:0] EXREQS HBURSTS[2:0] HMASTLOCKS HADDRS[31:0] HWDATAS[31:0] |

PPB 出力ポートのタイミングパラメータを、テーブル 19-12 に示します。

テーブル 19-12 PPB 出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名          |
|-----------|--------|--------------|
| クロックの不確定分 | 50%    | PADDR31      |
| クロックの不確定分 | 50%    | PADDR[19:2]  |
| クロックの不確定分 | 50%    | PSEL         |
| クロックの不確定分 | 50%    | PENABLE      |
| クロックの不確定分 | 50%    | PWRITE       |
| クロックの不確定分 | 50%    | PWDATA[31:0] |

デバッグインタフェース出力ポートのタイミングパラメータを、テーブル 19-13 に示します。

テーブル 19-13 デバッグインタフェース出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信 <del>号</del> 名 |
|-----------|--------|------------------|
| クロックの不確定分 | 50%    | SWV              |
| クロックの不確定分 | 50%    | TRACECLK         |
| クロックの不確定分 | 50%    | TRACEDATA[3:0]   |
| クロックの不確定分 | 50%    | TDO              |
| クロックの不確定分 | 50%    | SWDO             |
| クロックの不確定分 | 50%    | nTDOEN           |
| クロックの不確定分 | 50%    | SWDOEN           |
| クロックの不確定分 | 50%    | DAPREADY         |
| クロックの不確定分 | 50%    | DAPSLVERR        |
| クロックの不確定分 | 50%    | DAPRDATA[31:0]   |
| クロックの不確定分 | 50%    | ATVALID          |

テーブル 19-13 デバッグインタフェース出力ポートのタイミングパラメータ (続く)

| 最小出力遅延    | 最大出力遅延 | 信号名          |
|-----------|--------|--------------|
| クロックの不確定分 | 50%    | AFREADY      |
| クロックの不確定分 | 50%    | ATDATA[7:0]  |
| クロックの不確定分 | 50%    | DBGRESTARTED |

ETM インタフェース出力ポートのタイミングパラメータを、テーブル 19-14 に示します。

テーブル 19-14 ETM インタフェース出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名               |
|-----------|--------|-------------------|
| クロックの不確定分 | 30%    | ETMTRIGGER[3:0]   |
| クロックの不確定分 | 30%    | ETMTRIGINOTD[3:0] |
| クロックの不確定分 | 30%    | ETMIVALID         |
| クロックの不確定分 | 30%    | ETMDVALID         |
| クロックの不確定分 | 30%    | ETMFOLD           |
| クロックの不確定分 | 30%    | ETMCANCEL         |
| クロックの不確定分 | 30%    | ETMIA[31:1]       |
| クロックの不確定分 | 30%    | ETMICCFAIL        |
| クロックの不確定分 | 30%    | ETMIBRANCH        |
| クロックの不確定分 | 30%    | ETMIINDBR         |
| クロックの不確定分 | 30%    | ETMFLUSH          |
| クロックの不確定分 | 30%    | ETMFINDBR         |
| クロックの不確定分 | 30%    | ETMINTSTAT[2:0]   |
| クロックの不確定分 | 30%    | ETMINTNUM[8:0]    |
| クロックの不確定分 | 30%    | ETMISTALL         |
| クロックの不確定分 | 30%    | DSYNC             |

*AHBトレースマクロセル*(HTM) インタフェース出力ポートのタイミングパラメータを、テーブル 19-15 に示します。

テーブル 19-15 HTM インタフェース出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名              |
|-----------|--------|------------------|
| クロックの不確定分 | 50%    | HTMDHADDR[31:0]  |
| クロックの不確定分 | 50%    | HTMDHTRANS[1:0]  |
| クロックの不確定分 | 50%    | HTMDHSIZE[2:0]   |
| クロックの不確定分 | 50%    | HTMDHBURST[2:0]  |
| クロックの不確定分 | 50%    | HTMDHPROT[3:0]   |
| クロックの不確定分 | 50%    | HTMDHWDATA[31:0] |
| クロックの不確定分 | 50%    | HTMDHWRITE       |
| クロックの不確定分 | 50%    | HTMDHRDATA[31:0] |
| クロックの不確定分 | 50%    | HTMDHREADY       |
| クロックの不確定分 | 50%    | HTMDHRESP[1:0]   |

テスト出力ポートのタイミングパラメータを、テーブル 19-16 に示します。

テーブル 19-16 テスト出力ポートのタイミングパラメータ

| 最小出力遅延    | 最大出力遅延 | 信号名  |
|-----------|--------|------|
| クロックの不確定分 | 10%    | SO   |
| クロックの不確定分 | 10%    | WSOO |
| クロックの不確定分 | 10%    | WSIO |

# 付録 A **信号の説明**

この付録では、プロセッサインタフェースの信号を一覧表記し、説明を加えます。本章は以下のセクションから構成されています。

- · クロック p. A-2
- · リセット р. А-3
- · その他の命令 p. A-4
- · 割り込みインタフェースの信号 p. A-6
- · *低電力インタフェース* p. A-7
- ·  $ICode \sqrt{1/97} = -7$  p. A-8
- ·  $DCode \sqrt{1/97}x 7p. A-9$
- · システムバス インタフェース p. A-10
- ・ *専用ペリフェラルバス インタフェース* p. A-11
- ·  $ITM \sqrt{1} \sqrt{2} \sqrt{2} \sqrt{2} \sqrt{2} \sqrt{2}$  p. A-12
- · *AHB-AP インタフェース* p. A-13
- AHB  $| V X \neg P D |$  A-16
- ・ *WIC インタフェース* p. A-18

# A.1 クロック

クロック信号の一覧を、テーブル A-1 に示します。

## テーブル A-1 クロック信号

| 名前     | 方向 | 説明                   |
|--------|----|----------------------|
| HCLK   | 入力 | メイン Cortex-M3 クロック   |
| FCLK   | 入力 | フリーラン Cortex-M3 クロック |
| DAPCLK | 入力 | AHB-AP クロック          |

## A.2 リセット

リセット信号の一覧を、テーブル A-2 に示します。

## テーブル A-2 リセット信号

| 名前          | 方向 | 説明                                                                        |
|-------------|----|---------------------------------------------------------------------------|
| PORESETn    | 入力 | パワーオンリセット。全 Cortex-M3 システムをリセットします。                                       |
| SYSRESETn   | 入力 | システムリセット。プロセッサ、NVIC の非デバッグ部分、バスマトリックス、MPU をリセットします。デバッグコンポーネントはリセットされません。 |
| SYSRESETREQ | 出力 | システムリセット要求                                                                |
| DAPRESETn   | 入力 | AHB-AP リセット                                                               |

# A.3 その他の命令

その他の信号の一覧を、テーブル A-3 に示します。

## テーブル A-3 その他の信号

| 名前                   | 方向 | 説明                                                                                                                                                                                     |
|----------------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LOCKUP               | 出力 | LOCKUPにより、カーネルソフトウェアに重大な誤りのあることが直ちに示されます。これは、プロセッサに組み込まれているシステム状態保護ハードウェアの起動に続く、回復不能な例外によって発生するコアのロックアップの結果です。ARMv7-Mのアーキテクチャにおけるロックアップ条件の詳細については、『ARMv7-Mアーキテクチャリファレンスマニュアル』を参照して下さい。 |
| CURRPRI[7:0]         | 出力 | 現在使用されている割り込みの優先度(またはベースブースト)を示します。 <b>CURRPRI</b> は横取り優先度を表しており、2次的な優先度は示していません。                                                                                                      |
| HALTED               | 出力 | ホールトデバッグ モード。HALTED は、コアがデバッグ中はア<br>サート状態に維持されます。                                                                                                                                      |
| DBGRESTARTED         | 出力 | DBGRESTART のハンドシェーク                                                                                                                                                                    |
| TXEV                 | 出力 | SEV 命令の結果として送信されるイベント。これは単一サイクルパルスです。                                                                                                                                                  |
| TRCENA               | 出力 | トレースイネーブル。この信号は、デバッグ例外およびモニタ制<br>御レジスタのビット [24] の設定を反映します。この信号は TPIU お<br>よび ETM ブロックへのクロックをゲートして、トレースが禁止さ<br>れているときに電力消費を低減させます。                                                      |
| INTERNALSTATE[148:0] | 出力 | 内部状態                                                                                                                                                                                   |
| BIGEND               | 入力 | 静的なエンディアン形式の選択は以下のとおりです。 1 = ビッグエンディアン 0 = リトルエンディアン この信号はリセット時にサンプリングされ、リセットが非アクティブのときは変更できません。                                                                                       |
| EDBGRQ               | 入力 | 外部デバッグ要求                                                                                                                                                                               |
| PPBLOCK[5:0]         | 入力 | 予約。6'b000000 に固定する必要があります。                                                                                                                                                             |
| STCLK                | 入力 | システム ティッククロック                                                                                                                                                                          |
| STCALIB[25:0]        | 入力 | システムティック較正                                                                                                                                                                             |
| RXEV                 | 入力 | WFE 命令からのウェークアップを引き起こします。                                                                                                                                                              |

## テーブル A-3 その他の信号 (続く)

| 名前             | 方向 | 説明                                                                                                      |
|----------------|----|---------------------------------------------------------------------------------------------------------|
| VECTADDR[9:0]  | 入力 | 予約。10'b0000000000 に固定する必要があります。                                                                         |
| VECTADDREN     | 入力 | 予約。1'b0 に固定する必要があります。                                                                                   |
| DNOTITRANS     | 入力 | ICode および DCode の AHB トランザクションが同時に発生しないようにプロセッサを強制設定する、静的なタイオフ。これにより、単純なバスマルチプレクサをプロセッサの外部に接続することができます。 |
| AUXFAULT[31:0] | 入力 | システムからの補助フォールトステータス情報                                                                                   |
| IFLUSH         | 入力 | 予約。命令フラッシュ、0 に固定する必要があります。                                                                              |
| DBGRESTART     | 入力 | 外部からの再始動要求                                                                                              |

# A.4 割り込みインタフェース

外部割り込みインタフェースの信号の一覧を、テーブル A-4 に示します。

テーブル A-4 割り込みインタフェースの信号

| 名前            | 方向 | 説明        |
|---------------|----|-----------|
| INTISR[239:0] | 入力 | 外部割り込み信号  |
| INTNMI        | 入力 | マスク不能割り込み |

# A.5 低電力インタフェース

低電力インタフェースの信号の一覧を、テーブル A-5 に示します。

## テーブル A-5 低電力インタフェースの信号

| 名前            | 方向 | 説明                                                                           |
|---------------|----|------------------------------------------------------------------------------|
| SLEEPDEEP     | 出力 | Cortex-M3 クロックを停止できることを示します。                                                 |
| SLEEPING      | 出力 | Cortex-M3 クロックを停止できることを示します。                                                 |
| SLEEPHOLDACKn | 出力 | SLEEPHOLDREQn の応答信号                                                          |
| WICMASKISR    | 出力 | どの割り込みがウェークアップを引き起こすかを示す WIC アクティブ<br>HIGH セットの信号セット                         |
| WICMASKMON    | 出力 | デバッグモニタがウェークアップを引き起こすことを示す WIC アクティブ HIGH 信号                                 |
| WICMASKNMI    | 出力 | NMI がウェークアップを引き起こすことを示す WIC アクティブ HIGH<br>信号                                 |
| WICMASKRXEV   | 出力 | RXEV がウェークアップを引き起こすことを示す WIC アクティブ HIGH<br>信号                                |
| WICLOAD       | 出力 | WIC に、WICMASK によって与えられた感知度データをロードします*。                                       |
| WICCLEAR      | 出力 | レジストされている感知度データを WIC からクリアします。                                               |
| WICDSACKn     | 出力 | <b>WICDSREQn</b> を受け付け、 <b>SLEEPDEEP</b> が WIC モードのスリープであることを示す信号(アクティブ LOW) |
| SLEEPHOLDREQn | 入力 | スリープを延長する要求。 <b>SLEEPING</b> が HIGH のときのみアサートできます。                           |
| WICDSREQn     | 入力 | <b>SLEEPDEEP</b> を WIC モードスリープにすることを WIC から要求する WIC 信号(アクティブ LOW)            |

# A.6 ICode インタフェース

ICode インタフェースの信号の一覧を、テーブル A-6 に示します。

## テーブル A-6 ICode インタフェース

| 名前            | 方向 | 説明                                                                                                                                                                                                                    |
|---------------|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| HADDRI[31:0]  | 出力 | 32 ビット命令アドレスバス                                                                                                                                                                                                        |
| HTRANSI[1:0]  | 出力 | 現在の転送が IDLE または NONSEQUENTIAL であるかどうかを示します。                                                                                                                                                                           |
| HSIZEI[2:0]   | 出力 | 命令フェッチのサイズを示します。Cortex-M3 では、命令フェッチはすべて 32 ビットです。                                                                                                                                                                     |
| HBURSTI[2:0]  | 出力 | 転送がバーストの一部かどうかを示します。Cortex-M3 では、命令フェッチおよびベクタテーブル ロードはすべて SINGLE として実行されます。                                                                                                                                           |
| HPROTI[3:0]   | 出力 | アクセスに関する情報を提供します。このバス上では、キャッシュ可かつ<br>バッファ不可であることが常に示されています。<br>HPROTI[0] = 0 は命令フェッチを示します。<br>HPROTI[0] = 1 はベクタフェッチを示します。                                                                                            |
| MEMATTRI[1:0] | 出力 | メモリ属性。このバス(共有不可、割り当て)では常時 01 です。                                                                                                                                                                                      |
| BRCHSTAT[3:0] | 出力 | 現在および次の AHB フェッチ要求に関するヒント情報を提供します。条件付きオペコードは推測であり、後で破棄される可能性があります。 0000 ヒントなし 0001 デコード時の条件付き後方分岐 0010 デコード時の条件付き分岐 0011 実行時の条件付き分岐 0100 デコード時の無条件分岐 0101 実行時の無条件分岐 0111 予約 1000 デコード時の条件付き分岐が実行された場合(IHTRANS 後のサイクル) |
| HRDATAI[31:0] | 入力 | 命令読み出しバス                                                                                                                                                                                                              |
| HREADYI       | 入力 | HIGH の場合は、バス上で転送が完了したことを示します。この信号を<br>LOW に駆動すると、転送が延長されます。                                                                                                                                                           |
| HRESPI[1:0]   | 入力 | 転送応答ステータス。OKAY または ERROR です。                                                                                                                                                                                          |

# A.7 DCode インタフェース

DCode インタフェースの信号の一覧を、テーブル A-7 に示します。

## テーブル A-7 DCode インタフェース

| 名前            | 方向 | 説明                                                                                                                                                                                                                           |
|---------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| HADDRD[31:0]  | 出力 | 32 ビットデータ アドレスバス                                                                                                                                                                                                             |
| HTRANSD[1:0]  | 出力 | 現在の転送が IDLE、NONSEQUENTIAL、SEQUENTIAL のどれであるかを示します。                                                                                                                                                                           |
| HWRITED       | 出力 | 書き込み、読み出しではありません。                                                                                                                                                                                                            |
| HSIZED[2:0]   | 出力 | アクセスのサイズを示します。値は8、16、32 ビットのいずれかです。                                                                                                                                                                                          |
| HBURSTD[2:0]  | 出力 | 転送がバーストの一部かどうかを示します。Cortex-M3 では、データアクセスは INCR として実行されます。                                                                                                                                                                    |
| HPROTD[3:0]   | 出力 | アクセスに関する情報を提供します。このバス上では、キャッシュ可かつ<br>バッファ不可であることが常に示されています。                                                                                                                                                                  |
| EXREQD        | 出力 | 排他要求                                                                                                                                                                                                                         |
| MEMATTRD[1:0] | 出力 | メモリ属性<br>このバス(共有不可、割り当て)では常時 01 です。                                                                                                                                                                                          |
| HMASTERD[1:0] | 出力 | <ul> <li>現在の DCode バスマスタを示します。</li> <li>0 = コアデータ側アクセス</li> <li>1 = DAP アクセス</li> <li>2 = コアの命令側アクセス。これには、HPROTD[0] によってデータとしてマークされるベクタフェッチが含まれます。この値は HMASTERD では出現しません。</li> <li>3 = 予約。この値は HMASTERD では出現しません。</li> </ul> |
| HWDATAD[31:0] | 出力 | 32 ビットの書き込みデータバス                                                                                                                                                                                                             |
| HREADYD       | 入力 | HIGH の場合は、バス上で転送が完了したことを示します。この信号を<br>LOW に駆動すると、転送が延長されます。                                                                                                                                                                  |
| HRESPD[1:0]   | 入力 | 転送応答ステータス。OKAY または ERROR です。                                                                                                                                                                                                 |
| HRDATAD[31:0] | 入力 | 読み出しデータ                                                                                                                                                                                                                      |
| EXRESPD       | 入力 | 排他応答                                                                                                                                                                                                                         |

# A.8 システムバス インタフェース

システムバス インタフェースの信号の一覧を、テーブル A-8 に示します。

## テーブル A-8 システムパス インタフェース

| 名前            | 方向 | 説明                                                                                                                                                                                                                                                               |
|---------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| HADDRS[31:0]  | 出力 | 32 ビットのアドレス                                                                                                                                                                                                                                                      |
| HTRANSS[1:0]  | 出力 | 現在の転送のタイプを示します。この出力の値は IDLE、<br>NONSEQUENTIAL、SEQUENTIAL のいずれかです。                                                                                                                                                                                                |
| HSIZES[2:0]   | 出力 | アクセスのサイズを示します。値は8、16、32 ビットのいずれかです。                                                                                                                                                                                                                              |
| HBURSTS[2:0]  | 出力 | 転送がバーストの一部かどうかを示します。                                                                                                                                                                                                                                             |
| HPROTS[3:0]   | 出力 | アクセスに関する情報を提供します。                                                                                                                                                                                                                                                |
| HWDATAS[31:0] | 出力 | 32 ビットの書き込みデータバス                                                                                                                                                                                                                                                 |
| HWRITES       | 出力 | 書き込み、読み出しではありません。                                                                                                                                                                                                                                                |
| HMASTLOCKS    | 出力 | バス上で不可分である必要があるトランザクションを示します。これは<br>ビットバンド書き込みに対してのみ使用されます(読み出し - 変更 - 書き<br>込みとして実行)。                                                                                                                                                                           |
| EXREQS        | 出力 | 排他要求                                                                                                                                                                                                                                                             |
| MEMATTRS[1:0] | 出力 | メモリ属性。ビット0=割り当て、ビット1=共有可                                                                                                                                                                                                                                         |
| HMASTERS[1:0] | 出力 | <ul> <li>現在のシステムバス マスタを示します。</li> <li>0 = コアのデータ側アクセス、または MasterType が 0 に設定された DAP アクセス。</li> <li>1 = MasterType が 1 に設定された DAP のアクセス。</li> <li>2 = コアの命令側アクセス。これには、HPROTS[0] によってデータとしてマークされるベクタフェッチが含まれます。</li> <li>3 = 予約。この値は HMASTERS では出現しません。</li> </ul> |
| HRDATAS[31:0] | 入力 | 読み出しデータバス                                                                                                                                                                                                                                                        |
| HREADYS       | 入力 | HIGH の場合は、バス上で転送が完了したことを示します。この信号を<br>LOW に駆動すると、転送が延長されます。                                                                                                                                                                                                      |
| HRESPS[1:0]   | 入力 | 転送応答ステータス。OKAY または ERROR です。                                                                                                                                                                                                                                     |
| EXRESPS       | 入力 | 排他応答                                                                                                                                                                                                                                                             |

# A.9 専用ペリフェラルバス インタフェース

専用ペリフェラルバス インタフェースの信号の一覧を、テーブル A-9 に示します。

## テーブル A-9 専用ペリフェラルバス インタフェース

| 名前           | 方向 | 説明                                                                       |
|--------------|----|--------------------------------------------------------------------------|
| PADDR[19:2]  | 出力 | 17 ビットのアドレス。外部専用ペリフェラルバスに関連するビットのみが駆動されます。                               |
| PADDR31      | 出力 | この信号は、AHB-AP が要求側マスタの場合に HIGH に駆動されます。<br>DCore が要求側マスタの場合は LOW に駆動されます。 |
| PSEL         | 出力 | データ転送が要求されていることを示します。                                                    |
| PENABLE      | 出力 | すべてのアクセスのタイミング用のストローブ。APB 転送の 2 番目のサイクルを示します。                            |
| PWDATA[31:0] | 出力 | 32 ビットの書き込みデータバス                                                         |
| PWRITE       | 出力 | 書き込み、読み出しではありません。                                                        |
| PRDATA[31:0] | 入力 | 読み出しデータバス                                                                |
| PREADY       | 入力 | APB スレーブ準備完了                                                             |
| PSLVERR      | 入力 | APB スレーブエラー                                                              |

# A.10 ITM インタフェース

ITM インタフェースの信号の一覧を、テーブル A-10 に示します。

## テーブル A-10 ITM インタフェース

| 名前           | 方向 | 説明                                                  |
|--------------|----|-----------------------------------------------------|
| ATVALID      | 出力 | ATB は有効                                             |
| AFREADY      | 出力 | ATB フラッシュ                                           |
| ATDATA[7:0]  | 出力 | ATB データ                                             |
| ATIDITM[6:0] | 出力 | TPIU 用の ITM ID                                      |
| ATREADY      | 入力 | ATB 準備完了                                            |
| TPIUACTV     | 入力 | TPIU がアクティブであることを示す信号                               |
| TPIUBAUD     | 入力 | タイムスタンプを外部プロトコルの観測可能なボーレートにするための、タ<br>イムスタンプカウンタの基準 |

# A.11 AHB-AP インタフェース

AHB-AP インタフェースの信号の一覧を、テーブル A-11 に示します。

# テーブル A-11 AHB-AP インタフェース

| 名前             | 方向 | 説明                                                                                                                                                                                    |
|----------------|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DAPRDATA[31:0] | 出力 | 読み出しバスは、 <b>DAPWRITE</b> が LOW のとき、選択された AHB-AP に<br>よって読み出しサイクルの間駆動されます。                                                                                                             |
| DAPREADY       | 出力 | AHB-AP はこの信号を使用して、DAP 転送を延長します。                                                                                                                                                       |
| DAPSLVERR      | 出力 | エラー応答で、次の理由で発生します。 ・ マスタポートがエラー応答を生成したか、または転送を妨げる DAPEN のために転送が起動されなかった。 ・ DAPABORT 操作の後で、AP レジスタへのアクセスが受け付けられ なかった。                                                                  |
| DAPCLKEN       | 入力 | DAP クロック許可(省電力化)                                                                                                                                                                      |
| DAPEN          | 入力 | AHB-AP 許可                                                                                                                                                                             |
| DAPADDR[31:0]  | 入力 | DAP アドレスバス                                                                                                                                                                            |
| DAPSEL         | 入力 | DAP デコーダから各 AP に対して生成される信号を選択します。この信号は、スレーブデバイスが選択され、データ転送が要求されていることを示します。各スレーブに対して DAPSEL 信号が存在します。この信号は、駆動中の DP によっては生成されません。デコーダはアドレスバスをモニタして、関連する DAPSEL をアサートします。                |
| DAPENABLE      | 入力 | この信号は、DP から AHB-AP への DAP 転送の 2 番目および以後のサイクルを示します。                                                                                                                                    |
| DAPWRITE       | 入力 | HIGH の場合、DP から AHB-AP への DAP 書き込みアクセスを示します。<br>LOW の場合は読み出しアクセスを示します。                                                                                                                 |
| DAPWDATA[31:0] | 入力 | 書き込みバスは、 <b>DAPWRITE</b> が HIGH のとき、書き込みサイクル中に DP<br>ブロックによって駆動されます。                                                                                                                  |
| DAPABORT       | 入力 | 現在の転送をアボートします。AHB-APは、AHBマスタポートで進行中の転送の状態に影響を与えずに <b>DAPREADY</b> HIGH を返します。                                                                                                         |
| FIXMASTERTYPE  | 入力 | この信号を $1$ にセットすると、 $AHB$ - $AP$ の 制御およびステータスワード (CSW) の MasterType ビットより優先されます。これによって、デバッガからのアクセスが、CSW の MasterType 設定にかかわらず、 $HMASTERD$ および $HMASTERS$ 上で常に $0x1$ として発行されることが保証されます。 |

# A.12 ETM インタフェース

ETM インタフェースの信号の一覧を、テーブル A-12 に示します。

## テーブル A-12 ETM インタフェース

| 名前                | 方向 | 説明                                                                                                                                                                                       |
|-------------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ETMTRIGGER[3:0]   | 出力 | DWT からのトリガ。 $4$ つの DWT コンパレータそれぞれについて $1$ ビットが使用されています。                                                                                                                                  |
| ETMTRIGINOTD[3:0] | 出力 | ETM が命令またはデーター致でトリガされるかどうかを示します。                                                                                                                                                         |
| ETMIVALID         | 出力 | 命令は有効です。                                                                                                                                                                                 |
| ETMIA[31:1]       | 出力 | 実行中の命令の PC                                                                                                                                                                               |
| ETMICCFAIL        | 出力 | 条件コードの失敗。現在の命令で条件付き実行のチェックが失敗した<br>かパスしたかを示します。                                                                                                                                          |
| ETMIBRANCH        | 出力 | オペコードは分岐ターゲットです。                                                                                                                                                                         |
| ETMIINDBR         | 出力 | オペコードは間接分岐ターゲットです。                                                                                                                                                                       |
| ETMINTSTAT[2:0]   | 出力 | 割り込みステータス。現在のサイクルの割り込みステータスをマークします。 000 - ステータスなし 001 - 割り込み開始 010 - 割り込み終了 011 - 割り込み復帰 100 - ベクタフェッチおよびスタックプッシュ ETMINTSTAT の開始 / 復帰は、新規割り込みコンテキストの最初のサイクルでアサートされます。ETMIVALID なしで終了します。 |
| ETMINTNUM[8:0]    | 出力 | 現在の実行コンテキストの割り込み番号を示します。                                                                                                                                                                 |
| ETMISTALL         | 出力 | コアによって信号を出された最後の命令がまだ実行を開始されていな<br>いことを示します。                                                                                                                                             |
| ETMFLUSH          | 出力 | PC を変更するオペコードが実行されたか、または割り込みプッシュ/ポップが開始されました。                                                                                                                                            |
| ETMPWRUP          | 入力 | ETM が許可されています。                                                                                                                                                                           |
| ETMDVALID         | 出力 | データは有効です。                                                                                                                                                                                |
| ETMCANCEL         | 出力 | 命令がキャンセルされました。                                                                                                                                                                           |
| ETMFINDBR         | 出力 | フラッシュは間接的です。フラッシュヒント デスティネーションがPC から推測できないことを示します。                                                                                                                                       |

# テーブル A-12 ETM インタフェース (続く)

| 名前          | 方向 | 説明                                                                                                                               |
|-------------|----|----------------------------------------------------------------------------------------------------------------------------------|
| ETMFOLD     | 出力 | オペコードはフォールドされます。このサイクルで IT オペコードが<br>フォールドされました。現在の(16 ビット)オペコードと IT 命令<br>(16 ビット)を超えて PC が進みます。これは ETMIA に反映されま<br>す。          |
| ETMFIFOFULL | 入力 | ETM によって駆動されます(接続されている場合)。 <b>ETMFIFOFULL</b> は ETM FIFO がフルの場合にアサートされ、FIFO がドレインされる までプロセッサはストールします。これによって、トレースが欠落しないことが保証されます。 |
| DSYNC       | 出力 | DWT からの同期化パルス                                                                                                                    |

# A.13 AHB トレースマクロセル インタフェース

*AHBトレースマクロセル* (HTM) インタフェースの信号の一覧を、テーブル A-13 に示します。

## テーブル A-13 HTM インタフェース

| 名前               | 方向 | 説明                                                                   |
|------------------|----|----------------------------------------------------------------------|
| HTMDHADDR[31:0]  | 出力 | 32 ビットのアドレス                                                          |
| HTMDHTRANS[1:0]  | 出力 | 現在のデータ転送のタイプを示す出力。この出力の値は IDLE、<br>NONSEQUENTIAL、SEQUENTIAL のいずれかです。 |
| HTMDHSIZE[1:0]   | 出力 | アクセスのサイズを示します。値は 8、16、32 ビットのいずれかで<br>す。                             |
| HTMDHBURST[2:0]  | 出力 | 転送がバーストの一部かどうかを示す出力。                                                 |
| HTMDHPROT[3:0]   | 出力 | アクセスに関する情報を提供します。                                                    |
| HTMDHWDATA[31:0] | 出力 | 32 ビットの書き込みデータバス。                                                    |
| HTMDHWRITE       | 出力 | 書き込み、読み出しではありません。                                                    |
| HTMDHRDATA[31:0] | 出力 | 読み出しデータバス                                                            |
| HTMDHREADY       | 出力 | 準備完了信号                                                               |
| HTMDHRESP[1:0]   | 出力 | 転送応答ステータス。OKAY または ERROR です。                                         |

# A.14 テストインタフェース

テストインタフェースの信号の一覧を、テーブル A-14 に示します。

## テーブル A-14 テストインタフェース

| 名前        | 方向 | 説明                                                               |
|-----------|----|------------------------------------------------------------------|
| SE        | 入力 | スキャンは許可されています。                                                   |
| RSTBYPASS | 入力 | スキャンテストのリセットバイパス。 <b>PORESETn</b> は、スキャンテスト中に<br>使用される唯一のリセットです。 |
| CGBYPASS  | 入力 | スキャンテスト用のアーキテクチャ上のクロックゲート バイパス                                   |

# A.15 WIC インタフェース

WIC インタフェースの信号の一覧を、テーブル A-15 に示します。

## テーブル A-15 WIC インタフェースの信号

| 名前         | 方向 | 説明                                                                       |
|------------|----|--------------------------------------------------------------------------|
| WAKEUP     | 出力 | コアをアクティブにしなくてはならないことを示す<br>PMU からの信号(アクティブ HIGH)                         |
| WICSENSE   | 出力 | WIC がどの入力ラインに対しての応答として WAKEUP 信号を生成するかを示す信号のセット(アクティブ HIGH)              |
| WICPEND    | 出力 | NVIC のキャプチャされた割り込み情報                                                     |
| WICENACK   | 出力 | アクティブ HIGH で、 <b>SLEEPDEEP</b> が PMU への<br><b>WICSLEEP</b> 応答であることを示します。 |
| WICDSREQn  | 出力 | NVIC に対して、SLEEPDEEP モードを WIC スリープにする要求(アクティブ LOW)                        |
| FCLK       | 入力 | NVIC の <b>FCLK</b> 入力に同期したクロック                                           |
| nRESET     | 入力 | 非同期なアクティブ LOW のリセット                                                      |
| WICDISABLE | 入力 | デバッガのアクティブ信号。この信号により、デ<br>バッガが接続されているときは WIC モードが禁止さ<br>れます。             |
| WICINT     | 入力 | ペリフェラルのアクティブ HIGH 割り込み、デバッ<br>グモニタ、NMI、RXEV 信号のいずれか、またはこれ<br>らの組み合わせ     |
| WICMASK    | 入力 | WIC がどの入力ラインに対しての応答として<br>WAKEUP 信号を生成するかを示す信号のセット(ア<br>クティブ HIGH)       |
| WICLOAD    | 入力 | 割り込み感知度リストを NVIC から WIC にロードします。                                         |
| WICCLEAR   | 入力 | WIC の感知度リストをクリアします。                                                      |
| WICENREQ   | 入力 | <b>SLEEPDEEP</b> モードを、PMU からの WIC モードスリープ要求にします。                         |
| WICDSACKn  | 入力 | アクティブ LOW で、 <b>SLEEPDEEP</b> が NVIC からの <b>WICSLEEP</b> 応答であることを示します。   |

# 付録 B リビジョン

この付録では、本書の発行版間の技術的な相違点について説明します。

E版とF版の相違点をテーブル B-1 に示し、F版とG版の相違点をテーブル B-2 p. B-5 に示します。

## テーブル B-1 E 版と F 版の相違点

| 改訂内容                                                                                             | 場所              |
|--------------------------------------------------------------------------------------------------|-----------------|
| 序文のプロセッサ情報を更新                                                                                    | プロセッサについてp. 1-2 |
| プロセッサのブロック図を更新                                                                                   | 図 1-1 p. 1-5    |
| 序文に以下の情報を追加         ・ TPIU のサブセクション         ・ SW/SWJ-DP に関する注意サブセクション         ・ ROM テーブルのサブセクション |                 |
| 序文のプロセッサコア情報を更新                                                                                  | プロセッサコア p. 1-5  |
| APB バスのバージョンを 3.0 に更新                                                                            | バスマトリックス p. 1-7 |

| 改訂内容                                                                                             | 場所                                             |
|--------------------------------------------------------------------------------------------------|------------------------------------------------|
| 構成可能なオプションに関する情報を以下を含むように拡張         ・ DWT の構成可能性に関する情報         ・ ITM、AHB-AP、FPB、および監視に関するサブセクション |                                                |
| rlp1 と r2p0 の機能的な相違点を示すために新しくサ<br>ブセクションを追加                                                      | <i>rIp1 と r2p0 の機能面の相違点</i> p. 1-21            |
| プログラマモデルに関する情報を追加                                                                                | プログラマモデルについてp. 2-2                             |
| 実行プログラム ステータスレジスタの ICI フィールド<br>の定義を更新                                                           | テーブル 2-3 p. 2-8                                |
| サポートされていない Thumb 命令の表を削除                                                                         |                                                |
| 表 5-1 に関する 2 つ目の脚注を削除                                                                            | テーブル 5-1 p. 5-4                                |
| ベクタテーブルに関する注意とリセットの説明の追加                                                                         | ベクタテーブルとリセット p. 5-22                           |
| SLEEPING 信号と SLEEPDEEP 信号の説明を更新                                                                  | システム電力管理 p. 7-3                                |
| スリープ機能の拡張に関する説明を追加                                                                               | スリープの延長 p. 7-5                                 |
| 補助制御レジスタの追加                                                                                      | テーブル 8-1 p. 8-3 および <i>NVIC レジスタの説明</i> p. 8-7 |
| 割り込み要求 (IRQ)0 $\sim$ 31 優先度レジスタを 0 $\sim$ 3 に変更                                                  | テーブル 8-1 p. 8-3                                |
| 割り込み要求 (IRQ)236 ~ 239 優先度レジスタを 224<br>~ 239 に変更                                                  | テーブル 8-1 p. 8-3                                |
| HCLK を FCLK に変更                                                                                  | レベル割り込みとパルス割り込みの比較 p. 8-48                     |
| 昇順 MPU 領域優先度情報の追加                                                                                | <i>MPU について</i> p. 9-2                         |
| 新しい段落を追加                                                                                         | コアデバッグについてp. 10-2                              |
| デバッグコアレジスタ セレクタレジスタの REGSEL<br>ビットフィールドの機能を更新                                                    | テーブル 10-3 p. 10-8                              |
| 新しい段落を追加                                                                                         | システムデバッグについてp. 11-2                            |
| FPB の削除に関する段落を追加                                                                                 | <i>FPB</i> p. 11-6                             |

| 改訂内容                                        | 場所                                                                                                   |
|---------------------------------------------|------------------------------------------------------------------------------------------------------|
| フラッシュパッチ レジスタを実装するかしないかの<br>構成に関する注意の追加     | <i>FPB のプログラマモデル</i> p. 11-7                                                                         |
| 最初の箇条書きを更新                                  | <i>DWT</i> p. 11-13                                                                                  |
| DWT レジスタを実装するかしないかの構成に関する<br>注意の追加          | DWT レジスタの概要と説明 p. 11-13                                                                              |
| DWT 制御レジスタのリセット状態を更新                        | <i>DWT 制御レジスタ</i> p. 11-16                                                                           |
| DWT 制御レジスタのビット割り当てを更新                       | 図 11-5 p. 11-17 および テーブル 11-7 p. 11-17                                                               |
| ITM レジスタを実装するかしないかの構成に関する注意の追加              | <i>ITM レジスタの概要と説明</i> p. 11-33                                                                       |
| ITM トレース制御レジスタの TSENA フィールドビッ<br>トの機能を更新    | テーブル 11-22 p. 11-39                                                                                  |
| AHB-AP レジスタを実装するかしないかの構成に関する注意の追加           | AHB-AP レジスタの概要と説明 p. 11-44                                                                           |
| AHB-AP バンクデータ レジスタの DATA フィールド<br>のリセット値を更新 | テーブル 11-32 p. 11-49                                                                                  |
| デバッグ機能がない場合の情報の追加                           | DP について p. 13-2                                                                                      |
| 排他メモリアクセスに関する情報を更新                          | <i>排他アクセス</i> p. 12-6 および <i>排他アクセス</i> p. 12-8                                                      |
| ビットバンドアクセスに関する注意を更新                         | ビットバンドアクセス p. 12-14                                                                                  |
| ETM のブロック図を更新                               | ⊠ 14-1 p. 14-3                                                                                       |
| HCLK と CLK を FCLK に変更                       | テーブル 14-2 p. 14-5、テーブル 14-3 p. 14-5、<br>テーブル 14-4 p. 14-6、テーブル 14-5 p. 14-6、お<br>よびテーブル 14-6 p. 14-6 |

| 改訂内容                                      | 場所                             |
|-------------------------------------------|--------------------------------|
| ETMトリガイベント レジスタの説明を更新                     | テーブル 14-9 p. 14-16             |
| ETM ステータスレジスタの説明を更新                       |                                |
| TraceEnable レジスタをトレース開始 / 停止リソース<br>制御に変更 |                                |
| TraceEnable 制御2レジスタを追加                    | _                              |
| ロックステータス レジスタを追加                          | _                              |
| FIFOFULL 領域レジスタの説明を追加                     | _                              |
| FIFOFULL レベルレジスタの説明を追加                    | _                              |
| CoreSight トレース ID レジスタの説明を更新              |                                |
| ETM 制御レジスタの実装ビットの説明を拡張                    | <i>ETM 制御レジスタ</i> p. 14-20     |
| TraceEnable 制御 1 レジスタの説明を更新               | TraceEnable 制御 1 レジスタ p. 14-22 |
| ETM ID レジスタの説明をリビジョン 2 を反映するように更新         | <i>ETM ID レジスタ</i> p. 14-22    |
| ETM イベントリソースに関するサブセクションを追加                | <i>ETM イベントリソース</i> p. 14-23   |
| クロストリガ インタフェースに関するサブセクショ<br>ンを追加          | クロストリガ インタフェース p. 14-24        |
| 分岐ステータスインタフェースのセクションを更新                   | 分岐ステータスインタフェース p. 15-6         |
| HADDRICore と HTRANSICore に関する注意を削除        | 分岐ステータスインタフェース p. 15-6         |
| オペコードシーケンスのタイミング図の例を更新                    | 図 15-9 p. 15-13                |
| APB インタフェース入力の説明を追加                       | <i>APB インタフェース</i> p. 17-7     |

| 改訂内容                                                                                                                                                                                                                                                        | 場所                                                    |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------|
| TPIU レジスタを実装するかしないかの構成に関する<br>注意の追加                                                                                                                                                                                                                         | <i>TPIU レジスタの概要</i> p. 17-8                           |
| 概要表と説明から以下の TPIU レジスタを削除 ・ トリガ制御レジスタ ・ EXTCTL ポートレジスタ ・ テストパターン レジスタ                                                                                                                                                                                        | テーブル 17-5 p. 17-8 および <i>TPIU レジスタの説明</i><br>p. 17-10 |
| <ul> <li>概要表と説明に以下の TPIU レジスタを追加</li> <li>統合レジスタ: TRIGGER</li> <li>統合モード制御レジスタ</li> <li>統合レジスタ: FIFO データ 0</li> <li>統合レジスタ: FIFO データ 1</li> <li>クレームタグ セットレジスタ</li> <li>クレームタグ クリアレジスタ</li> <li>デバイス ID レジスタ</li> <li>PID レジスタ</li> <li>CID レジスタ</li> </ul> |                                                       |

## テーブル B-2 F 版と G 版の相違点

| 改訂内容                                                   | 場所                                  |
|--------------------------------------------------------|-------------------------------------|
| <i>ウェークアップ割り込みコントローラ</i> (WIC) を Cortex-M3<br>ブロック図に追加 | 図 1-1 p. 1-5                        |
| セクション 1-2 とセクション 1-3 を統合                               | コンポーネント、階層、実装 p. 1-4                |
| r1p1 と r2p0 の機能的な相違点を示すために新しくサブセ<br>クションを追加            | r1p1 と r2p0 の機能面の相違点 p. 1-21        |
| WIC に関して新しくサブセクションを追加                                  | <i>WIC</i> p. 1-10                  |
| FIXHMASTERTYPE ピンに関する新しい箇条書きを追加                        | <i>r1p1 と r2p0 の機能面の相違点</i> p. 1-21 |
| サポートされている命令の表を削除                                       | 2 章 Programmer's Model              |
| スタックされた xPSR に関してより詳しい情報を追加                            | <i>xPSR ビットの保存</i> p. 2-9           |
| 構成制御レジスタのリセット値を 0x00000200 に変更                         | テーブル 3-1 p. 3-2                     |

# テーブル B-2 F 版と G 版の相違点 (続く)

| 改訂内容                                                                 | 場所                                                                                      |
|----------------------------------------------------------------------|-----------------------------------------------------------------------------------------|
| システムメモリ領域と Vendor_SYS メモリ領域をメモリ領域のアクセス許可の表に追加                        | テーブル 4-2 p. 4-4                                                                         |
| 専用ペリフェラルバスのメモリ領域を +0000000 に変更                                       | _                                                                                       |
| SLEEPHOLDREQ を SLEEPHOLDREQn に変更                                     | 本書全体                                                                                    |
| SLEEPHOLDACK を SLEEPHOLDACKn に変更                                     | 本書全体                                                                                    |
| DEEPSLEPP 信号を SLEEPDEEP に変更                                          | 本書全体                                                                                    |
| DBGRESTARTACK を DBGRESTARTED に変更                                     | 本書全体                                                                                    |
| DBGRESTARTREQ を DBGRESTART に変更                                       | 本書全体                                                                                    |
| WIC に関して新しくサブセクションを追加                                                | <i>ウェークアップ割り込みコントローラの使用</i><br>p. 7-6                                                   |
| 割り込み要求 (IRQ)224 ~ 239 の優先度レジスタのアドレスを 0xE000E4EC に変更                  | テーブル 8-1 p. 8-3                                                                         |
| C_MASKINTS フィールドの機能の説明を拡張                                            | テーブル 10-2 p. 10-5                                                                       |
| DWT 機能レジスタの設定を更新                                                     | テーブル 11-18 p. 11-30                                                                     |
| ETMIA のタイミング情報に対する細かな変更                                              | 図 15-4 p. 15-9                                                                          |
| ETMIVALID のタイミング情報に関する変更                                             | 図 15-7 p. 15-11                                                                         |
| SLEEPHOLDREQn をその他の入力ポートのタイミングパ<br>ラメータの表から削除                        | テーブル 19-1 p. 19-2                                                                       |
| 低電力入力ポートのタイミングパラメータの表を追加                                             | テーブル 19-2 p. 19-2                                                                       |
| <b>FIXHMASTERTYPE</b> をデバッグ入力ポートのタイミングパ<br>ラメータの表に追加                 | テーブル 19-6 p. 19-4                                                                       |
| 表見出しで入力を出力に変更                                                        | テーブル 19-9 p. 19-5、テーブル 19-11<br>p. 19-6、およびテーブル 19-12 p. 19-8 〜テーブル 19-16 p. 19-10 のすべて |
| SLEEPING、SLEEPDEEP、および SLEEPHOLDACKn をそ<br>の他の出力ポートのタイミングパラメータの表から削除 | <i>その他の出力ポートのタイミングパラメータ</i><br>p. 19-5                                                  |
| SLEEPDEEP、SLEEPING、SLEEPHOLDREQ、および<br>SLEEPHOLDACK を削除              | テーブル A-3 p. A-4                                                                         |

# テーブル B-2 F 版と G 版の相違点 (続く)

| 改訂内容                                                | 場所                            |
|-----------------------------------------------------|-------------------------------|
| 低電力インタフェース信号に関して新しくセクションを追<br>加                     | <i>低電力インタフェースの信号</i> p. A-7   |
| WIC インタフェース信号に関して新しくセクションを追加                        | <i>WIC インタフェースの信号</i> p. A-18 |
| SLEEPHOLDACKn をその他の信号の表から削除                         | テーブル A-3 p. A-4               |
| 低電力インタフェース信号の表の SLEEPHOLDREQn の説<br>明でアサートをデアサートに変更 | テーブル A-5 p. A-7               |
| <b>FIXMASTERTPYE</b> を AHB-AP インタフェース信号のリストに追加      | テーブル A-11 p. A-13             |

# 用語集

この用語集では、ARM Limited の発行する技術文書で使用されている用語のいくつかについて説明します。

#### アボート

Abort。試みられたメモリアクセスが無効であるか許可されていない、もしくはメモリアクセスによって返されたデータが無効であることをコアに通知する機構。アボートは、無効なまたは保護された命令やデータメモリへのアクセスを実行した結果として、外部メモリシステムまたは内部メモリシステムによって引き起こされる可能性があります。

アボート (Data Abort)、外部アボート (External Abort)、プリフェッチアボート (Prefetch Abort) も参照して下さい。

#### アドレシングモード

Addressing modes。命令で使用する値を生成するために、複数のさまざまな命令で共有される、各種の機構。

#### アドバンスト ハイパフォーマンスバス(AHB)

Advanced High-performance Bus。アドレス/制御フェーズとデータフェーズとの間である決まったパイプラインを使用するバスプロトコル。AMBA AXI プロトコルで提供されている機能のサブセットのみをサポートします。完全なAMBA AHB プロトコル仕様には、一般的なマスタ/スレーブの設計資産(IP)

を使った開発では必要とされない機能が多く含まれているため、通常はプロトコルのサブセットだけを使用することをお勧めします。このサブセットは、AMBA AHB-Liteプロトコルとして定義されています。

アドバンスト マイクロコントローラバス アーキテクチャ (Advanced Microcontroller Bus Architecture) と AHB-Lite も参照して下さい。

#### アドバンスト マイクロコントローラバス アーキテクチャ (AMBA)

Advanced Microcontroller Bus Architecture。相互接続のための方針が記載された、プロトコル仕様のファミリ。AMBA は、オンチップバスに関する ARM のオープンな規格です。システムオンチップ(SoC)(System-on-Chip) を構築する機能ブロックの相互接続と管理のための方針が詳しく記載された、オンチップバスの仕様です。1つまたは複数の CPU または信号プロセッサ、および複数のペリフェラルを含む組み込みプロセッサの開発に役立ちます。AMBA は、SoC モジュール用の共通バックボーンを定義することによって、再利用可能な設計手法をより完全なものにします。

#### アドバンスト ペリフェラルバス(APB)

Advanced Peripheral Bus。AXI や AHB よりも単純なバスプロトコル。タイマ、割り込みコントローラ、UART、I/O ポートなどの補助的な、または汎用のペリフェラルで使用するために設計されています。メインのシステムバスへの接続は、システムとペリフェラルとの間のバスブリッジを経由して行なわれていて、システムの消費電力を抑えられます。

アドバンスト ハイパフォーマンスバス (Advanced High-performance Bus) 参照。

**AHB** 

AHB-Lite

**AHB アクセスポート (AHB-AP)**AHB Access Port。DAP のオプションコンポーネントで、SoC への AHB インタフェースを提供します。

AHB-AP AHB アクセスポート (AHB Access Port) 参照。

完全な AMBA AHB プロトコル仕様のサブセット。大部分の AMBA AHB マスタ/スレーブ設計に必要なすべての基本機能を提供しており、特に複数レイヤの AMBA 相互接続で使用されます。ほとんどの場合、完全な AMBA AHBインタフェースで提供されている追加の機能は、AMBA AXI プロトコルインタフェースで実装するとより効率的になります。

#### AHB トレースマクロセル

AHB Trace Macrocell。プロセッサコアに接続されたときに、トレースポートにデータのトレース情報を出力するハードウェアマクロセル。

**アラインド** Aligned。データサイズで決まるバイト数で割り切れるアドレスに保存された データ項目を、アラインド、またはアラインしていると呼びます。アライン しているワードとハーフワードのアドレスは、それぞれ 4 と 2 で割り切れま す。したがって、ワードアラインドとハーフワードアラインドという用語は、 それぞれ 4 と 2 で割り切れるアドレスを規定しています。

**AMBA** 

アドバンスト マイクロコントローラバス アーキテクチャ (Advanced Microcontroller Bus Architecture) 参照。

#### アドバンスト トレースバス (ATB)

Advanced Trace Bus。CoreSight のトレースキャプチャ資源を共有するため、トレースデバイスによって使用されるバス。

**APB** 

アドバンスト ペリフェラルバス (Advanced Peripheral Bus) 参照。

#### 特定用途向け集積回路 (ASIC)

Application Specific Integrated Circuit。特定用途の機能を発揮するために設計された集積回路。特注または量産が可能です。

#### 特定用途用標準部品/製品(ASSP)

Application Specific Standard Part/Product。特定用途の機能を発揮するために設計された集積回路。通常は、2つ以上の個別の回路機能から成り、いくつかの特定用途市場の製品群への使用に適するようにビルディングブロックとして統合されています。

アーキテクチャ

Architecture。プロセッサとプロセッサに接続されている構成要素を特徴付けるハードウェアおよびソフトウェアの構成。装置の動作を記述するときに、装置を似たような特徴でまとめて扱えるようにします。例えば、ハーバードアーキテクチャ、命令セットアーキテクチャ、ARMv7-Mアーキテクチャなど。

ARM 命令

ARM instruction。ARM 命令セットアーキテクチャ (ISA)(Instruction Set Architecture) の命令。これらの命令は Cortex-M3 では実行できません。

ARM 状態

ARM state。プロセッサ状態のうち、プロセッサが ARM ISA の命令を実行する状態。Cortex-M3 プロセッサは Thumb 状態でのみ動作し、ARM 状態では動作しません。

ASIC

特定用途向け集積回路 (Application Specific Integrated Circuit) 参照。

**ASSP** 

特定用途用標準部品 / 製品 (Application Specific Standard Part/Product) 参照。

ATB

アドバンスト トレースバス (Advanced Trace Bus) 参照。

ATB ブリッジ

ATB bridge。同期 ATB ブリッジは、パイプラインステージの追加によって、タイミング収束を容易にするレジスタスライスを提供します。また、2 つの同期 ATB ドメイン間の単方向リンクを提供します。

非同期 ATB ブリッジは、非同期クロックを使用した 2 つの ATB ドメイン間 の単方向リンクを提供します。これは、異なるクロックドメインにあるコンポーネントを ATB ポートで接続するのをサポートすることが目的です。

#### ベースレジスタ

Base register。命令のアドレス計算の基準値を保持するため、ロード / ストア命令で指定されるレジスタ。命令とそのアドレシングモードによっては、ベースレジスタ値にオフセットが加算または減算されて、メモリに送信するアドレスが形成される場合があります。

#### ベースレジスタ ライトバック

Base register write-back。アドレスが連続したメモリ内の次の上位アドレスまたは次の下位アドレスを指し示すように、命令のターゲットアドレスの計算に使用するベースレジスタの内容を更新すること。これによって、連続的な命令による転送のためのターゲットアドレスをフェッチする必要がなく、連続するメモリに対してより高速なバーストアクセスが可能になります。

ビート

Beat。1つのバースト転送中の個々のデータ転送に対するもう1つの言い方。 例えば、INCR4バーストは4ビートで構成されます。

BE-8

バイト不変システムでの、ビッグエンディアン形式のメモリビュー。

BE-32、LE、バイト不変 (Byte-invariant)、ワード不変 (Word-invariant) も参照して下さい。

BE-32

ワード不変システムでの、ビッグエンディアン形式のメモリビュー。

BE-8、LE、バイト不変 (Byte-invariant)、ワード不変 (Word-invariant) も参照して下さい。

ビッグエンディアン

Big-endian。データワード内の最上位バイトから最下位バイトまでが、メモリ 内のアドレスの昇順に保存されるバイト配列方式。

リトルエンディアン (Little-endian) とエンディアン形式 (Endianness) も参照して下さい。

#### ビッグエンディアン メモリ

Big-endian memory。次のようなメモリです。

- ワードアラインされたアドレスのバイトまたはハーフワードが、そのアドレスのワード内で最上位のバイトまたはハーフワードである。
- ハーフワードアラインされたアドレスのバイトが、そのアドレスのハーフワード内で最上位バイトである。

リトルエンディアン メモリ (Little-endian memory) も参照して下さい。

## バウンダリスキャン チェイン

Boundary scan chain。バウンダリスキャン チェインは、標準の JTAG TAP インタフェースを使用してバウンダリスキャン技術を実装しているデバイスのシリアル接続で構成されます。各デバイスには少なくとも 1 つの TAP コントローラがあり、TDIと TDO との間の接続チェインを形成するシフトレジスタ

を搭載しています。このチェインを通して、テストデータがシフトされます。 プロセッサには数個のシフトレジスタを搭載できるため、デバイスの指定し た部分にアクセスすることができます。

#### 分岐フォールディング

Branch folding。実行パイプラインに送られる命令ストリームから、分岐命令を完全に取り除く手法。

#### ブレークポイント

Breakpoint。プログラムの実行を停止させようとする位置にある命令を識別するために、デバッガによって提供される機構。プログラマはブレークポイントを挿入することによって、プログラムの実行中の決まった位置で、レジスタの内容、メモリの位置、変数の値を確認して、プログラムが正常に動作しているかどうかをテストすることができます。プログラムのテストが完了した後で、ブレークポイントは削除されます。

ウォッチポイントも参照

#### バースト

Burst。連続アドレスに対する一連の転送。アドレスが連続しているため、2 回目以降の転送ではアドレスを指定する必要がありません。この方法によって、一連の転送の実行速度が向上します。AMBA 経由のバーストは、バーストの長さとアドレスのインクリメント方法を示す信号によって制御されます。

ビートも参照

#### バイト

Byte。8ビットのデータ項目。

#### パイト不変

Byte-invariant。バイト不変のシステムでは、リトルエンディアンとビッグエンディアンの動作が切り替えられても、メモリの各バイトのアドレスは変更されません。1バイトを超えるデータ項目を構成するバイトが、メモリアクセスリにストアするとき、そのデータ項目を構成するバイトが、メモリアクセスのエンディアン形式に応じて正しい順序に配列されます。ARM アーキテクチャでは、ARMv6 およびそれ以降のバージョンでバイト不変システムがサポートされています。バイト不変のサポートが選択されている場合は、アンアラインドのハーフワードとワードによるメモリアクセスもサポートされます。複数ワードアクセスは、ワードアラインしている必要があります。

ワード不変 (Word-invariant) も参照して下さい。

#### クロックゲート

Clock gating。制御信号でマクロセルのクロック信号をゲートし、そのクロックを使用することによって、マクロセルの動作状態が制御されます。

#### 命令当たりのクロック数(CPI)

Clocks Per Instruction。命令当たりのサイクル数 (CPI)(Cycles Per Instruction) 参照。

#### コールドリセット

Cold reset。パワーオンリセット (power-on reset) と呼ばれることもあります。

ウォームリセット (Warm reset) 参照。

コンテキスト

Context。マルチタスクのオペレーティングシステム上で各プロセスが動作する環境。

高速コンテキストスイッチ (Fast context switch) も参照して下さい。

コア

Core。ALU、データパス、汎用レジスタ、プログラムカウンタ、命令デコードおよび制御回路を含む、プロセッサの一部。

コアリセット

Core reset。ウォームリセット (Warm reset) 参照。

CoreSight

完全なシステム オンチップ (SoC) のモニタ、トレース、デバッグを行うため のインフラストラクチャ。

CPI

命令当たりのサイクル数 (Cycles per instruction) 参照。

Cycles Per Instruction。命令当たりのサイクル数 (CPI)

命令当たりのサイクル数(または命令当たりのクロック数)は、1クロックサイクルで実行可能なコンピュータ命令の数の指標です。この性能指標は、同じ命令セットを実装した異なる CPU の性能を比較するために使用できます。値が低いほど、パフォーマンスが高いことを意味します。

データアボート

Data Abort。データメモリの不正な位置にアクセスが試みられたことを、メモリシステムからコアへ通知する方法。プロセッサがアボートを引き起こしたデータを使用しようとした場合、例外を引き起こす必要があります。

アボートも参照

DCode メモリ

DCode Memory。0x00000000 ~ 0x1FFFFFFFF のメモリ空間。

デバッグアクセス ポート(DAP)

Debug Access Port。一種の TAP ブロックであり、システムバスへのアクセスでは AMBA の AHB または AHB-Lite マスタとして動作します。 DAP は、システム規模のデバッグをサポートする回路ブロック群を総称するために使用される用語です。 DAP はモジュラーコンポーネントで、単一のデバッグインタフェースを通して、メモリマップされた AHB や CoreSight APB など複数のシステムに対して、任意のアクセスをサポートするよう拡張可能なように意図されています。

デバッガ

Debugger。ソフトウェアの障害を検出し、場所を特定し、修正するのに使用されるプログラムと、ソフトウェアのデバッグをサポートするカスタムハードウェアを組み合わせたデバッグシステム。

#### エンベデッドトレース マクロセル(ETM)

Embedded Trace Macrocell。ハードウェアマクロセルで、プロセッサコアに接続されたときに、トレースポートに命令トレース情報を出力します。

エンディアン形式

Endianness。バイトの順序。データワードの連続するバイトがメモリに保存される順序を決定する方式。システムのメモリマッピングの見え方。

リトルエンディアン (Little-endian) とビッグエンディアン (Big-endian) も参照して下さい。

**ETM** 

エンベデッドトレース マクロセル (Embedded Trace Macrocell)参照。

例外

Exception。エラーまたはイベントで、これが発生するとプロセッサは現在実行中の命令ストリームを停止し、特定の例外ハンドラまたは割り込み処理ルーチンを実行します。例外には外部割込みや NMI のほか、プログラムの実行を中断する必要があるほど深刻だと見なされるフォールトやエラーイベントが含まれます。例として、無効なメモリアクセス、外部割り込み、未定義命令を実行しようとした場合が挙げられます。例外が発生すると、通常のプログラムフローが中断され、対応する例外ベクタで実行が再開されます。例外ベクタには、例外を処理する割り込み処理ルーチンの最初の命令が含まれています。

例外ハンドラ

Exception handler。割り込み処理ルーチン (Interrupt service routine) 参照。

例外ベクタ

Exception vector。割り込みベクタ (Interrupt vector) 参照。

外部 PPB

External PPB。0xE0040000 ~ 0xE00FFFFF の PPB メモリ空間。

フラッシュパッチおよびブレークポイントユニット(FPB)

Flash Patch and Breakpoint unit。アドレス一致タグのセットであり、フラッシュメモリへのアクセスを SRAM の特別な部分へのアクセスに変更します。これによって、フラッシュメモリの位置にパッチをあてることで、ブレークポイントを設定したり、すばやい修正または変更が可能になります。

フォーマッタ

Formatter。フォーマッタは ETB と TPIU の内部入力ブロックであり、トレースソースの ID をデータに埋め込んで単一のトレースストリームを形成します。

ハーフワード

Halfword。16 ビットのデータ項目。

ホールトモード

Halt mode。互いに排他的なデバッグモードのうちの1つ。ホールトモードでは、ブレークポイントまたはウォッチポイントに遭遇したときに、すべてのプロセッサの実行が停止します。すべてのプロセッサの状態、コプロセッサの状態、メモリと I/O の位置を、JTAG インタフェースから検査および変更できます。

モニタデバッグモード (Monitor debug-mode) も参照して下さい。

ホスト

Host。データや他のサービスを別のコンピュータに提供するコンピュータ。 特に、デバッグ対象のターゲットにデバッグサービスを提供しているコン ピュータ。 HTM AHBトレースマクロセル (AHB Trace Macrocell) 参照。

**ICode メモリ** ICode Memory。0x00000000 ~ 0x1FFFFFFF のメモリ空間。

**不正命令** Illegal instruction。アーキテクチャで未定義の命令。

実装定義

Implementation-defined。動作がアーキテクチャで定義されておらず、個別の

実装によって定義や文書化が行われます。

実装固有

Implementation-specific。動作がアーキテクチャで定義されていないが、実装ごとに文書化する必要がないことを意味します。使用可能な実装オプションが多数あり、選択したオプションによってソフトウェアの互換性に影響がない場合に使用されます。

命令サイクル数

Instruction cycle count。命令がパイプラインの実行ステージを占有するサイク

ル数。

計装トレース

Instrumentation trace。 リアルタイムシステムをデバッグするためのコンポーネントであり、メモリマップの簡単なトレースインタフェースで、printf 形式

のデバッグを提供します。

インテリジェント電力管理(IEM)

Intelligent Energy Management。デバイスの消費電力を低減するために使用される技術で、動的な電圧スケーリングとクロック周波数の変更を可能にしま

す。

内部 PPB Internal PPB。0xE0000000 ~ 0xE003FFFF の PPB メモリ空間。

割り込み処理ルーチン Interrupt service routine。割り込みが発生したときに、プロセッサの制御が渡

されるプログラム。

**割り込みベクタ** Interrupt vector。下位メモリにある多くの固定アドレスの1つで、対応する割

り込み処理ルーチンの最初の命令が含まれています。

ジョイントテスト アクショングループ (JTAG)

Joint Test Action Group。IEEE 1149.1 規格を策定した団体の名前。この規格では、集積回路デバイスのインサーキットテストに使用される、バウンダリスキャン アーキテクチャが定義されています。頭文字の JTAG で広く知られて

います。

JTAG ジョイントテスト アクショングループ (Joint Test Action Group) 参照。

#### JTAG デバッグポート (JTAG-DP)

JTAG Debug Port。デバッグアクセス用に標準の JTAG インタフェースを提供する DAP 用のオプションの外部インタフェース。

JTAG-DP

ITAG デバッグポート (ITAG Debug Port) 参照。

LE

バイト不変とワード不変の両方のシステムにおける、リトルエンディアン形式のメモリビュー。バイト不変 (Byte-invariant) とワード不変 (Word-invariant) も参照して下さい。

リトルエンディアン

Little-endian。データワード内の最下位バイトから最上位バイトまでが、メモリ内のアドレスの昇順に保存されるバイト配列方式。

ビッグエンディアン (Big-endian) とエンディアン形式 (Endianness) も参照して下さい。

#### リトルエンディアンメモリ

Little-endian memory。 次のようなメモリです。

- ワードアラインされたアドレスのバイトまたはハーフワードが、そのアドレスにあるワード内の最下位のバイトまたはハーフワードである。
- ハーフワードアラインされたアドレスのバイトが、そのアドレスにある ハーフワード内の最下位バイトである。

ビッグエンディアンメモリ (Big-endian memory) も参照して下さい。

### ロード / ストアアーキテクチャ

Load/store architecture。データ処理動作が、直接メモリの内容に対して行われるのではなく、レジスタの内容に対してのみ行われるプロセッサアーキテクチャ。

#### ロードストア ユニット(LSU)

Load Store Unit。ロード / ストア転送を処理するプロセッサの部分。

LSU

ロードストア ユニット (Load Store Unit) 参照。

マクロセル

Macrocell。インタフェースと動作が定義された複合回路ブロック。一般的な VLSI システムは、複数のマクロセル(プロセッサ、ETM、メモリブロックな ど)と、特定用途の論理回路で構成されます。

#### メモリコヒーレンシ

Memory coherency。メモリは、データ読み出しまたは命令フェッチによって 読み出された値が、最後にその位置に書き込まれた値と一致していれば、コ ヒーレントです。メモリコヒーレンシは、メインメモリ、ライトバッファ、 キャッシュを搭載したシステムのように、使用可能な物理位置が複数存在す る場合には、実現が容易ではありません。

#### メモリ保護ユニット (MPU)

Memory Protection Unit。メモリブロックに対するアクセス許可を制御するハードウェア。MMU とは異なり、MPU はアドレスを変更しません。

#### マイクロプロセッサ

Microprocessor。プロセッサ (Processor) 参照。

#### モニタデバッグモード

Monitor debug-mode。互いに排他的なデバッグモードのうちの1つ。モニタデバッグモードでは、プロセッサは、デバッグモニタまたはオペレーティングシステムのデバッグタスクで提供されるソフトウェアアボートハンドラを許可します。これによって、ブレークポイントまたはウォッチポイントに遭遇して、通常のプログラム実行が中断している間であっても、重要なシステム割り込み処理を継続することができます。

ホールトモード

MPU

メモリ保護ユニット (Memory Protection Unit) 参照。

マルチレイヤ

Multi-layer。クロスバースイッチに似た相互接続方式。相互接続の各マスタにはそれぞれのスレーブへの直接リンクがあり、このリンクは他のマスタとは共有されません。これによって、各マスタは他のマスタと並列に転送を処理できます。マルチレイヤ相互接続での競合は、ペイロードの宛先、通常はスレーブでのみ発生します。

#### ネスト型ベクタ割り込みコントローラ (NVIC)

Nested Vectored Interrupt Controller。プロセッサに、構成可能な割り込み処理

機能を提供します。

**NVIC** 

ネスト型ベクタ割り込みコントローラ (Nested Vectored Interrupt Controller)

ペナルティ

Penalty。命令フローが仮定または予想と異なるため、実行ステージの有効な

パイプライン動作が発生しないサイクル数。

PFU

プリフェッチユニット (Prefetch Unit) 参照。

**PMU** 

電力管理ユニット (Power Management Unit)

#### 電力管理ユニット (PMU)

Power Management Unit。プロセッサに電力管理機能を提供します。

パワーオンリセット

Power-on reset。コールドリセット (Cold reset) 参照。

**PPB** 

専用ペリフェラルバス (Private Peripheral Bus) 参照。

プリフェッチ

Prefetching。パイプライン処理のプロセッサで、先行する命令の実行が完了する前に、その後の命令をメモリからフェッチしてパイプラインに送り込む処理。命令のプリフェッチは、その命令が必ず実行されることを意味しません。

プリフェッチアボート

Prefetch Abort。メモリの不正な位置から命令がフェッチされたことを、メモリシステムからコアへ通知すること。プロセッサがその命令を実行しようとした場合、例外を引き起こす必要があります。プリフェッチアボートは、無効な命令メモリへのアクセスを試みた結果として、外部または内部のメモリシステムが引き起こす可能性があります。

データアボート (Data Abort)、アボート (Abort) も参照して下さい。

プリフェッチユニット (PFU) Prefetch Unit。PFU は、サイクル毎に1ワードを供給可能なメモリシステムから命令をフェッチします。PFU は3ワードまでのフェッチを FIFO にバッファすることができます。つまり、最大3つの32ビット Thumb命令、または6つの16ビット Thumb命令をバッファすることができます。

専用ペリフェラルバス

Private Peripheral Bus。0xE0000000 ~ 0xE00FFFFF のメモリ空間。

プロセッサ

Processor。コンピュータ命令を使用してデータを処理するために必要なコンピュータシステムの回路。プロセッサは、マイクロプロセッサの略称です。 完全に機能する最小のコンピュータシステムを作成するには、クロックソース、電源、メインメモリも必要です。

RealView ICE

JTAG インタフェースを使用して、組み込みプロセッサコアをデバッグするためのシステム。

予約

Reserved。制御レジスタまたは命令フォーマット内のフィールドが実装で定義される場合、そのフィールドは予約されます。このようなフィールドの内容が0ではない場合、予測不能な結果が引き起こされます。これらのフィールドは、アーキテクチャの将来の拡張に備えて予約される場合と、実装固有の場合があります。実装で使用されないすべての予約ビットは、0として読み書きする必要があります。

SBO

常に 1 (Should Be One) 参照。

SBZ

常に 0 (Should Be Zero) 参照。

**SBZP** 

常に 0 または保持 (Should Be Zero or Preserved) 参照。

スキャンチェイン

Scan chain。スキャンチェインはシリアル接続したデバイスで構成され、標準の JTAG TAP インタフェースを使用してバウンダリスキャン技術を実装しています。各デバイスには少なくとも 1 つの TAP コントローラがあり、TDI とTDO との間の接続チェインを形成するシフトレジスタを搭載しています。このチェインを通して、テストデータがシフトされます。プロセッサには数個のシフトレジスタを搭載できるため、デバイスの指定した部分にアクセスすることができます。

#### 常に1(SBO)

Should Be One。ソフトウェアで 1(ビットフィールドの場合はすべてのビットに 1)を書き込む必要があります。0 を書き込んだ場合、結果は予測不能です。

#### 常に 0 (SBZ)

Should Be Zero。ソフトウェアで 0(ビットフィールドの場合はすべてのビットに 0)を書き込む必要があります。1 を書き込んだ場合、結果は予測不能です。

#### 常に 0 または保持 (SBZP)

Should Be Zero or Preserved。ソフトウェアで 0(ビットフィールドの場合はすべてのビットに 0)を書き込むか、同じプロセッサの同じフィールドから以前読み出した値をそのまま書き戻して保持する必要があります。

#### シリアルワイヤ デバッグポート

Serial-Wire Debug Port。DAP 用のオプションの外部インタフェースで、シリアルワイヤの双方向デバッグインタフェースを提供します。

#### シリアルワイヤ JTAG デバッグポート

Serial-Wire JTAG Debug Port。JTAG-DP および SW-DP を組み合わせた、標準のデバッグポート。

シリアルワイヤ デバッグポート (Serial-Wire Debug Port) 参照。

SW-DP SWJ-DP

シリアルワイヤ ITAG デバッグポート (Serial-Wire ITAG Debug Port) 参照。

#### 同期化基本命令

Synchronization primitive。メモリの同期化基本命令は、メモリの同期を保証するために使用される命令です。LDREX および STREX 命令が該当します。

#### システムメモリ

System memory。0x20000000 ~ 0xFFFFFFF のメモリ空間、ただし 0xE0000000 ~ 0xE00FFFFF の PPB 空間を除きます。

#### TAP

テスト アクセスポート (Test Access Port) 参照。

#### テスト アクセスポート(TAP)

Test Access Port。JTAG バウンダリスキャン アーキテクチャの入出力インタフェースと制御インタフェースを形成する、4 つの必須端子と1 つのオプション端子の集合。必須端子は、TDI、TDO、TMS、TCK です。オプション端子は、TRST です。この信号は、デバッグ回路のリセットに使用されるため、ARM コアには不可欠です。

### スレッド制御ブロック

Thread Control Block。オペレーティングシステムのカーネルが、実行しているひとつのスレッドに固有の情報を保持するために使用するデータ構造。

#### Thumb 命令

Thumb instruction。ARM プロセッサが Thumb 状態で実行する動作を指定する ハーフワード。Thumb 命令は、ハーフワードアラインしている必要があります。

Thumb 状態

Thumb state。Thumb (16 ビット) ハーフワードアラインド命令を実行しているプロセッサは、Thumb 状態で動作しています。

**TPA** 

トレースポート アナライザ(Trace Port Analyzer) 参照。

**TPIU** 

トレースポート インタフェースユニット。

#### トレースポート インタフェースユニット(TPIU)

Trace Port Interface Unit。トレースデータを出力し、オンチップのトレースデータと、TPA によりキャプチャされるデータストリームとのブリッジとして機能します。

アンアラインド

Unaligned。データサイズで決まるバイト数で割り切れないアドレスに保存されたデータ項目は、アンアラインドと呼びます。例えば、4で割り切れないアドレスに保存されているワードはアンアラインドです。

UNP

予測不能 (Unpredictable) 参照。

予測不能

Unpredictable。読み出しの場合は、この位置から読み出しによって返されるデータが予測不能なことを意味します。データはどのような値にもなり得ます。書き込みの場合は、この位置への書き込みによって予測不能な動作が発生するか、デバイスの構成に予測不能な変化が発生することを意味します。予測不能な命令によって、プロセッサまたはシステムのいずれかの部分に停止やハングが発生しないようにする必要があります。

### ウェークアップ割り 込みコントローラ (WIC)

Wake-up Interrupt Controller。ウェークアップ割り込みコントローラにより、割り込み検出および優先度付け回路のゲート数を大幅に削減できます。

ウォームリセット

Warm reset。コアリセット (core reset) と呼ばれることもあります。デバッグコントローラとデバッグ回路を除くプロセッサの大部分を初期化します。このタイプのリセットは、プロセッサのデバッグ機能を使用している場合に便利です。

ウォッチポイント

Watchpoint。ウォッチポイントは、デバッガで提供されている機構で、特定のメモリアドレスに保存されているデータが変更されたときにプログラムの実行を停止します。プログラマはウォッチポイントを挿入することによって、メモリが書き込まれたときの、レジスタの内容、メモリの位置、変数の値を検査して、プログラムが正常に動作しているかどうかをテストすることができます。プログラムのテストが完了した後で、ウォッチポイントは削除されます。ブレークポイント(Breakpoint)も参照して下さい。

WIC

ウェークアップ割り込みコントローラ (Wake-up Interrupt Controller) 参照。

ワード

Word。32 ビットのデータ項目。

#### ワード不変

Word-invariant。ワード不変システムでは、リトルエンディアン動作とビッグエンディアン動作の切り替え時に、各メモリバイトのアドレスが変更されます。例えば、一方のエンディアン形式でアドレス A が割り当てられたバイトは、他方のエンディアン形式ではアドレス A EOR 3 が割り当てられます。このため、メモリのアラインされたワードは、エンディアン形式に関係なく、必ず、メモリ上の同じ4バイトに同じ順序で構成されます。エンディアン形式の切り替えは、バイト配列が変わるためではなく、バイトアドレスが変更されるために起こります。

ARM アーキテクチャでは、ARMv3 およびそれ以降のバージョンでワード不変システムがサポートされています。ワード不変のサポートが選択されている場合、アンアラインドアドレスが指定されたロード命令またはストア命令の動作は命令によって異なり、通常は、アンアラインドアクセスに対して予測される動作にはなりません。ワード不変システムでは、エンディアン形式が設定される前のリセットハンドラの冒頭部分を除き、常に期待通りのバイトアドレスが生成されるエンディアン形式を使用することをお勧めします。リセットハンドラの冒頭部分では、アラインしたワードメモリアクセスのみを使用する必要があります。

バイト不変 (Byte-invariant) も参照して下さい。

#### ライトバッファ

Write buffer。書き込みデータをバッファし、バスのストール (stall) によって プロセッサがストールすることを防止するためのパイプラインステージ。